91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA開發(fā)中如何對整個設計添加時序約束

FPGA之家 ? 來源:未知 ? 作者:劉勇 ? 2019-07-31 14:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

什么是靜態(tài)時序分析?

通俗來說:在輸入信號到輸出信號中,因為經(jīng)過的傳輸路徑、寄存器、門電路等器件的時間,這個時間就是時序。開發(fā)工具不知道我們路徑上的要求,我們通過時序約束來告訴開發(fā)工具,根據(jù)要求,重新規(guī)劃,從而實現(xiàn)我們的時序要求,達到時序的收斂。

我們對整個設計添加時序約束,讓整個設計。

時序的欠約束:約束的少了;

時序的過約束:約束了過了;

時序基本概念:時鐘

建立時間setup和保持時間hold

建立時間:在時鐘上升沿前,數(shù)據(jù)不能改變的最小時間;

保持時間:在數(shù)據(jù)上升沿后,數(shù)據(jù)不能改變的最小時間;

例子

滿足reg的時間符合
建立REG3 setup時間違規(guī),導致輸出不確定

三種時序路徑

分析一個寄存器的延時

setup slack余量,這個時間是差了一個時鐘周期;

數(shù)據(jù)達到時間,首先是發(fā)射時鐘+時鐘到REG1的延時+reg1的延時+傳輸路徑的延時

數(shù)據(jù)時間需求:鎖存時鐘+時鐘到reg2的延時-setup時間

hold時間余量,這里分析的應該是同一個周期里面的時間,這個時間是對齊的;

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22415

    瀏覽量

    636541
  • 時序設計
    +關注

    關注

    0

    文章

    21

    瀏覽量

    44134

原文標題:FPGA學習-時序分析基礎001

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Vivado時序約束invert參數(shù)的作用和應用場景

    在Vivado的時序約束,-invert是用于控制信號極性的特殊參數(shù),應用于時鐘約束(Clock Constraints)和延遲約束(De
    的頭像 發(fā)表于 02-09 13:49 ?219次閱讀
    Vivado<b class='flag-5'>時序</b><b class='flag-5'>約束</b><b class='flag-5'>中</b>invert參數(shù)的作用和應用場景

    vivado中常用時序約束指令介紹

    在vivado,我們常用的時序約束指令主要包括如下幾個方面。
    的頭像 發(fā)表于 01-20 16:15 ?326次閱讀

    輸入引腳時鐘約束_Xilinx FPGA編程技巧-常用時序約束詳解

    基本的約束方法 為了保證成功的設計,所有路徑的時序要求必須能夠讓執(zhí)行工具獲取。最普遍的三種路徑以及異常路徑為: 輸入路徑(Input Path),使用輸入約束 寄存器到寄存器路徑
    發(fā)表于 01-16 08:19

    數(shù)字IC/FPGA設計時序優(yōu)化方法

    在數(shù)字IC/FPGA設計的過程,對PPA的優(yōu)化是無處不在的,也是芯片設計工程師的使命所在。此節(jié)主要將介紹performance性能的優(yōu)化,如何對時序路徑進行優(yōu)化,提高工作時鐘頻率。
    的頭像 發(fā)表于 12-09 10:33 ?3289次閱讀
    數(shù)字IC/<b class='flag-5'>FPGA</b>設計<b class='flag-5'>中</b>的<b class='flag-5'>時序</b>優(yōu)化方法

    開源RISC-V處理器(蜂鳥E203)學習(二)修改FPGA綜合環(huán)境(移植到自己的Xilinx FPGA板卡)

    。 vivado加載所有的約束文件,這里需要將舊的文件remove掉,也就是藍框的兩個文件。 進行綜合時,如果提示jtag tck的iobuf錯誤,建議在約束文件添加如下
    發(fā)表于 10-31 08:46

    移植E203到Genesys2開發(fā)板時遇到時序問題的常見原因

    在移植E203到自己的Genesys2開發(fā)板時候遇到時序問題的常見原因 1.在vivado,連接的管腳的信號一般都會自動添加OBUF或IBUF。 但是對于inout類型的接口,不
    發(fā)表于 10-29 07:04

    E203移植genesys2(差分時鐘板)生成比特流文件全過程

    是100Mhz,輸入選擇單時鐘源,輸出只需要16Mhz。 添加完ip和自定義的分頻文件之后記得在system.v例化。 4.設置頭文件與注釋 添加`define FPGA_S
    發(fā)表于 10-27 07:16

    時序約束問題的解決辦法

    Time 是否滿足約束。 我們要留意的是 WNS 和 WHS 兩個數(shù)值,如果這兩個數(shù)值為紅色,就說明時序不滿足約束。下面將解釋怎么解決這個問題。 1. Setup Time 違例 Setup
    發(fā)表于 10-24 09:55

    關于綜合保持時間約束不滿足的問題

    1、將 nuclei-config.xdc 和 nuclei-master.xdc 加入到項目工程,綜合得到時序約束報告如下: 保持時間約束不滿足,分析原因,發(fā)現(xiàn)所有不滿足均出現(xiàn)在
    發(fā)表于 10-24 07:42

    蜂鳥e203移植fpga上如何修改約束文件

    第一步:我們先導入官方網(wǎng)站蜂鳥e203的代碼提供的e203添加進去,并加入ddr200T的 src.文件的system.v文件并加入
    發(fā)表于 10-24 07:18

    技術資訊 I Allegro 設計的走線約束設計

    本文要點在進行時序等長布線操作的時候,在布線操作的時候不管你是走蛇形線還是走折線,約束管理器會自動幫你計算長度、標偏差,通過精確控制走線長度,來實現(xiàn)信號的時序匹配。約束設計就是一套精準
    的頭像 發(fā)表于 09-05 15:19 ?1342次閱讀
    技術資訊 I Allegro 設計<b class='flag-5'>中</b>的走線<b class='flag-5'>約束</b>設計

    西門子再收購EDA公司 西門子宣布收購Excellicon公司 時序約束工具開發(fā)

    開發(fā)、驗證及管理時序約束的軟件納入西門子EDA的產品組合。此次收購將幫助西門子提供實施和驗證流程領域的創(chuàng)新方法, 使系統(tǒng)級芯片 ?(SoC) 設計人員能夠優(yōu)化功耗、性能和面積 (PPA),加快設計速度,增強功能
    的頭像 發(fā)表于 05-20 19:04 ?1595次閱讀
    西門子再收購EDA公司  西門子宣布收購Excellicon公司  <b class='flag-5'>時序</b><b class='flag-5'>約束</b>工具<b class='flag-5'>開發(fā)</b>商

    FPGA時序約束之設置時鐘組

    Vivado時序分析工具默認會分析設計中所有時鐘相關的時序路徑,除非時序約束設置了時鐘組或f
    的頭像 發(fā)表于 04-23 09:50 ?1364次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>時序</b><b class='flag-5'>約束</b>之設置時鐘組

    【火爆】全國大學生FPGA大賽配套圖像教學視頻已連載更新40+期

    近期,2024全國大學生FPGA創(chuàng)新設計競賽正在火熱報名,小眼睛科技針對賽事推出配套視頻教程,涵蓋紫光同創(chuàng)工具的使用方法、基于紫光同創(chuàng)圖像處理技巧、基于紫光同創(chuàng)FPGA高速通信案例、時序
    的頭像 發(fā)表于 04-14 09:56 ?834次閱讀
    【火爆】全國大學生<b class='flag-5'>FPGA</b>大賽配套圖像教學視頻已連載更新40+期

    一文詳解Vivado時序約束

    Vivado的時序約束是保存在xdc文件,添加或創(chuàng)建設計的工程源文件后,需要創(chuàng)建xdc文件設置時序約束
    的頭像 發(fā)表于 03-24 09:44 ?4854次閱讀
    一文詳解Vivado<b class='flag-5'>時序</b><b class='flag-5'>約束</b>