91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

TSV與μbumps技術(shù)是量產(chǎn)關(guān)鍵

h1654155971.8456 ? 來(lái)源:YXQ ? 2019-08-14 11:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

英特爾所揭露的技術(shù)資料可看出,F(xiàn)overos本身就是一種3D IC技術(shù),透過(guò)硅穿孔(Through-Silicon Via, TSV)技術(shù)與微凸塊(micro-bumps)搭配,把不同的邏輯芯片堆疊起來(lái)。

其架構(gòu)概念就是在一塊基礎(chǔ)的運(yùn)算微芯片(compute chiplet)上,以TSV加上微凸塊的方式,堆疊其他的運(yùn)算晶粒(die)和微芯片(chiplets),例如GPU和記憶體,甚至是RF元件等,最后再把整個(gè)結(jié)構(gòu)打包封裝。

而英特爾目前所使用的制程已達(dá)到10納米,預(yù)計(jì)也可以順利推進(jìn)至7納米,也此透過(guò)此3D封裝技術(shù),將可在單一芯片中達(dá)成絕佳的運(yùn)算效能,并持續(xù)推進(jìn)摩爾定律。

英特爾更特別把此技術(shù)稱為「臉貼臉(Face-to-Face)」的封裝,強(qiáng)調(diào)它芯片對(duì)芯片封裝的特點(diǎn)。而要達(dá)成此技術(shù),TSV與微凸塊(μbumps)的先進(jìn)制程技術(shù)就是關(guān)鍵,尤其是凸塊接點(diǎn)的間距(pitch)僅有約36微米(micron),如何透過(guò)優(yōu)異的打線流程來(lái)達(dá)成,就非??简?yàn)英特爾的生產(chǎn)技術(shù)了。

圖六: Foveros的TSV與微凸塊疊合示意(source: intel)

但是英特爾也指出,F(xiàn)overos技術(shù)仍存在三個(gè)挑戰(zhàn),分別為散熱、供電、以及良率。由于多芯片的堆疊,勢(shì)必會(huì)大幅加大熱源密度;而上下層邏輯芯片的供電性能也會(huì)受到挑戰(zhàn);而如何克服上述的問(wèn)題,并在合理的成本內(nèi)進(jìn)行量產(chǎn)供貨,則是最后的一道關(guān)卡。

依照英特爾先前發(fā)布的時(shí)程,「Lakefield」處理器應(yīng)該會(huì)在今年稍晚推出,但由于英特爾沒(méi)有在COMPUTEX更新此一產(chǎn)品的進(jìn)度,是否能順利推出仍有待觀察。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    10302

    瀏覽量

    180557
  • 邏輯芯片
    +關(guān)注

    關(guān)注

    1

    文章

    167

    瀏覽量

    32180

原文標(biāo)題:其他「小鋼炮」都一邊玩去吧

文章出處:【微信號(hào):eda365wx,微信公眾號(hào):EDA365電子論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    TSV782高性能運(yùn)算放大器技術(shù)解析與應(yīng)用指南

    STMicroelectronics TSV781和TSV782單位增益穩(wěn)定放大器是 30MHz帶寬單位增益穩(wěn)定放大器。TSV78x具有軌到軌輸入級(jí),轉(zhuǎn)換率為20V/μs。這些放大器非常適合用于低側(cè)
    的頭像 發(fā)表于 10-29 10:01 ?462次閱讀
    <b class='flag-5'>TSV</b>782高性能運(yùn)算放大器<b class='flag-5'>技術(shù)</b>解析與應(yīng)用指南

    基于TSV77x系列運(yùn)算放大器的精密信號(hào)調(diào)理技術(shù)分析與應(yīng)用設(shè)計(jì)

    STMicroelectronics TSV771、TSV772和TSV774是單通道、雙通道和四通道20MHz帶寬單位增益穩(wěn)定放大器。TSV771、
    的頭像 發(fā)表于 10-25 17:36 ?1670次閱讀
    基于<b class='flag-5'>TSV</b>77x系列運(yùn)算放大器的精密信號(hào)調(diào)理<b class='flag-5'>技術(shù)</b>分析與應(yīng)用設(shè)計(jì)

    TSV制造工藝概述

    硅通孔(Through Silicon Via,TSV技術(shù)是一種通過(guò)在硅介質(zhì)層中制作垂直導(dǎo)通孔并填充導(dǎo)電材料來(lái)實(shí)現(xiàn)芯片間垂直互連的先進(jìn)封裝技術(shù)
    的頭像 發(fā)表于 10-13 10:41 ?3681次閱讀
    <b class='flag-5'>TSV</b>制造工藝概述

    TSV和TGV產(chǎn)品在切割上的不同難點(diǎn)

    技術(shù)區(qū)別TSV硅通孔(ThroughSiliconVia),指連接硅晶圓兩面并與硅襯底和其他通孔絕緣的電互連結(jié)構(gòu)。硅中介層有TSV的集成是最常見的一種2.5D集成技術(shù),芯片通常通過(guò)Mi
    的頭像 發(fā)表于 10-11 16:39 ?937次閱讀
    <b class='flag-5'>TSV</b>和TGV產(chǎn)品在切割上的不同難點(diǎn)

    ?三維集成電路的TSV布局設(shè)計(jì)

    在三維集成電路設(shè)計(jì)中,TSV(硅通孔)技術(shù)通過(guò)垂直互連顯著提升了系統(tǒng)集成密度與性能,但其物理尺寸效應(yīng)與寄生參數(shù)對(duì)互連特性的影響已成為設(shè)計(jì)優(yōu)化的核心挑戰(zhàn)。
    的頭像 發(fā)表于 08-25 11:20 ?2571次閱讀
    ?三維集成電路的<b class='flag-5'>TSV</b>布局設(shè)計(jì)

    【「開關(guān)電源控制環(huán)路設(shè)計(jì):Christophe Basso 的實(shí)戰(zhàn)秘籍」閱讀體驗(yàn)】理論到量產(chǎn)關(guān)鍵跨越:補(bǔ)償器設(shè)計(jì)與工程驗(yàn)證體系

    【「開關(guān)電源控制環(huán)路設(shè)計(jì):Christophe Basso 的實(shí)戰(zhàn)秘籍」閱讀體驗(yàn)】從理論到量產(chǎn)關(guān)鍵跨越:補(bǔ)償器設(shè)計(jì)與工程驗(yàn)證體系 繼續(xù)試讀了第3~5章,Basso 的工程智慧在__補(bǔ)償器實(shí)現(xiàn)
    發(fā)表于 08-20 13:10

    TSV工藝中的硅晶圓減薄與銅平坦化技術(shù)

    本文主要講述TSV工藝中的硅晶圓減薄與銅平坦化。 硅晶圓減薄與銅平坦化作為 TSV 三維集成技術(shù)的核心環(huán)節(jié),主要應(yīng)用于含銅 TSV 互連的減薄芯片制造流程,為該
    的頭像 發(fā)表于 08-12 10:35 ?1860次閱讀
    <b class='flag-5'>TSV</b>工藝中的硅晶圓減薄與銅平坦化<b class='flag-5'>技術(shù)</b>

    TSV技術(shù)關(guān)鍵工藝和應(yīng)用領(lǐng)域

    2.5D/3D封裝技術(shù)作為當(dāng)前前沿的先進(jìn)封裝工藝,實(shí)現(xiàn)方案豐富多樣,會(huì)根據(jù)不同應(yīng)用需求和技術(shù)發(fā)展動(dòng)態(tài)調(diào)整,涵蓋芯片減薄、芯片鍵合、引線鍵合、倒裝鍵合、TSV、塑封、基板、引線框架、載帶、晶圓級(jí)薄膜
    的頭像 發(fā)表于 08-05 15:03 ?3292次閱讀
    <b class='flag-5'>TSV</b><b class='flag-5'>技術(shù)</b>的<b class='flag-5'>關(guān)鍵</b>工藝和應(yīng)用領(lǐng)域

    TSV制造技術(shù)里的關(guān)鍵界面材料與工藝

    TSV制造技術(shù)中,既包含TSV制造技術(shù)中通孔刻蝕與絕緣層的相關(guān)內(nèi)容。
    的頭像 發(fā)表于 08-01 09:24 ?2170次閱讀
    <b class='flag-5'>TSV</b>制造<b class='flag-5'>技術(shù)</b>里的<b class='flag-5'>關(guān)鍵</b>界面材料與工藝

    TSV制造技術(shù)里的通孔刻蝕與絕緣層

    相較于傳統(tǒng)CMOS工藝,TSV需應(yīng)對(duì)高深寬比結(jié)構(gòu)帶來(lái)的技術(shù)挑戰(zhàn),從激光或深層離子反應(yīng)刻蝕形成盲孔開始,經(jīng)等離子體化學(xué)氣相沉積絕緣層、金屬黏附/阻擋/種子層的多層沉積,到銅電鍍填充及改進(jìn)型化學(xué)機(jī)械拋光(CMP)處理厚銅層,每一步均需對(duì)既有設(shè)備與材料進(jìn)行適應(yīng)性革新,最終構(gòu)成三
    的頭像 發(fā)表于 08-01 09:13 ?2326次閱讀

    基于TSV的減薄技術(shù)解析

    在半導(dǎo)體三維集成(3D IC)技術(shù)中,硅通孔(TSV)是實(shí)現(xiàn)芯片垂直堆疊的核心,但受深寬比限制,傳統(tǒng)厚硅片(700-800μm)難以制造直徑更?。?-20μm)的TSV,導(dǎo)致芯片面積占比過(guò)高,且多層堆疊后總厚度可能達(dá)毫米級(jí),與智
    的頭像 發(fā)表于 07-29 16:48 ?1685次閱讀
    基于<b class='flag-5'>TSV</b>的減薄<b class='flag-5'>技術(shù)</b>解析

    TGV和TSV技術(shù)的主要工藝步驟

    TGV(Through Glass Via)和TSV(Through Silicon Via)是兩種用于實(shí)現(xiàn)不同層面之間電氣連接的技術(shù)。
    的頭像 發(fā)表于 06-16 15:52 ?2059次閱讀
    TGV和<b class='flag-5'>TSV</b><b class='flag-5'>技術(shù)</b>的主要工藝步驟

    日月光最新推出FOCoS-Bridge TSV技術(shù)

    日月光半導(dǎo)體最新推出FOCoS-Bridge TSV技術(shù),利用硅通孔提供更短供電路徑,實(shí)現(xiàn)更高 I/O 密度與更好散熱性能,滿足AI/HPC對(duì)高帶寬與高效能的需求。
    的頭像 發(fā)表于 05-30 15:30 ?1393次閱讀

    TSV以及博世工藝介紹

    在現(xiàn)代半導(dǎo)體封裝技術(shù)不斷邁向高性能、小型化與多功能異構(gòu)集成的背景下,硅通孔(TSV,Through-SiliconVia)工藝作為實(shí)現(xiàn)芯片垂直互連與三維集成(3DIC)的核心技術(shù),正日益成為先進(jìn)封裝
    的頭像 發(fā)表于 04-17 08:21 ?2966次閱讀
    <b class='flag-5'>TSV</b>以及博世工藝介紹

    TSV硅通孔填充材料

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃山明)TSV(Through Silicon Via)即硅通孔技術(shù),是通過(guò)在芯片和芯片之間、晶圓和晶圓之間制作垂直導(dǎo)通,實(shí)現(xiàn)芯片之間互連的技術(shù),是2.5D/3D封裝的關(guān)
    的頭像 發(fā)表于 04-14 01:15 ?2867次閱讀