91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速電路印刷電路板如何設(shè)計(jì)可靠性才是比較好的

PCB線路板打樣 ? 來源:ct ? 2019-09-29 17:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 引言

隨著電力電子技術(shù)和計(jì)算機(jī)控制技術(shù)的發(fā)展,電力電子裝置的功能日益完善,系統(tǒng)設(shè)計(jì)越來越復(fù)雜,這就要求其控制器具有優(yōu)良的控制性能和高速的工作頻率,于是電力電子工程師越來越多的面臨高速電路的設(shè)計(jì)。而在高速電路系統(tǒng)中,過高的系統(tǒng)工作頻率將產(chǎn)生傳輸線效應(yīng)和信號(hào)完整性問題,使得基于傳統(tǒng)方法設(shè)計(jì)的印刷電路板(PCB)達(dá)不到系統(tǒng)可靠性要求。

此外,電力電子裝置采用的多是功率器件,不僅容量大而且工作頻率高,使得控制器的工作環(huán)境異常惡劣、干擾問題日益突出。在惡劣的電磁環(huán)境中,很難保證高速電路不產(chǎn)生電磁輻射或不受外界的電磁干擾。因此,控制器PCB的設(shè)計(jì)是否合理直接關(guān)系到整個(gè)系統(tǒng)的可靠性和穩(wěn)定性。本文針對(duì)采用高速DSP-TMS320F2812的電力電子控制器系統(tǒng),論述了高速電路PCB板的可靠性設(shè)計(jì)方法。

2 高速電路與電磁兼容

通常認(rèn)為,數(shù)字邏輯電路的頻率達(dá)到或超過45MHz~50MHz,而且工作在這個(gè)頻率之上的電路已經(jīng)占到了整個(gè)電子系統(tǒng)一定的分量, 就稱為高速電路。然而,實(shí)際上是信號(hào)快速變化的邊沿引發(fā)了信號(hào)傳輸?shù)姆穷A(yù)期效果,通常約定如果線傳播延時(shí)大于數(shù)字信號(hào)驅(qū)動(dòng)端上升時(shí)間的一半,則認(rèn)為此類信號(hào)是高速信號(hào),并產(chǎn)生傳輸線效應(yīng)。因此,當(dāng)脈沖信號(hào)邊沿足夠陡時(shí),即使是10kHz的頻率也足以產(chǎn)生傳輸線效應(yīng),同樣屬于高速信號(hào)。

電磁兼容性是指電氣和電子系統(tǒng)、設(shè)備和裝置,在設(shè)定的電磁環(huán)境中, 在規(guī)定的安全界限內(nèi)以設(shè)計(jì)的等級(jí)或性能運(yùn)行,而不會(huì)由于電磁干擾引起損壞或不可接受的性能惡化的能力。如果在一個(gè)電路系統(tǒng)中各電路模塊之間能和諧、正常的工作而不致相互發(fā)生電磁干擾造成性能改變或無法工作, 稱這個(gè)電路系統(tǒng)是相互兼容的。為使系統(tǒng)達(dá)到電磁兼容,要求每個(gè)電路模塊盡量不產(chǎn)生電磁輻射,同叫又具有一定的抗電磁干擾的能力,以使系統(tǒng)達(dá)到相對(duì)的完全兼容。

3 高速電路電磁兼容性設(shè)計(jì)

3.1 高速PCB的疊層設(shè)計(jì)

高速印刷電路板沒計(jì)中,關(guān)鍵是要進(jìn)行PCB疊層設(shè)計(jì)以對(duì)電路板信號(hào)線進(jìn)行阻抗控制。在疊層設(shè)計(jì)中需要考慮的最基本內(nèi)容包括電源層、地層和高速信號(hào)層的分布。電路板的層數(shù)越多,高速信號(hào)層、地層、電源層的排列組合的種類也就越多。在選用時(shí)需要把握電源層和地層之間具有良好耦合的原則,以盡可能的降低二者之間的阻抗并增大電源層和地層的諧振頻率。在電力電子控制器DSP系統(tǒng)的PCB設(shè)計(jì)中采用的是四層的疊層設(shè)計(jì),下面就以四層為例進(jìn)行說明。

對(duì)于一塊2mm厚50Ω線路阻抗控制的四層板,其常用的兩種疊層設(shè)計(jì)方式如圖3—1所示(兩方式距離離參數(shù)相同)。為保證電源和地之間具有良好的耦合,如果大部分的高速信號(hào)在TOP 層走線,應(yīng)選用方式一;如果大部分的高速信號(hào)在BOTTOM層走線,應(yīng)選用方式二。

高速電路印刷電路板如何設(shè)計(jì)可靠性才是比較好的

3.2 PCB走線的拓?fù)浣Y(jié)構(gòu)設(shè)計(jì)

解決傳輸線效應(yīng)的方法之一是正確選擇布線路徑和終端拓?fù)浣Y(jié)構(gòu)。最基本的拓?fù)浣Y(jié)構(gòu)有兩種:菊花鏈?zhǔn)浇Y(jié)構(gòu)和星形結(jié)構(gòu)。在實(shí)際的設(shè)計(jì)的過程中,很難做到完全的這兩種結(jié)構(gòu),結(jié)構(gòu)上對(duì)稱是拓?fù)湓O(shè)計(jì)的必要條件。對(duì)于菊花鏈布線, 在控制走線的高次諧波干擾方面效果最好, 但是這種走線方式布通率最低,并且不同信號(hào)接收端對(duì)信號(hào)的接收是不同步的。對(duì)于星形布線可以有效避免時(shí)鐘信號(hào)的不同步問題。

3.3 高速信號(hào)布線技巧

(1)控制關(guān)鍵信號(hào)線的走線長(zhǎng)度

在設(shè)計(jì)有高速跳變邊沿的信號(hào)線時(shí),為避免PCB 板上的傳輸線效應(yīng),高速信號(hào)線的長(zhǎng)度應(yīng)盡可能的短。對(duì)于采用COMS或TTL電路設(shè)計(jì)的系統(tǒng),工作頻率小于10MHz時(shí),布線長(zhǎng)度應(yīng)小于700mil,上作頻率在50MHz時(shí),布線長(zhǎng)度應(yīng)小于150mil;工作頻率超過75MHz時(shí),布線長(zhǎng)度應(yīng)在100mil以內(nèi)。超過這個(gè)標(biāo)準(zhǔn)就會(huì)存在傳輸線效應(yīng)。

(2)選擇合理的導(dǎo)線寬度

PCB 導(dǎo)線的最小寬度主要由導(dǎo)線與絕緣基板間的粘附強(qiáng)度和流過它們的電流值決定。當(dāng)銅箔厚度為2mil、寬度為40—60mil時(shí), 通過2A的電流溫度低于3℃ 因此導(dǎo)線寬度為60mil可滿足要求。對(duì)于數(shù)字電路,通常選8-12mil導(dǎo)線寬度。當(dāng)然,只要允許還是盡可能用寬線。由于采用了電源層和地層,所以不存存電源線和地線的寬度問題。整板范圍一般可以取10mil左右。

導(dǎo)線的最小間距主要由最壞情況下的線間絕緣電阻和擊穿電壓決定。對(duì)于數(shù)字電路,在工藝允許的情況下,可使間距小至5~8mil。印制導(dǎo)線拐彎處一般取圓弧形, 而直角或夾角在高頻電路中會(huì)影響電氣性能 此外,用大面積銅箔時(shí),選用柵格形狀。

(3)交叉干擾及傳輸線間串?dāng)_的抑制

高速信號(hào)線近距離平行走線時(shí),會(huì)引入“交叉干擾” 在同一層內(nèi), 若無法避免平行走線,可在平行信號(hào)線的鄰層放置大面積的“地” 來減少干擾。設(shè)計(jì)中選用疊層設(shè)計(jì)方式一,在走線層的鄰層恰是地層。在相鄰層間,走線必須遵循橫平豎垂的走線原則,否則會(huì)造成線間的串?dāng)_,增加EMI輻射。對(duì)于采用3—1所示的疊層設(shè)計(jì)的四層電路板,高速信號(hào)走線層之間有一個(gè)地層隔開并不直接相鄰,且高速信號(hào)層的間距較大,所以設(shè)計(jì)時(shí)基本上沒有考慮層間干擾,但通常還是會(huì)遵循橫平豎垂的原則,該原則不僅可以抑制干擾, 而且可以大大提高手動(dòng)布線的布通率。

3.4 時(shí)鐘源的設(shè)計(jì)

為減小高頻時(shí)鐘信號(hào)的干擾,盡可能選用滿足系統(tǒng)要求的最低頻率時(shí)鐘。新型DSP TMS320F2812提供內(nèi)部鎖相環(huán)倍頻技術(shù),最高可以實(shí)現(xiàn)5倍的倍頻頻率。內(nèi)部時(shí)鐘最高可達(dá)150MHz, 因此,外部最低可以采用30MHz的時(shí)鐘源。

在布局時(shí),時(shí)鐘源盡可能靠近DSP器件,以縮短傳輸線長(zhǎng)度走線盡量短,以減少噪聲干擾及分布電容的影響。當(dāng)實(shí)際難以實(shí)現(xiàn)時(shí),可用地線將時(shí)鐘信號(hào)線進(jìn)行“包地”處理。

在設(shè)計(jì)中,選用30MHz有源晶振,其外殼接地,并采用SN74LVC14G進(jìn)行電平轉(zhuǎn)換。同時(shí)對(duì)于時(shí)鐘源還采用了鐵氧體磁環(huán)和電容器構(gòu)成的濾波器進(jìn)行電源濾波,以及RC濾波電路對(duì)輸出時(shí)鐘信號(hào)進(jìn)行濾波。其設(shè)計(jì)電路如圖3-2所示。

高速電路印刷電路板如何設(shè)計(jì)可靠性才是比較好的

4 電源可靠性設(shè)計(jì)

在電路設(shè)計(jì)中,通常關(guān)心的是信號(hào)的完整性問題,而把電源和地當(dāng)成理想的情況來處理。這樣做雖然能使問題簡(jiǎn)化,但在高速電路中, 電源系統(tǒng)也是影響信號(hào)畸變的主要原因之一。因此,在高速電路的PCB設(shè)計(jì)中需要考慮電源系統(tǒng)的可靠性問題。設(shè)計(jì)電源布線過程中通常存在兩個(gè)問題:高頻電磁場(chǎng)引入的電源噪聲和線路阻抗帶來的壓降。為解決該問題可以采用兩種方案:一是采用電源總線技術(shù);一是采用單獨(dú)的電源層進(jìn)行供電。在控制器系統(tǒng)PCB的設(shè)計(jì)中,選用了第一種方案。

4.1 跨分割問題

由于電力電子控制器控制的都是功率器件,而本身又需要提高工作速度降低功耗, 因此一塊PCB 中就會(huì)存在多種電源和地,如24V,+15V,-15V,5V,3.3V,1.8V,GND(模擬地),DGND(數(shù)字地)。為了不增加電路板的疊層以大幅降低制作成本, 同時(shí)保證電路板的可靠性, 就需要按照電路板的特點(diǎn)進(jìn)行內(nèi)電層分割。這又會(huì)導(dǎo)致電源和地平面的不完整,帶來了跨分割問題。

跨分割問題主要因?yàn)閮?nèi)電的分隔以及密集過孔在內(nèi)電層形成狹長(zhǎng)隔離帶而產(chǎn)生,其主要危害有:導(dǎo)致走線阻抗不連續(xù)引起信號(hào)的反射;增加電流環(huán)路面積,加大環(huán)路電感使波形產(chǎn)生振蕩;增加電磁輻射;增加發(fā)生磁場(chǎng)耦合的可能等等。

為避免跨分割問題的產(chǎn)生,在設(shè)計(jì)時(shí)需要注意以下幾個(gè)方面:

進(jìn)行內(nèi)電層分割時(shí)要注意會(huì)對(duì)哪些信號(hào)產(chǎn)生影響, 并進(jìn)行適當(dāng)?shù)恼{(diào)整。

過孔設(shè)計(jì)不要過于密集, 以免造成電源和地平面的隔離帶。

接插件定義時(shí)充分考慮對(duì)內(nèi)電層的影響,避免造成隔離。

走線要避免穿越隔離帶。

4.2 考慮電源和地的去耦

PCB 設(shè)計(jì)的常規(guī)做法之一是在印制板的電源和地等各個(gè)關(guān)鍵部位配置適當(dāng)?shù)娜ヱ铍娙?。去耦電容的配置常遵循如下原則:

電源輸入端跨接10-100uF的電解電容器。如有可能,接100uF 以上的更好。

原則上每個(gè)集成電路芯片都應(yīng)布置一個(gè)0.01uF的瓷片電容,也可每4-10個(gè)芯片布置一個(gè)1~10uF 的鉭電容。

對(duì)于存儲(chǔ)器件, 在芯片的電源線和地線之間直接接入去耦電容。

電容引線不能太長(zhǎng),引線越短去耦效果越好。特別地,高頻旁路電容不能有引線。

去耦電容要求較高的時(shí)候,不能使用瓷片電容或電解電容,而要選用鉭電容或聚酯電容,因前者分布電感較大。

5 結(jié)束語

本文依據(jù)高速電路電磁兼容理論,同時(shí)結(jié)合TMS320F2812 PCB 制作過程中的實(shí)踐經(jīng)驗(yàn),論述了高速電路系統(tǒng)PCB設(shè)計(jì)中的可靠性設(shè)計(jì)方法, 為工程應(yīng)用提供了可行途徑。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    羅德與施瓦茨ZNB 矢量網(wǎng)絡(luò)分析儀驗(yàn)證印刷電路板的高頻信號(hào)完整

    過去幾年,電子設(shè)備開發(fā)人員研發(fā)出多種方法以避免印刷電路板 (PCB) 的高速信號(hào)受到干擾。然而,隨著復(fù)雜和頻率不斷增加,PCB 產(chǎn)生了新的限制要求,并支持 40 GHz 及更高頻率。5G 市場(chǎng)
    的頭像 發(fā)表于 03-02 16:47 ?130次閱讀
    羅德與施瓦茨ZNB 矢量網(wǎng)絡(luò)分析儀驗(yàn)證<b class='flag-5'>印刷電路板</b>的高頻信號(hào)完整<b class='flag-5'>性</b>

    如何通過專業(yè)Layout設(shè)計(jì)賦能電路板生產(chǎn),實(shí)現(xiàn)產(chǎn)品可靠性與效率雙贏?

    本文深入探討Layout設(shè)計(jì)在電路板生產(chǎn)制造中的關(guān)鍵作用,解析其如何影響電路性能、生產(chǎn)良率與長(zhǎng)期可靠性,并介紹上海凝睿電子科技如何以其專業(yè)設(shè)計(jì)與制造一體化服務(wù),助力客戶產(chǎn)品成功。
    的頭像 發(fā)表于 01-15 11:51 ?94次閱讀

    Amphenol柔性印刷電路組件:設(shè)計(jì)新選擇

    Amphenol柔性印刷電路組件:設(shè)計(jì)新選擇 在電子設(shè)備不斷小型化、高性能化的今天,電路板之間的連接方案變得至關(guān)重要。Amphenol作為行業(yè)知名企業(yè),其推出的BergStak?、MezzoStak
    的頭像 發(fā)表于 12-12 09:45 ?393次閱讀

    印刷電路板的過孔結(jié)構(gòu)設(shè)計(jì)注意事項(xiàng)

    坦率地說,在印刷電路板設(shè)計(jì)中談及過孔結(jié)構(gòu)時(shí),人們很容易迷失在各種術(shù)語中。堆疊過孔、交錯(cuò)式過孔、填充過孔、盤中孔、盲孔、埋孔……這個(gè)列表還在繼續(xù)。在一切聚焦于小型化和高密度設(shè)計(jì)的情況下,人們很容易
    的頭像 發(fā)表于 12-04 09:10 ?3655次閱讀

    電子產(chǎn)品生產(chǎn)中的電路板布線設(shè)計(jì)與激光焊錫的關(guān)系

    。一、電路板布線設(shè)計(jì)電路板布線設(shè)計(jì)是電子產(chǎn)品硬件開發(fā)的核心環(huán)節(jié),直接決定了電路性能、可靠性與制造可行。在
    的頭像 發(fā)表于 11-19 16:29 ?262次閱讀
    電子產(chǎn)品生產(chǎn)中的<b class='flag-5'>電路板</b>布線設(shè)計(jì)與激光焊錫的關(guān)系

    TE Connectivity 250 FASTON印刷電路板彈片式端子技術(shù)解析

    TE Connectivity (TE) 250 FASTON印刷電路板彈片式端子具有2和3個(gè)接線柱柱選項(xiàng)的鎳底,工作溫度范圍為-30°C至+110°C。鎳底可防止表面的鋅 (Zn) 遷移,有助于
    的頭像 發(fā)表于 11-09 15:58 ?810次閱讀

    關(guān)于“印刷電路板(PCB)”工藝制程與常見缺陷的詳解;

    如有雷同或是不當(dāng)之處,還請(qǐng)大家海涵,當(dāng)前在各網(wǎng)絡(luò)平臺(tái)上均以此昵稱為ID跟大家一起交流學(xué)習(xí)! 在印刷電路板(PCB)出現(xiàn)之前,電路是通過點(diǎn)到點(diǎn)的接線組成的。這種方法的可靠性很低,因?yàn)殡S著電路
    的頭像 發(fā)表于 11-05 14:27 ?1308次閱讀
    關(guān)于“<b class='flag-5'>印刷電路板</b>(PCB)”工藝制程與常見缺陷的詳解;

    基于推拉力測(cè)試機(jī)的PCBA電路板元器件焊點(diǎn)可靠性評(píng)估與失效機(jī)理探討

    在電子制造領(lǐng)域,PCBA電路板上元器件的焊接質(zhì)量直接影響著整個(gè)產(chǎn)品的可靠性和使用壽命。隨著電子設(shè)備日益精密化,焊接強(qiáng)度的精確檢測(cè)已成為確保產(chǎn)品質(zhì)量的重要環(huán)節(jié)。 本文科準(zhǔn)測(cè)控小編將介紹如何利用推拉
    的頭像 發(fā)表于 10-24 10:33 ?616次閱讀
    基于推拉力測(cè)試機(jī)的PCBA<b class='flag-5'>電路板</b>元器件焊點(diǎn)<b class='flag-5'>可靠性</b>評(píng)估與失效機(jī)理探討

    高速接口布局指南

    隨著現(xiàn)代總線接口頻率越來越高,必須謹(jǐn)慎設(shè)計(jì)印刷電路板(PCB)的布局,以確保解決方案的可靠性。 獲取完整文檔資料可下載附件哦?。。?! 如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評(píng)論支持一下哦~
    發(fā)表于 08-20 16:34

    印刷電路板(PCB)翹曲問題及其檢測(cè)技術(shù)

    在現(xiàn)代電子制造領(lǐng)域,印刷電路板(PCB)是連接電子組件、實(shí)現(xiàn)電氣連接和信號(hào)傳輸?shù)暮诵?。然而,PCB翹曲問題一直是制造過程中的一個(gè)挑戰(zhàn),它不僅影響產(chǎn)品的物理完整,還可能導(dǎo)致性能下降和可靠性問題。美能
    的頭像 發(fā)表于 08-05 17:53 ?1435次閱讀
    <b class='flag-5'>印刷電路板</b>(PCB)翹曲問題及其檢測(cè)技術(shù)

    如何提高電路板組件環(huán)境可靠性

    電路板組件PCBA(Printed Circuit Board Assembly)的可靠性特別是多水汽、多粉塵、有化學(xué)污染物的室外工作環(huán)境的可靠性,直接決定了電子產(chǎn)品的品質(zhì)或應(yīng)用范圍。
    的頭像 發(fā)表于 06-18 15:22 ?1012次閱讀

    印刷電路板的熱結(jié)構(gòu)分析

    印刷電路板(PCB)在電子設(shè)備和其他相關(guān)應(yīng)用中無處不在。一般來說,PCB是由多層層壓材料和多層樹脂粘合而成的。這些層嵌入有導(dǎo)電金屬部件和垂直穿過這些層的金屬通孔。
    的頭像 發(fā)表于 06-11 14:27 ?1696次閱讀
    <b class='flag-5'>印刷電路板</b>的熱結(jié)構(gòu)分析

    比較好的系統(tǒng)驅(qū)動(dòng)安裝軟件

    比較好的 系統(tǒng)驅(qū)動(dòng)安裝軟件 驅(qū)動(dòng)人生海外版
    發(fā)表于 05-06 16:06 ?0次下載

    印刷電路板的結(jié)構(gòu)和類型及組裝工藝步驟

    經(jīng)過封裝與測(cè)試的芯片,理論上已具備使用條件。然而在現(xiàn)實(shí)生活里,一個(gè)集成電路產(chǎn)品通常需要眾多芯片共同組裝在印刷電路板(PCB)上,以此實(shí)現(xiàn)復(fù)雜功能。一個(gè)或多個(gè)集成電路芯片,連同其他組件與連接器,被安裝
    的頭像 發(fā)表于 04-08 15:55 ?2641次閱讀
    <b class='flag-5'>印刷電路板</b>的結(jié)構(gòu)和類型及組裝工藝步驟

    印刷電路板 PCB 與印刷線路 PWB 區(qū)別

    線路,主要通過在絕緣基材上印刷導(dǎo)電圖形形成線路,用于連接電子元器件,實(shí)現(xiàn)電氣信號(hào)的傳輸?12。 ? PCB ?:全稱為Printed Circuit Board,即印刷電路板,是一種集成了
    的頭像 發(fā)表于 04-03 11:09 ?2376次閱讀