91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思推出世界最大FPGA芯片 擁有多達(dá)350億個(gè)晶體管

半導(dǎo)體動(dòng)態(tài) ? 來源:工程師吳畏 ? 2019-08-22 16:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

賽靈思(Xilinx)今天宣布推出世界最大的FPGA芯片“Virtex UltraScale+ VU19P”,擁有多達(dá)350億個(gè)晶體管,密度在同類產(chǎn)品中也是最大的,相比上代Virtex UltraScale VU440增大了1.6倍,而功耗降低了60%。

雖然具體面積沒有公布,和日前那個(gè)1.2萬億晶體管、46225平方毫米、AI計(jì)算專用的世界最大芯片不在一個(gè)數(shù)量級(jí),但在FPGA的世界里,絕對是個(gè)超級(jí)龐然大物,從官方圖看已經(jīng)可以蓋住一個(gè)馬克杯的杯口。

相比之下,AMD 64核心的二代霄龍為320億個(gè)晶體管,NVIDIA GV100核心則是211億個(gè)晶體管。

VU19P FPGA采用臺(tái)積電16nm工藝制造(上代為20nm),基于ARM架構(gòu),集成了16個(gè)Cortex-A9 CPU核心、893.8萬個(gè)系統(tǒng)邏輯單元、2072個(gè)用戶I/O接口、224Mb(28MB)內(nèi)存,DDR4內(nèi)存帶寬最高1.5Tbps(192GB/s),80個(gè)28G收發(fā)器帶寬最高4.5Tbps(576GB/s),支持PCIe 3.0 x16、PCIe 4.0 x8、CCIX。

該芯片采用Lidless無頂蓋封裝,優(yōu)化散熱,可讓設(shè)計(jì)者發(fā)揮最極致的性能。

這是一顆“Chip Maker‘s Chip”(芯片廠商的芯片),主要面向最頂級(jí)ASIC、SoC芯片的仿真和原型設(shè)計(jì),以及測試、測量、計(jì)算、網(wǎng)絡(luò)、航空、國防等應(yīng)用領(lǐng)域。

它還支持各種復(fù)雜的新興算法,包括人工智能、機(jī)器學(xué)習(xí)、視頻處理、傳感器融合等。

VU19P FPGA將在2020年秋季批量供貨。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    33

    文章

    1798

    瀏覽量

    133456
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10396

    瀏覽量

    147856
  • FPGA芯片
    +關(guān)注

    關(guān)注

    4

    文章

    250

    瀏覽量

    41016
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    揭秘芯片測試:如何驗(yàn)證數(shù)十億個(gè)晶體管

    微觀世界的“體檢”難題在一枚比指甲蓋還小的芯片中,集成了數(shù)十億甚至上百億個(gè)晶體管,例如NVIDIA的H100GPU包含800
    的頭像 發(fā)表于 03-06 10:03 ?62次閱讀
    揭秘<b class='flag-5'>芯片</b>測試:如何驗(yàn)證數(shù)十億<b class='flag-5'>個(gè)</b><b class='flag-5'>晶體管</b>

    國內(nèi)哪家 SLIC 芯片支持定制?電子脫穎而出

    ,就讓我們一同聚焦電子科技。電子:自主研發(fā)的堅(jiān)實(shí)后盾電子作為國內(nèi)知名的數(shù)?;旌?/div>
    的頭像 發(fā)表于 01-20 14:49 ?1278次閱讀
    國內(nèi)哪家 SLIC <b class='flag-5'>芯片</b>支持定制?<b class='flag-5'>賽</b><b class='flag-5'>思</b>電子脫穎而出

    Diodes公司推出DXTN/P 78Q與80Q系列雙極型晶體管

    Diodes 公司(Diodes)(Nasdaq: DIOD)宣布推出 DXTN/P 78Q 與 80Q 系列,擴(kuò)充符合汽車規(guī)范的雙極型(Bipolar)晶體管產(chǎn)品組合。這兩個(gè)系列是超低 VCE
    的頭像 發(fā)表于 01-07 18:08 ?1234次閱讀

    詳解NMOS晶體管的工作過程

    在每一顆芯片的內(nèi)部,數(shù)十億個(gè)晶體管如同高速開合的微型水閘,構(gòu)成數(shù)字世界的最小邏輯單元。以NMOS為例,我們將揭開它如何依靠電場控制電子流動(dòng),在“關(guān)斷”與“導(dǎo)通”之間瞬間切換,并以此寫下
    的頭像 發(fā)表于 12-10 15:17 ?959次閱讀
    詳解NMOS<b class='flag-5'>晶體管</b>的工作過程

    基于偏置電阻晶體管(BRT)的數(shù)字晶體管系列MUN2231等產(chǎn)品解析

    在電子電路設(shè)計(jì)中,晶體管的合理選擇和應(yīng)用對于電路性能起著關(guān)鍵作用。今天,我們就來深入探討ON Semiconductor推出的MUN2231、MMUN2231L、MUN5231、DTC123EE、DTC123EM3、NSBC123EF3這一系列數(shù)字
    的頭像 發(fā)表于 12-02 15:46 ?453次閱讀
    基于偏置電阻<b class='flag-5'>晶體管</b>(BRT)的數(shù)字<b class='flag-5'>晶體管</b>系列MUN2231等產(chǎn)品解析

    MUN5136數(shù)字晶體管技術(shù)解析與應(yīng)用指南

    onsemi MUN5136數(shù)字晶體管旨在取代單個(gè)器件及其外部電阻偏置網(wǎng)絡(luò)。這些數(shù)字晶體管包含一個(gè)晶體管和一個(gè)單片偏置網(wǎng)絡(luò),單片偏置網(wǎng)絡(luò)由兩
    的頭像 發(fā)表于 11-24 16:27 ?777次閱讀
    MUN5136數(shù)字<b class='flag-5'>晶體管</b>技術(shù)解析與應(yīng)用指南

    電壓選擇晶體管應(yīng)用電路第二期

    電壓選擇晶體管應(yīng)用電路第二期 以前發(fā)表過關(guān)于電壓選擇晶體管的結(jié)構(gòu)和原理的文章,這一期我將介紹一下電壓選擇晶體管的用法。如圖所示: 當(dāng)輸入電壓Vin等于電壓選擇晶體管QS的柵極控制電壓時(shí)
    發(fā)表于 11-17 07:42

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    內(nèi)建電場來控制晶體管對電壓的選擇性通斷,如圖: 該晶體管由兩個(gè)PN結(jié)組成,第一個(gè)晶體管PN結(jié)在外加電場下正向偏置,減小了內(nèi)建電場,當(dāng)通入的
    發(fā)表于 09-15 15:31

    晶體管架構(gòu)的演變過程

    芯片制程從微米級(jí)進(jìn)入2納米時(shí)代,晶體管架構(gòu)經(jīng)歷了從 Planar FET 到 MBCFET的四次關(guān)鍵演變。這不僅僅是形狀的變化,更是一次次對物理極限的挑戰(zhàn)。從平面晶體管到MBCFET,每一次架構(gòu)演進(jìn)到底解決了哪些物理瓶頸呢?
    的頭像 發(fā)表于 07-08 16:28 ?2316次閱讀
    <b class='flag-5'>晶體管</b>架構(gòu)的演變過程

    晶體管光耦的工作原理

    器件的特性。工作原理概述1.發(fā)光器件:晶體管光耦通常包含一個(gè)發(fā)光二極(LED)作為光源。當(dāng)電流通過LED時(shí),它會(huì)發(fā)出特定波長的光。2.光敏器件:光耦的另一側(cè)是一個(gè)
    的頭像 發(fā)表于 06-20 15:15 ?935次閱讀
    <b class='flag-5'>晶體管</b>光耦的工作原理

    下一代高速芯片晶體管解制造問題解決了!

    允許兩個(gè)晶體管容納在一個(gè)晶體管的面積內(nèi),同時(shí)提升性能并降低功耗。然而,CFET 的生產(chǎn)難度極高,因此像 Imec 這樣的芯片制造商和研究人員
    發(fā)表于 06-20 10:40

    無結(jié)場效應(yīng)晶體管詳解

    當(dāng)代所有的集成電路芯片都是由PN結(jié)或肖特基勢壘結(jié)所構(gòu)成:雙極結(jié)型晶體管(BJT)包含兩個(gè)背靠背的PN 結(jié),MOSFET也是如此。結(jié)型場效應(yīng)晶體管(JFET) 垂直于溝道方向有一
    的頭像 發(fā)表于 05-16 17:32 ?1431次閱讀
    無結(jié)場效應(yīng)<b class='flag-5'>晶體管</b>詳解

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    內(nèi)建電場來控制晶體管對電壓的選擇性通斷,如圖: 該晶體管由兩個(gè)PN結(jié)組成,第一個(gè)晶體管PN結(jié)在外加電場下正向偏置,減小了內(nèi)建電場,當(dāng)通入的電
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(jì)(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨器電路設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)與制作,柵極接地放大電路的設(shè)計(jì),電流反饋型OP放大器的設(shè)計(jì)與制作,進(jìn)晶體管
    發(fā)表于 04-14 17:24