91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

西部數(shù)據(jù)最新發(fā)布兩款免費開放的自主RISC-V核心

獨愛72H ? 來源:快科技 ? 作者:快科技 ? 2019-12-16 16:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

(文章來源:快科技)

說起西部數(shù)據(jù),大家第一個想到的肯定是硬盤,但其實在CPU處理器領(lǐng)域,西數(shù)也是鉆研頗深,2018年底就發(fā)布了基于RISC-V指令集的自主通用架構(gòu)SweRV、開源的SweRV指令集模擬器(ISS),并向第三方芯片廠商開放。西數(shù)SweRV是一種32位順序執(zhí)行架構(gòu),雙路超標量設(shè)計,9級流水線,支持SMT同步多線程。

第一個版本Swe Core EH1采用臺積電28nm工藝制造,運行頻率高達1.8GHz,模擬性能可達4.9 CoreMark/MHz,略高于ARM A15。西數(shù)發(fā)布了兩款新的SweRV核心產(chǎn)品SweRV Core EH2、SweRV Core EL2,都屬于微控制器專用CPU。

SweRV Core EH2基本架構(gòu)不變,工藝升級為臺積電16nm FinFET造,以獲得性能、功耗、面積的最佳平衡,模擬性能提升29%達到6.3 CoreMark/MHz,內(nèi)核面積縮小39%僅為0.067平方毫米。它依然可用于SSD控制器等領(lǐng)域,而更強的性能、更小的面積使其應(yīng)用潛力更大。

SweRV Core EL2是一個超級精簡版,還是32位順序架構(gòu)、16nm工藝,但改成單路超標量、4級流水線、單線程,內(nèi)核面積只有區(qū)區(qū)0.023平方毫米,性能約3.6 CoreMarks/MHz。它主要用于取代控制器SoC中的時序邏輯、狀態(tài)機,它們都必須盡可能的小。

西數(shù)表示,EH1、EH2、EL2核心都會在近期出現(xiàn)在大量產(chǎn)品中,但沒有透露具體名單(或許自家SSD主控?),而這些核心都會繼續(xù)對外開放,以壯大RISC-V的生態(tài)。此外,西數(shù)還發(fā)布了基于以太網(wǎng)OminXtend的緩存一致性技術(shù)的硬件參考設(shè)計,開發(fā)者可引入自己的芯片設(shè)計中,比如GPU、FPGA、機器學習加速器等等。

西數(shù)已將此設(shè)計交給芯片聯(lián)盟(Chips Alliance),后者今后將負責OmniXtend協(xié)議的進一步開發(fā)。
(責任編輯:fqj)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 西部數(shù)據(jù)
    +關(guān)注

    關(guān)注

    5

    文章

    543

    瀏覽量

    48212
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2888

    瀏覽量

    53058
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    賽昉科技2025:引領(lǐng)RISC-V駛?cè)?b class='flag-5'>數(shù)據(jù)中心深水區(qū)

    年的答卷。一、開創(chuàng)新局:RISC-V實現(xiàn)數(shù)據(jù)中心規(guī)模化商用破局2025年11月14日,我們發(fā)布了首基于RISC-V
    的頭像 發(fā)表于 01-05 08:05 ?672次閱讀
    賽昉科技2025:引領(lǐng)<b class='flag-5'>RISC-V</b>駛?cè)?b class='flag-5'>數(shù)據(jù)</b>中心深水區(qū)

    重磅合作!Quintauris 聯(lián)手 SiFive,加速 RISC-V 在嵌入式與 AI 領(lǐng)域落地

    多個關(guān)鍵領(lǐng)域的落地采用,這波操作真的太讓人期待了~ 這次合作可不是簡單聯(lián)手,核心是優(yōu)勢互補:Quintauris 擅長硬件與軟件 IP,SiFive 則有高性能的 RISC-V 內(nèi)核和成熟平臺,者結(jié)合
    發(fā)表于 12-18 12:01

    探索RISC-V在機器人領(lǐng)域的潛力

    的硬件配置給人留下了深刻的第一印象: ? 核心處理器: 搭載了進迭時空的K1系列高性能RISC-V處理器,具備強大的通用計算能力和AI加速特性。 ? 內(nèi)存與存儲: 板載LPDDR4內(nèi)存和eMMC
    發(fā)表于 12-03 14:40

    喜訊|昊芯RISC-V DSP榮獲“中國芯”RISC-V生態(tài)推廣獎

    成果,成功斬獲"RISC-V生態(tài)推廣示范案例"獎項!這是對中科昊芯堅持自主創(chuàng)新、推動RISC-V產(chǎn)業(yè)化、構(gòu)建開放共贏生態(tài)體系的權(quán)威認可。技術(shù)突破:R
    的頭像 發(fā)表于 11-18 09:01 ?2297次閱讀
    喜訊|昊芯<b class='flag-5'>RISC-V</b> DSP榮獲“中國芯”<b class='flag-5'>RISC-V</b>生態(tài)推廣獎

    賽昉科技重磅發(fā)布新產(chǎn)品,RISC-V實現(xiàn)數(shù)據(jù)中心規(guī)模化商用突破

    2025年11月14日,中國香港——賽昉科技隆重發(fā)布基于RISC-V架構(gòu)的數(shù)據(jù)中心管理芯片“獅子山芯”。作為一具有里程碑意義的產(chǎn)品,“
    的頭像 發(fā)表于 11-17 10:02 ?768次閱讀
    賽昉科技重磅<b class='flag-5'>發(fā)布</b>新產(chǎn)品,<b class='flag-5'>RISC-V</b>實現(xiàn)<b class='flag-5'>數(shù)據(jù)</b>中心規(guī)?;逃猛黄? />    </a>
</div>                              <div   id=

    RISC-V創(chuàng)新中心與達摩院合作簽約

    10月30日,RISC-V創(chuàng)新中心與達摩院合作簽約暨創(chuàng)新發(fā)展交流會在蘇州市集成電路創(chuàng)新中心隆重舉行,來自全國各地的重點企業(yè)、科研機構(gòu)、行業(yè)協(xié)會、投資機構(gòu)等代表出席活動,共話RISC-V產(chǎn)業(yè)創(chuàng)
    的頭像 發(fā)表于 11-03 15:43 ?839次閱讀

    全球首RiSC-V企業(yè)級模擬平臺,躍昉科技LeapEMU正式亮相

    9月19日,廣東躍昉科技在珠海舉辦的“RISC-V軟件生態(tài)研討會上”,公司正式發(fā)布了全球首支持超128核RiSC-V RVA23企業(yè)級模擬平臺LeapEMU。躍昉科技創(chuàng)始人兼CEO江
    的頭像 發(fā)表于 09-25 00:32 ?4088次閱讀
    全球首<b class='flag-5'>款</b><b class='flag-5'>RiSC-V</b>企業(yè)級模擬平臺,躍昉科技LeapEMU正式亮相

    【飛凌T527N開發(fā)板試用】異構(gòu)RISC-V核心使用體驗

    全志T527的最大創(chuàng)新和亮點就在于其 “ARM + 異構(gòu)RISC-V” 的芯片設(shè)計理念。 簡單來說, 全志T527內(nèi)置的阿里平頭哥E907 RISC-V核心不是一個可選的協(xié)處理器,而是一個深度集成
    發(fā)表于 08-19 21:45

    RISC-V 手冊

    年提出。其核心理念是開放性與模塊化設(shè)計,與x86(CISC)和ARM(RISC)形成差異化競爭,現(xiàn)已成為全球芯片創(chuàng)新的重要驅(qū)動力135。核心特點與優(yōu)勢開源
    發(fā)表于 07-28 16:27 ?11次下載

    核心技術(shù)突破+關(guān)鍵應(yīng)用支撐”,賽昉加速RISC-V生態(tài)突圍

    核心技術(shù)護城河1.首適配RISC-V核的國產(chǎn)一致性NoCIP——StarNoC-700在高性能計算分論壇上,賽昉科技IP產(chǎn)品線總經(jīng)理周杰宣布,公司自主研發(fā)的大規(guī)模一
    的頭像 發(fā)表于 07-19 17:03 ?1461次閱讀
    “<b class='flag-5'>核心</b>技術(shù)突破+關(guān)鍵應(yīng)用支撐”,賽昉加速<b class='flag-5'>RISC-V</b>生態(tài)突圍

    RISC-V和ARM有何區(qū)別?

    在微處理器架構(gòu)領(lǐng)域,ARM與RISC-V個備受關(guān)注的體系。ZLG致遠電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心
    的頭像 發(fā)表于 06-24 11:38 ?2034次閱讀
    <b class='flag-5'>RISC-V</b>和ARM有何區(qū)別?

    ALVA亮相雄安新區(qū)RISC-V產(chǎn)業(yè)創(chuàng)新發(fā)展大會

    近日,雄安新區(qū) RISC-V 產(chǎn)業(yè)創(chuàng)新發(fā)展大會在雄安國際酒店會議中心隆重舉行。
    的頭像 發(fā)表于 05-30 15:48 ?782次閱讀

    DC-ROMA RISC-V AI PC 正式發(fā)布!

    UbuntuDesktop24.04LTS)隆重發(fā)布DC-ROMARISC-VAIPC及AIPCMini。本次搶先發(fā)布專為RISC-V開發(fā)者社區(qū)而設(shè),標志著在“開放、
    的頭像 發(fā)表于 05-13 08:03 ?1113次閱讀
    DC-ROMA <b class='flag-5'>RISC-V</b> AI PC 正式<b class='flag-5'>發(fā)布</b>!

    中國RISC-V芯片產(chǎn)業(yè)鏈的自主化突圍

    在X86和ARM架構(gòu)憑借相對成熟的生態(tài)大行其道之時,一開源架構(gòu)RISC-V技術(shù),從專業(yè)領(lǐng)域走向公共場域,正掀起一股新浪潮。有消息稱,中國計劃首次發(fā)布指導(dǎo)意見,鼓勵全國范圍內(nèi)使用RISC-V
    的頭像 發(fā)表于 04-18 13:53 ?1082次閱讀

    原來,它們用的都是國產(chǎn)RISC-V芯片

    RISC-V憑借指令集的靈活性與生態(tài)的開放性,正在重塑中國芯片創(chuàng)新的范式。作為國產(chǎn)化設(shè)備的推動者,ZLG致遠電子的多款設(shè)備已采用國產(chǎn)RISC-V芯片,展現(xiàn)了其在推動芯片自主可控方面的積
    的頭像 發(fā)表于 04-02 11:42 ?1309次閱讀
    原來,它們用的都是國產(chǎn)<b class='flag-5'>RISC-V</b>芯片