91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

臺積電5nm工藝比官方宣傳更精細 晶體管密度達10nm工藝的3.3倍

半導體動態(tài) ? 來源:快科技 ? 作者:上方文Q ? 2020-03-24 08:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一般來說,官方宣傳數(shù)據(jù)都是最理想的狀態(tài),有時候還會摻雜一些水分,但是你見過實測比官方數(shù)字更漂亮的嗎?

臺積電已在本月開始5nm工藝的試產(chǎn),第二季度內(nèi)投入規(guī)模量產(chǎn),蘋果A14、華為麒麟1020、AMD Zen 4等處理器都會使用它,而且消息稱初期產(chǎn)能已經(jīng)被客戶完全包圓,尤其是蘋果占了最大頭。

臺積電尚未公布5nm工藝的具體指標,只知道會大規(guī)模集成EUV極紫外光刻技術(shù),不過在一篇論文中披露了一張晶體管結(jié)構(gòu)側(cè)視圖。

WikiChips經(jīng)過分析后估計,臺積電5nm的柵極間距為48nm,金屬間距則是30nm,鰭片間距25-26nm,單元高度約為180nm,照此計算,臺積電5nm的晶體管密度將是每平方毫米1.713億個。

相比于初代7nm的每平方毫米9120萬個,這一數(shù)字增加了足足88%,而臺積電官方宣傳的數(shù)字是84%。

雖然這些年摩爾定律漸漸失效,雖然臺積電的工藝經(jīng)常面臨質(zhì)疑,但不得不佩服臺積電的推進速度,要知道16nm工藝量產(chǎn)也只是不到5年前的事情,那時候的晶體管密度才不過每平方毫米2888萬個,5nm已經(jīng)是它的幾乎六倍!

另外,臺積電10nm工藝的晶體管密度為每平方毫米5251萬個,5nm是它的近3.3倍。

責任編輯:wv

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 臺積電
    +關(guān)注

    關(guān)注

    44

    文章

    5804

    瀏覽量

    176610
  • EUV
    EUV
    +關(guān)注

    關(guān)注

    8

    文章

    615

    瀏覽量

    88851
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    2nm“諸神之戰(zhàn)”打響!性能飆升+功耗驟降,攜聯(lián)發(fā)科領(lǐng)跑

    工作,并計劃啟動大規(guī)模量產(chǎn)。蘋果的A20 芯片也將采用 2nm 工藝。 ? ? 從FinFET到GA
    的頭像 發(fā)表于 09-19 09:40 ?1.3w次閱讀
      2<b class='flag-5'>nm</b>“諸神之戰(zhàn)”打響!性能飆升+功耗驟降,<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>攜聯(lián)發(fā)科領(lǐng)跑

    1.4nm制程工藝!公布量產(chǎn)時間表

    供應(yīng)一度面臨緊張局面。為應(yīng)對市場激增的訂單,已啟動新建三座工廠的擴產(chǎn)計劃,旨在進一步提升產(chǎn)能,保障客戶供應(yīng)鏈的穩(wěn)定交付。 ? 與此同時,
    的頭像 發(fā)表于 01-06 08:45 ?6985次閱讀

    2納米制程試產(chǎn)成功,AI、5G、汽車芯片,誰將率先受益?

    與現(xiàn)行的3nm工藝相比,在2nm制程上首次采用了GAA(Gate-All-Around,環(huán)
    的頭像 發(fā)表于 10-29 16:19 ?731次閱讀

    2納米制程試產(chǎn)成功,AI、5G、汽車芯片

    又近了一大步。 ? ? 這一歷史性節(jié)點不僅意味著制程技術(shù)的再度跨越,也預(yù)示著未來AI、通信與汽車等核心領(lǐng)域即將迎來一場深刻的“芯革命”。 1、技術(shù)再突破 與現(xiàn)行的3nm工藝相比,
    的頭像 發(fā)表于 10-16 15:48 ?2023次閱讀

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+半導體芯片產(chǎn)業(yè)的前沿技術(shù)

    。 叉行片:連接并集成兩個晶體管NFET和PFET,它們之間同時被放置一層不到10nm的絕緣膜,放置缺陷的發(fā)生。 CFET:屬于下一代晶體管結(jié)構(gòu),采用3D堆疊式GAAFET,面積可縮小至原來的50
    發(fā)表于 09-15 14:50

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    還放置一層不到10nm的絕緣膜,以防止缺陷的出現(xiàn)。比利時微電子研究中心曾預(yù)計叉形片將在2028年得到采用,當然也可能會直接跳躍到CFET技術(shù)。 CFET是先在叉形片上將NFET和PFET的兩個晶體管
    發(fā)表于 09-06 10:37

    今日看點丨芯原股份計劃收購芯來智融;消息稱加速 1.4nm 先進工藝

    智融的估值尚未最終確定。 ? 芯原股份目前持有芯來智融2.99%股權(quán),通過本次交易擬取得芯來智融全部股權(quán)或控股權(quán)。本次交易的具體交易方式、交易方案等內(nèi)容以后續(xù)披露的重組預(yù)案及公告信息為準。 ? 消息稱加速 1.4
    發(fā)表于 08-29 11:28 ?2147次閱讀

    2nm工藝突然泄密

    據(jù)媒體報道,爆出工程師涉嫌盜取2納米制程技術(shù)機密,臺灣檢方經(jīng)調(diào)查后,向法院申請羈押禁見3名涉案人員獲準。 據(jù)悉,由于“科學及技術(shù)委員會”已將14納米以下制程的IC制造技術(shù)納入臺
    的頭像 發(fā)表于 08-06 15:26 ?1526次閱讀

    下一代高速芯片晶體管解制造問題解決了!

    10埃)開始一直使用到A7代。 從這些外壁叉片晶體管的量產(chǎn)中獲得的知識可能有助于下一代互補場效應(yīng)晶體管(CFET)的生產(chǎn)。 目前,領(lǐng)先的芯片制造商——英特爾、
    發(fā)表于 06-20 10:40

    無結(jié)場效應(yīng)晶體管器件結(jié)構(gòu)與工藝

    現(xiàn)有的晶體管都是基于 PN 結(jié)或肖特基勢壘結(jié)而構(gòu)建的。在未來的幾年里,隨著CMOS制造技術(shù)的進步,器件的溝道長度將小于 10nm。在這么短的距離內(nèi),為使器件能夠工作,將采用非常高的摻雜濃度梯度。
    的頭像 發(fā)表于 06-18 11:43 ?1305次閱讀
    無結(jié)場效應(yīng)<b class='flag-5'>晶體管</b>器件結(jié)構(gòu)與<b class='flag-5'>工藝</b>

    2nm良率超 90%!蘋果等巨頭搶單

    當行業(yè)還在熱議3nm工藝量產(chǎn)進展時,已經(jīng)悄悄把2nm技術(shù)推到了關(guān)鍵門檻!據(jù)《經(jīng)濟日報》報道
    的頭像 發(fā)表于 06-04 15:20 ?1390次閱讀

    薄膜晶體管技術(shù)架構(gòu)與主流工藝路線

    導語薄膜晶體管(TFT)作為平板顯示技術(shù)的核心驅(qū)動元件,通過材料創(chuàng)新與工藝優(yōu)化,實現(xiàn)了從傳統(tǒng)非晶硅向氧化物半導體、柔性電子的技術(shù)跨越。本文將聚焦于薄膜晶體管制造技術(shù)與前沿發(fā)展。
    的頭像 發(fā)表于 05-27 09:51 ?2982次閱讀
    薄膜<b class='flag-5'>晶體管</b>技術(shù)架構(gòu)與主流<b class='flag-5'>工藝</b>路線

    先進制程漲價,最高或30%!

    據(jù)知情人士透露,2nm工藝晶圓的價格將較此前上漲10%,去年300mm晶圓的預(yù)估價格為3萬
    發(fā)表于 05-22 01:09 ?1300次閱讀

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標準封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實現(xiàn)首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車規(guī)級 IP 解決方案?的承諾,可滿足新一代汽車電子和高性能計算應(yīng)用的嚴格要求。
    的頭像 發(fā)表于 04-16 10:17 ?1123次閱讀
    Cadence UCIe IP在Samsung Foundry的<b class='flag-5'>5nm</b>汽車<b class='flag-5'>工藝</b>上實現(xiàn)流片成功

    2nm制程良率已超60%

    ,較三個月前技術(shù)驗證階段實現(xiàn)顯著提升(此前驗證階段的良率已經(jīng)可以到60%),預(yù)計年內(nèi)即可達成量產(chǎn)準備。 值得關(guān)注的是,蘋果作為戰(zhàn)略合作伙伴,或?qū)⒙氏炔捎眠@一尖端制程。盡管廣發(fā)證券分析師Jeff Pu曾預(yù)測iPhone 18
    的頭像 發(fā)表于 03-24 18:25 ?1469次閱讀