91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

新思科技推出全新ARC處理器,采用超標(biāo)量ARCv3指令集架構(gòu)

牽手一起夢(mèng) ? 來(lái)源:中電網(wǎng) ? 作者:佚名 ? 2020-06-01 15:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

5月26日,新思科技(Synopsys, Inc.,納斯達(dá)克股票代碼:SNPS)今天宣布推出面向高性能嵌入式應(yīng)用的全新DesignWare? ARC? HS5x和HS6x處理器IP系列。32位ARC HS5x和64位HS6x處理器有單核和多核版本,采用一種新的超標(biāo)量ARCv3指令集架構(gòu)(ISA),在典型條件下,可在16納米工藝技術(shù)中實(shí)現(xiàn)高達(dá)8750 DMIPS的單核性能,是目前性能最高的ARC處理器。

新款A(yù)RC HS處理器的多核版本包括一個(gè)創(chuàng)新的互連結(jié)構(gòu),可連接多達(dá)12個(gè)核心,支持多達(dá)16個(gè)硬件加速器的接口,同時(shí)保持核心之間的一致性。這些處理器可配置用于實(shí)時(shí)運(yùn)行,或配置支持對(duì)稱(chēng)多處理(SMP) Linux和其他高端操作系統(tǒng)的高級(jí)內(nèi)存管理單元(MMU)。為了加速軟件開(kāi)發(fā),ARC HS5x和HS6x處理器由ARC MetaWare開(kāi)發(fā)工具套件提供支持,可生成高效代碼。新款A(yù)RC HS處理器可滿(mǎn)足各種高端嵌入式應(yīng)用的功耗、性能和面積要求,包括固態(tài)硬盤(pán)(SSD)、汽車(chē)控制和信息娛樂(lè)、無(wú)線(xiàn)基帶、無(wú)線(xiàn)控制和家庭網(wǎng)絡(luò)。

憶芯科技首席科學(xué)家Bruce Cheng表示:“高端嵌入式應(yīng)用的設(shè)計(jì)人員在持續(xù)的壓力下,需要在有限的功耗和面積預(yù)算內(nèi)增加內(nèi)存空間,同時(shí)實(shí)現(xiàn)更高的性能。新思科技新推出的32位ARC HS5x和64位HS6x處理器的多核功能,使我們能夠?qū)⒐呐c性能效率提升至全新水平,這是目前市場(chǎng)上的其他處理器無(wú)法提供的?!?/p>

The Linley Group高級(jí)分析師Mike Demler表示:“網(wǎng)絡(luò)、存儲(chǔ)和無(wú)線(xiàn)設(shè)備等高端嵌入式系統(tǒng)變得越來(lái)越復(fù)雜,需要在不影響能效的前提下增強(qiáng)處理器功能和性能。新思科技新推出的ARC HS5x和HS6x CPU不僅可以滿(mǎn)足這些需求,也提供了支持未來(lái)嵌入式系統(tǒng)所需的可配置性和可擴(kuò)展性。”

ARC HS5x和ARC HS6x處理器基于新的ARCv3 ISA,支持各種32位和64位指令。這些處理器具有高速10級(jí)、雙發(fā)射流水線(xiàn),在功耗和面積有限的情況下提高了功能單元的利用率。HS5x處理器的32位流水線(xiàn)可以執(zhí)行所有ARCv3 32位指令,而HS6x處理器的64位流水線(xiàn)和寄存器文件可以執(zhí)行32位和64位指令。此外,ARC HS6x支持64位虛擬地址空間和52位物理地址空間,可以直接尋址當(dāng)前和未來(lái)的大內(nèi)存,并支持128位加載和存儲(chǔ),以實(shí)現(xiàn)高效的數(shù)據(jù)移動(dòng)。ARC HS5x和HS6x處理器的多核版本都包括先進(jìn)的高帶寬處理器內(nèi)部互連,通過(guò)異步時(shí)鐘和高達(dá)800 GB/s的內(nèi)部聚合帶寬來(lái)簡(jiǎn)化開(kāi)發(fā)和時(shí)序收斂。為了進(jìn)一步簡(jiǎn)化多核配置中的物理設(shè)計(jì)和時(shí)序收斂,每個(gè)核位于自己的功率域中,并且與其他核具有異步時(shí)鐘關(guān)系。新的128位矢量浮點(diǎn)單元支持F16、F32和F64操作,具有2個(gè)周期的累積延遲。跟所有ARC處理器一樣,HS5x和HS6x處理器都高度可配置,并采用ARC Processor EXtension (APEX)技術(shù),支持自定義指令,可滿(mǎn)足每個(gè)目標(biāo)應(yīng)用的獨(dú)特性能、功耗和面積要求。

HS5x和HS6x處理器由新思科技的ARC MetaWare開(kāi)發(fā)工具套件提供支持,其中包括一個(gè)針對(duì)處理器超標(biāo)量架構(gòu)進(jìn)行優(yōu)化的高級(jí)C/C++編譯器,一個(gè)用于調(diào)試和分析代碼的多核調(diào)試器,以及一個(gè)用于硬件前軟件開(kāi)發(fā)的快速指令集模擬器(ISS)。周期精確的模擬器可用于設(shè)計(jì)優(yōu)化和驗(yàn)證。處理器的開(kāi)源軟件支持包括Zephyr實(shí)時(shí)操作系統(tǒng)、優(yōu)化的Linux內(nèi)核、GNU編譯器集合(GCC)、GNU調(diào)試器(GDB)和相關(guān)的GNU編程實(shí)用程序(二進(jìn)制工具)。第三方合作伙伴提供了其他硬件和軟件工具,使開(kāi)發(fā)人員能夠靈活地為其設(shè)計(jì)項(xiàng)目選擇最好和最熟悉的工具。

新思科技IP營(yíng)銷(xiāo)與戰(zhàn)略高級(jí)副總裁John Koeter表示:“固態(tài)硬盤(pán)、無(wú)線(xiàn)控制和家庭網(wǎng)絡(luò)等嵌入式應(yīng)用正變得越來(lái)越復(fù)雜,需要在有限的功耗和面積預(yù)算內(nèi)顯著提高性能。隨著全新ARCv3 ISA的發(fā)布以及ARC HS5x和HS6x處理器的推出,設(shè)計(jì)人員可以滿(mǎn)足當(dāng)今和未來(lái)嵌入式設(shè)計(jì)日益增長(zhǎng)的性能需求?!?/p>

上市和資源

DesignWare ARC HS5x和HS6x處理器定于2020年第三季度上市。新款處理器將包括ARC HS56、HS57D、HS58、HS66、HS68和各自的多核版本(HS56MP、HS57DMP、HS58MP、HS66MP、HS68MP)。

DesignWare IP核簡(jiǎn)介

新思科技是面向芯片設(shè)計(jì)提供高質(zhì)量的經(jīng)芯片驗(yàn)證的IP核解決方案的領(lǐng)先供應(yīng)商。DesignWare IP核組合包括邏輯庫(kù)、嵌入式存儲(chǔ)器、嵌入式測(cè)試、模擬IP、有線(xiàn)和無(wú)線(xiàn)接口IP、安全I(xiàn)P、嵌入式處理器和子系統(tǒng)。為了加速原型設(shè)計(jì)、軟件開(kāi)發(fā)以及將IP整合進(jìn)芯片,新思科技IP Accelerated計(jì)劃提供IP原型設(shè)計(jì)套件、IP軟件開(kāi)發(fā)套件和IP子系統(tǒng)。新思科技對(duì)IP核質(zhì)量的廣泛投資、全面的技術(shù)支持以及強(qiáng)大的IP開(kāi)發(fā)方法使設(shè)計(jì)人員能夠降低整合風(fēng)險(xiǎn),并加快上市時(shí)間。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20256

    瀏覽量

    252455
  • 嵌入式
    +關(guān)注

    關(guān)注

    5199

    文章

    20454

    瀏覽量

    334272
  • SSD
    SSD
    +關(guān)注

    關(guān)注

    21

    文章

    3112

    瀏覽量

    122253
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    A64指令集通關(guān)筆記:加載與存儲(chǔ)指令全解析

    作為嵌入式 ?Linux? 開(kāi)發(fā)者, A64? 指令集是我們繞不開(kāi)的基本功。最近我在復(fù)習(xí)這部分內(nèi)容時(shí),整理了一份帶思考題解答的筆記,希望能幫大家快速掌握核心要點(diǎn)。 ? 開(kāi)篇:為什么必須啃下 A64
    的頭像 發(fā)表于 01-20 16:23 ?221次閱讀
    A64<b class='flag-5'>指令集</b>通關(guān)筆記:加載與存儲(chǔ)<b class='flag-5'>指令</b>全解析

    【「龍芯之光 自主可控處理器設(shè)計(jì)解析」閱讀體驗(yàn)】--全書(shū)概覽與概述

    與講解,理論與實(shí)踐相結(jié)合,對(duì)了解熟悉國(guó)產(chǎn)龍芯處理器很有幫助。 一.全書(shū)概覽 下面是全書(shū)目錄,可以概覽全書(shū)內(nèi)容 第1章 概述 1.1 系統(tǒng)級(jí)芯片 1.2處理器架構(gòu)指令 1.3Loong
    發(fā)表于 01-18 12:58

    【「龍芯之光 自主可控處理器設(shè)計(jì)解析」閱讀體驗(yàn)】+本書(shū)概覽與龍芯指令集基礎(chǔ)了解.docx

    課程設(shè)計(jì)的實(shí)踐指導(dǎo)書(shū)。 先從目錄了解下本書(shū)內(nèi)容 第一章是基礎(chǔ)知識(shí)的介紹,先介紹了系統(tǒng)級(jí)芯片的基礎(chǔ)知識(shí),然后是處理器架構(gòu)指令集,這一部分屬于通識(shí),對(duì)于嵌入式開(kāi)發(fā)來(lái)說(shuō)已經(jīng)很熟悉了,所以 粗略,過(guò)一遍
    發(fā)表于 01-15 23:07

    武漢芯源MCU的指令集架構(gòu)是什么?有哪些特點(diǎn)?

    武漢芯源MCU的指令集架構(gòu)是什么,有哪些特點(diǎn)?
    發(fā)表于 12-08 06:59

    Cortex-M產(chǎn)品的特色

    與外部設(shè)備進(jìn)行通信。 指令集:Cortex-M系列處理器支持ARM Thumb指令集,包括16位和32位的Thumb-2指令集,以及可選的DSP
    發(fā)表于 11-26 07:22

    軟硬件協(xié)同技術(shù)分享 - 任務(wù)劃分 + 自定義指令集

    處理器,CPU只需要判定指令是否為custom類(lèi)型,并將指令與RS1、RS2指令內(nèi)容傳遞給協(xié)處理器,交由協(xié)
    發(fā)表于 10-28 08:03

    指令集測(cè)試的一種糾錯(cuò)方法

    了一個(gè)20除以6是否等于3的檢驗(yàn)操作,以此完成指令集測(cè)試,其中g(shù)p寄存寄存的是當(dāng)前測(cè)試的代號(hào),方便于定位當(dāng)前處于哪個(gè)測(cè)試。了解完上述信息后,就可以進(jìn)行通過(guò)仿真信號(hào)進(jìn)行指令集測(cè)試糾錯(cuò)了
    發(fā)表于 10-24 14:04

    蜂鳥(niǎo)E203協(xié)處理器EAI指令及接口

    ,各種不同的組合代表了不同的指令類(lèi)型,我們用到了預(yù)定義的custom-3指令擴(kuò)展協(xié)處理器指令,因此指令
    發(fā)表于 10-24 07:23

    risc-v P擴(kuò)展(一) P指令集簡(jiǎn)介

    解碼、醫(yī)學(xué)成像、計(jì)算機(jī)視覺(jué)、嵌入式控制、機(jī)器人技術(shù)、人機(jī)界面等。 P指令集擴(kuò)展提高了RISC-V CPU IP產(chǎn)品的DSP算法處理能力。隨著RISC-V P指令集擴(kuò)展的增加,RISC-Vcpu現(xiàn)在可以以
    發(fā)表于 10-23 07:40

    提高RISC-V在Drystone測(cè)試中得分的方法

    的設(shè)計(jì)和性能對(duì)運(yùn)行速度有很大的影響。例如,處理器超標(biāo)量設(shè)計(jì)、亂序執(zhí)行能力、分支預(yù)測(cè)準(zhǔn)確性、緩存設(shè)計(jì)等因素都會(huì)影響性能。 時(shí)鐘頻率:高時(shí)鐘頻率可以提高處理器的執(zhí)行速度,從而提高Drystone得分。 內(nèi)存
    發(fā)表于 10-21 13:58

    指令集P擴(kuò)展的主要內(nèi)容

    ;SIMD指令擴(kuò)展,SIMD指令可以在單個(gè)指令中執(zhí)行多個(gè)相同或類(lèi)似的操作,可以提高處理器的運(yùn)算速度,通過(guò)添加SIMD指令,可以提高
    發(fā)表于 10-21 10:50

    基于蜂鳥(niǎo)E203架構(gòu)指令集K擴(kuò)展

    蜂鳥(niǎo)E203是一款基于RISC-V架構(gòu)的微處理器,其指令集包含RV32I的基本指令集,RV32M的乘法擴(kuò)展指令集,以及一些常用的定點(diǎn)
    發(fā)表于 10-21 09:38

    浮點(diǎn)指令擴(kuò)展中16位指令處理

    。 因此,許多 RV32C 指令只能訪(fǎng)問(wèn)那些常用寄存;幾乎所有的立即數(shù)都被縮短了, load 和 store 操作只使用操作數(shù)整數(shù)倍尺寸的無(wú)符號(hào)數(shù)偏移量。 蜂鳥(niǎo)e203為我們預(yù)留了浮點(diǎn)相關(guān)的16位指令
    發(fā)表于 10-20 11:02

    龍芯處理器支持WINDOWS嗎?

    )。 Windows的適配:微軟官方僅支持x86/x64和ARM架構(gòu)處理器,未推出針對(duì)LoongArch或MIPS的Windows版本。 技術(shù)限制 指令集不兼容:Windows系統(tǒng)的
    發(fā)表于 06-05 14:24

    HPM5E31IGN單核 32 位 RISC-V 處理器

    處理器,憑借其卓越的性能和創(chuàng)新的設(shè)計(jì)理念,為工業(yè)控制、物聯(lián)網(wǎng)和消費(fèi)電子等領(lǐng)域提供了全新的解決方案。HPM5E31IGN采用精簡(jiǎn)指令集(RISC)設(shè)計(jì),
    發(fā)表于 05-29 09:23