91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是算術(shù)邏輯單元?

lhl545545 ? 來(lái)源:EDA365 ? 作者:EDA365 ? 2020-06-18 16:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

計(jì)算機(jī)用二進(jìn)制存儲(chǔ)數(shù)字的目的是為了計(jì)算,而計(jì)算的過(guò)程是由“算術(shù)邏輯單元”來(lái)完成的。

那什么是算術(shù)邏輯單元?

算術(shù)邏輯單元(Arithmetic and Logic Unit)簡(jiǎn)稱ALU,就是負(fù)責(zé)實(shí)現(xiàn)計(jì)算機(jī)里的多組算術(shù)運(yùn)算和邏輯運(yùn)算的組合邏輯電路。

看看上面這個(gè)實(shí)物,圖片中是最著名的ALU——英特爾74181,1970年發(fā)布,當(dāng)時(shí)它是第一個(gè)完全被封裝在單個(gè)芯片里的完整ALU,對(duì)人們來(lái)說(shuō)這是一個(gè)驚人的工程。

今天,讓我們一起用布爾邏輯門來(lái)構(gòu)建一個(gè)簡(jiǎn)單的與74181功能相同的ALU電路吧。

在構(gòu)建ALU之前,我們要知道ALU電路包含2個(gè)單元,一個(gè)是算術(shù)單元和一個(gè)是邏輯單元。

我們先從算術(shù)單元開(kāi)始,算術(shù)單元負(fù)責(zé)計(jì)算機(jī)中所有的數(shù)字操作,比如加減法,當(dāng)然它還會(huì)做一些其他簡(jiǎn)單的事,比如給某個(gè)數(shù)字加1,這叫增量運(yùn)算。

在算術(shù)單元中,我們會(huì)用到AND,OR,NOT和XOR邏輯門,最簡(jiǎn)單的加法電路,就是有2個(gè)二進(jìn)制的輸入:A和B,還有1個(gè)就是輸出,即兩個(gè)二進(jìn)制數(shù)字的和。

假設(shè)A和B都是只有一個(gè)bit,即0或1,那A和B的運(yùn)算就只有下列四種可能的組合:

0+0=0

1+0=1

0+1=1

1+1=10

提醒一下,在二進(jìn)制里,1代表true,0代表false,所以這組輸入和輸出的前三種可能與XOR門的邏輯關(guān)系是一樣。

第四中輸入組合,顯然1+1≠2,因?yàn)樵诙M(jìn)制里是沒(méi)有2的,所以結(jié)果是0,將1進(jìn)位到下一位,和為二進(jìn)制的“10”,對(duì)于XOR門的輸出,只對(duì)了一部分,即1加1,輸出0,這個(gè)時(shí)候,我們只需要一根額外的線來(lái)代表進(jìn)位,即只有當(dāng)輸入是1和1時(shí),進(jìn)位才是“true”。

針對(duì)上面出現(xiàn)的問(wèn)題,我們可以把AND門加到電路中,即當(dāng)兩個(gè)輸入都為“true”時(shí),輸出才為“true”,這樣就組成了“半加器”電路。

如果你想處理大于1+1的情況,就需要“全加器”(full adder),全加器比半加器復(fù)雜點(diǎn),它有3個(gè)bit的輸入:A、B、C,所以最大可能輸入為:1+1+1,總和1,進(jìn)位1,因此需要兩條輸出線,即進(jìn)位線與總和線。

其實(shí),我們也可以用半加器來(lái)實(shí)現(xiàn)全加器的功能,先用半加器將A和B相加,然后把C輸入到第二個(gè)半加器中,最后用一個(gè)OR門檢查進(jìn)位是不是true就可以了。

現(xiàn)在,我們可以做一個(gè)兩個(gè)8 Bit進(jìn)行相加的電路,這兩個(gè)8 bit分別為A和B,看下圖:

我們從A和B的第一位開(kāi)始相加,第一位分別稱為A0和B0,因?yàn)橹挥?個(gè)數(shù),所以用一個(gè)半加器就可以,我們將它倆的和稱為Sum0,考慮到A1和B1相加的時(shí)候可能會(huì)有A0和B0相加的進(jìn)位,就會(huì)有3個(gè)數(shù),所以從A1和B1相加開(kāi)始就得用全加器,然后依次類推,搞定8個(gè)bit的相加,這叫 “8位脈動(dòng)進(jìn)位加法器”。

請(qǐng)注意:A7和B7的全加器有“進(jìn)位”輸出,如果它倆相加有輸出進(jìn)位,代表數(shù)字A和B相加,和超過(guò)了8位,這叫“溢出”(overflow)。如果想避免溢出,就得加更多全加器,然后相加16或32位數(shù)字,這就會(huì)讓溢出更難發(fā)生,但缺點(diǎn)是每次進(jìn)位都要一點(diǎn)時(shí)間向前移動(dòng)。

簡(jiǎn)單的ALU沒(méi)有專門的電路去處理乘法和除法,而是用多次加法實(shí)現(xiàn)乘法運(yùn)算,比如:可以將12加5次來(lái)實(shí)現(xiàn)12乘以5。

當(dāng)然,不用去擔(dān)心我們現(xiàn)在的筆記本和手機(jī),因?yàn)樗麄冇懈玫?a target="_blank">處理器,可以專門做乘法的算術(shù)單元哦。

關(guān)于算術(shù)單元我們說(shuō)的很多了,現(xiàn)在,我們來(lái)說(shuō)一下ALU的另一半:邏輯單元。邏輯單元執(zhí)行的是邏輯操作,像之前討論過(guò)的AND,OR和NOT操作,當(dāng)然也可以執(zhí)行簡(jiǎn)單的數(shù)值測(cè)試,比如檢查數(shù)字的正負(fù)。

上圖是檢查ALU的輸出是否為0的電路,用了一堆OR門來(lái)檢查其中一位是否為1,哪怕只有一個(gè)Bit (位)是1,我們就可以肯定那個(gè)數(shù)字肯定不是0,然后用一個(gè)NOT門取反,所以只有輸入的數(shù)字為0時(shí),輸出才為1。

到此,我們已經(jīng)對(duì)ALU進(jìn)行了一個(gè)高層次的概括,甚至做了幾個(gè)主要組件,比如脈動(dòng)進(jìn)位加法器,雖然只是巧妙的將一大堆邏輯門連在了一起。我們?cè)倩氐介_(kāi)始時(shí)說(shuō)的ALU,英特爾74181,它只有4位輸入,而我們剛才介紹的是8位輸入,是74181的兩倍哦!

雖然我們沒(méi)有做出ALU實(shí)物,但是我們應(yīng)該已經(jīng)對(duì)ALU有了整體的概念,它的誕生打開(kāi)了通向更強(qiáng)大電腦的大門。

由于ALU在市面的應(yīng)用越來(lái)越多,工程師們?yōu)榱朔奖?,就用了一個(gè)看起來(lái)很像大“V”的符號(hào)來(lái)代表它。

一個(gè)4位的ALU需要很多邏輯門,一個(gè)8位的ALU需要的邏輯門肯定更多,我們工程師肯定不想在這里浪費(fèi)很多時(shí)間,那就出現(xiàn)了一種便于ALU執(zhí)行所需要的操作代碼,這個(gè)后面有機(jī)會(huì)再詳細(xì)介紹給大家。

ALU除了輸出計(jì)算結(jié)果外,還會(huì)輸出一系列標(biāo)志(Flag),這個(gè)標(biāo)志代表特定狀態(tài)的1位(bit)輸出,例如,如果我們相減兩個(gè)數(shù)字,結(jié)果為0,我們的零測(cè)試電路就會(huì)將零標(biāo)志設(shè)為True(1),這在確定兩個(gè)數(shù)字是否相等時(shí)是非常有用的。

當(dāng)然這個(gè)標(biāo)志位也可以用來(lái)判斷數(shù)字的大小和是否出現(xiàn)溢出等,如果使用的ALU越好,它的標(biāo)志也會(huì)更多,但剛說(shuō)的這3個(gè)標(biāo)志是ALU普遍會(huì)用到的。
責(zé)任編輯:pj

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 計(jì)算機(jī)
    +關(guān)注

    關(guān)注

    19

    文章

    7809

    瀏覽量

    93234
  • 加法電路
    +關(guān)注

    關(guān)注

    0

    文章

    10

    瀏覽量

    8382
  • ALU
    ALU
    +關(guān)注

    關(guān)注

    0

    文章

    34

    瀏覽量

    13526
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3515

    瀏覽量

    6411
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    TMS320VC5410A定點(diǎn)數(shù)字信號(hào)處理器深度剖析

    了解一下這款處理器的各個(gè)方面。 文件下載: tms320vc5410a.pdf 1. 處理器概述 TMS320VC5410A基于先進(jìn)的改進(jìn)型哈佛架構(gòu),擁有一條程序內(nèi)存總線和三條數(shù)據(jù)內(nèi)存總線,為高效的數(shù)據(jù)處理提供了堅(jiān)實(shí)的基礎(chǔ)。它具備高度并行的算術(shù)邏輯
    的頭像 發(fā)表于 03-09 09:25 ?351次閱讀

    德州儀器4位二進(jìn)制全加器:SN54/74283系列深度解析

    德州儀器4位二進(jìn)制全加器:SN54/74283系列深度解析 在數(shù)字電路設(shè)計(jì)領(lǐng)域,加法器是構(gòu)建復(fù)雜算術(shù)邏輯單元的基礎(chǔ)組件。德州儀器(TI)的SN54/74283系列4位二進(jìn)制全加器憑借其快速進(jìn)位
    的頭像 發(fā)表于 12-23 15:45 ?585次閱讀

    RDMA設(shè)計(jì)10:指令控制單元設(shè)計(jì)?

    指令控制單元負(fù)責(zé)控制數(shù)據(jù)傳輸及 DMA 數(shù)據(jù)讀寫。該單元簡(jiǎn)化了數(shù)據(jù)傳輸及DMA 操作,使得用戶可以更簡(jiǎn)便的控制數(shù)據(jù)傳輸事務(wù)。指令控制單元的功能由指令控制寄存器組和指令狀態(tài)寄存器組成。
    的頭像 發(fā)表于 12-23 09:24 ?314次閱讀
    RDMA設(shè)計(jì)10:指令控制<b class='flag-5'>單元</b>設(shè)計(jì)?

    有源邏輯探頭的具體應(yīng)用

    有源邏輯探頭依托內(nèi)置放大電路、高輸入阻抗及低噪聲核心特性,專注于數(shù)字電路中邏輯電平(如0/1信號(hào))的精準(zhǔn)捕獲與分析,廣泛適配研發(fā)驗(yàn)證、故障調(diào)試、設(shè)備維修等全流程數(shù)字電路相關(guān)場(chǎng)景。以下是其核心應(yīng)用領(lǐng)域
    的頭像 發(fā)表于 12-16 10:29 ?205次閱讀
    有源<b class='flag-5'>邏輯</b>探頭的具體應(yīng)用

    流水線基本結(jié)構(gòu)

    兩個(gè)階段: 取指 + 解碼(Fetch + Decode):同時(shí)完成指令讀取和初步解碼。 執(zhí)行(Execute):完成運(yùn)算或數(shù)據(jù)操作。 特點(diǎn): 減少流水線層級(jí),簡(jiǎn)化控制邏輯。 動(dòng)態(tài)功耗更低(每個(gè)周期激活的硬件單元更少)。 流水線沖突(如分支預(yù)測(cè)錯(cuò)誤)概率降低,功耗浪費(fèi)減
    發(fā)表于 11-21 07:35

    MDD 邏輯IC的邏輯電平不兼容問(wèn)題與解決方案

    在現(xiàn)代電子系統(tǒng)中,MDD辰達(dá)半導(dǎo)體邏輯IC(集成電路)扮演著至關(guān)重要的角色,廣泛應(yīng)用于數(shù)據(jù)處理、時(shí)序控制、信號(hào)轉(zhuǎn)換等各類電路中。隨著技術(shù)的進(jìn)步,不同邏輯系列的IC(如TTL、CMOS、BiCMOS等
    的頭像 發(fā)表于 10-29 09:39 ?487次閱讀
    MDD <b class='flag-5'>邏輯</b>IC的<b class='flag-5'>邏輯</b>電平不兼容問(wèn)題與解決方案

    E203_defines的閱讀分享

    E203_CFG_SUPPORT_SHARE_MULDIV 常量是否被定義,決定了 ALU(Arithmetic Logic Unit,算術(shù)邏輯單元)模塊的加法器位寬。如果支持共享乘除器,則將
    發(fā)表于 10-24 06:55

    IEEE 754浮點(diǎn)算術(shù)標(biāo)準(zhǔn)(2)

    IEEE 754 浮點(diǎn)算術(shù)標(biāo)準(zhǔn) 5種舍入模式 5種異常
    發(fā)表于 10-22 06:08

    辰達(dá)芯科技推出邏輯IC產(chǎn)品全系列

    在當(dāng)今全球貿(mào)易摩擦、科技競(jìng)爭(zhēng)日益激烈的大環(huán)境下,國(guó)產(chǎn)替代戰(zhàn)略在半導(dǎo)體產(chǎn)業(yè)中有著極為重要的意義。邏輯IC芯片作為電路系統(tǒng)的“決策單元”,其穩(wěn)定性、可靠性及持續(xù)供應(yīng)能力直接影響著產(chǎn)品的生命周期與市場(chǎng)競(jìng)爭(zhēng)力。
    的頭像 發(fā)表于 10-21 14:22 ?838次閱讀

    堅(jiān)持繼續(xù)布局32位MCU,進(jìn)一步完善產(chǎn)品陣容,96Mhz主頻CW32L012新品發(fā)布!

    CW32L012基于ARM? Cortex-M0+內(nèi)核,主頻高達(dá)96MHz,同時(shí)集成了CORDIC硬件單元、擴(kuò)展算術(shù)運(yùn)算單元(EAU),可以提供部分?jǐn)?shù)學(xué)函數(shù)、算術(shù)運(yùn)算的硬件加速,特別適
    的頭像 發(fā)表于 07-16 16:34 ?1365次閱讀
    堅(jiān)持繼續(xù)布局32位MCU,進(jìn)一步完善產(chǎn)品陣容,96Mhz主頻CW32L012新品發(fā)布!

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)之六:性能監(jiān)測(cè)單元設(shè)計(jì)

    性能監(jiān)測(cè)單元負(fù)責(zé)監(jiān)測(cè) NVMe over PCIe 邏輯加速引擎的運(yùn)行狀態(tài)和統(tǒng)計(jì)信息, 包括復(fù)位后 運(yùn)行時(shí)間信息、 NVMe 指令數(shù)量統(tǒng)計(jì)信息、 數(shù)據(jù)操作數(shù)量統(tǒng)計(jì)信息、 IOPS 性能統(tǒng)計(jì) 信息
    發(fā)表于 07-02 19:51

    NVMe IP高速傳輸卻不依賴XDMA設(shè)計(jì)之六:性能監(jiān)測(cè)單元設(shè)計(jì)

    性能監(jiān)測(cè)單元負(fù)責(zé)監(jiān)測(cè) NVMe over PCIe 邏輯加速引擎的運(yùn)行狀態(tài)和統(tǒng)計(jì)信息, 包括復(fù)位后 運(yùn)行時(shí)間信息、 NVMe 指令數(shù)量統(tǒng)計(jì)信息、 數(shù)據(jù)操作數(shù)量統(tǒng)計(jì)信息、 IOPS 性能統(tǒng)計(jì) 信息、 指令延遲統(tǒng)計(jì)信息等。
    的頭像 發(fā)表于 07-02 19:49 ?495次閱讀
    NVMe IP高速傳輸卻不依賴XDMA設(shè)計(jì)之六:性能監(jiān)測(cè)<b class='flag-5'>單元</b>設(shè)計(jì)

    新能源車軟件單元測(cè)試深度解析:自動(dòng)駕駛系統(tǒng)視角

    方法(如TLA+模型檢查)驗(yàn)證邏輯完備性。某車企使用TLA+發(fā)現(xiàn)交通燈狀態(tài)機(jī)中存在未處理的黃燈閃爍場(chǎng)景,避免了潛在的功能失效。 ? AI模型單元(如CNN目標(biāo)檢測(cè)層): ? 引入對(duì)抗樣本測(cè)試(如
    發(fā)表于 05-12 15:59

    一文講清楚芯片的分類-多個(gè)維度

    ?定義:執(zhí)行程序指令、處理數(shù)據(jù)的核心組件,包含算術(shù)邏輯單元(ALU)、控制單元(CU)等。 ?類型: ?CPU(中央處理器):計(jì)算機(jī)、服務(wù)器的“大腦”,如Intel Core系列。
    的頭像 發(fā)表于 05-06 15:04 ?6389次閱讀

    單元測(cè)試在嵌入式軟件中的關(guān)鍵作用及winAMS工具的卓越貢獻(xiàn)

    發(fā)現(xiàn)潛在缺陷,提升代碼質(zhì)量。 ?核心作用解析? ?缺陷早期捕獲?:單元測(cè)試在代碼編寫階段即可執(zhí)行,幫助開(kāi)發(fā)者在問(wèn)題擴(kuò)散前識(shí)別邏輯錯(cuò)誤、邊界條件處理不當(dāng)?shù)葐?wèn)題,降低后期修復(fù)成本。 ?代碼質(zhì)量提升?:通過(guò)強(qiáng)制模塊化設(shè)計(jì)
    的頭像 發(fā)表于 04-11 14:31 ?1065次閱讀