91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

降低PCB設(shè)計(jì)中EMI的技術(shù)

PCB設(shè)計(jì) ? 2020-09-18 22:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電磁干擾(EMI)是電磁能,它通過(guò)輻射或感應(yīng)干擾電子設(shè)備中的信號(hào)。從收音機(jī)上的靜電到手機(jī)靠近音頻設(shè)備時(shí)聽(tīng)到的嗡嗡聲,電磁干擾一直在我們身邊。

要產(chǎn)生EMI,您所需要的只是能量和天線。電子設(shè)備基本上是充滿電磁能的電路板。您所需要的只是跨能量源的偶極子,并且您的天線可以輻射EMI。此外,由于EMI輻射會(huì)影響我們周圍世界中的關(guān)鍵電子設(shè)備,例如飛機(jī)上的設(shè)備,因此在產(chǎn)品投放市場(chǎng)之前,您必須通過(guò)EMI / EMC法規(guī)和標(biāo)準(zhǔn)。讓我們深入探討可用于降低PCB設(shè)計(jì)中EMI的常用技術(shù)。

接地

在許多方面,接地層都是抵御EMI產(chǎn)生的那種噪聲的第一道防線,因?yàn)殡娐分辽傩枰〉夭拍芄ぷ?。用教科書中的水類比法,如果電路中?a href="http://www.makelele.cn/tags/電流/" target="_blank">電流像是一系列水管中的水,則接地層就像是一大盆水。當(dāng)水倒入盆地時(shí),會(huì)形成波紋。這些漣漪很容易被大盆地吸收,但是如果盆地較小,它們會(huì)停留更長(zhǎng)的時(shí)間并在水池壁周圍反彈。

PCB中,接地層在那里提供0伏參考線到電源接地端子,用于電路的返回路徑。但是,與盆地不同,制造“波紋”時(shí)會(huì)產(chǎn)生噪聲,偶極子會(huì)形成,整個(gè)電路板會(huì)變成天線。這就是為什么接地層(PCB中的銅箔層)要占據(jù)電路板盡可能多的橫截面的原因。要降低整個(gè)板上的EMI,就要從有效利用接地層開(kāi)始。減少地面電磁干擾的一些常見(jiàn)最佳做法包括:

l使用多層板。地平面太???添加另一層可以為您提供更多關(guān)于如何處理板上高速走線的選擇。差分對(duì)產(chǎn)生串?dāng)_?將它們放在降低噪音的內(nèi)層中。

l小心使用分開(kāi)的接地層。如果要分開(kāi)接地層,請(qǐng)確保有充分的理由,例如分開(kāi)模擬和數(shù)字接地以避免噪聲耦合,因?yàn)榉珠_(kāi)的接地層可以充當(dāng)縫隙天線并輻射。

l僅在單個(gè)點(diǎn)連接分離的接地平面。您擁有的公共接地連接越多,創(chuàng)建的環(huán)路就越多,您的設(shè)計(jì)將輻射出更多的EMI。

l將旁路或去耦電容器連接至接地層。如果您的設(shè)計(jì)中有這些,則可以通過(guò)將它們接地來(lái)減少返回電流路徑,從而減小環(huán)路的尺寸,從而減小輻射。只是要確保不要在電源層和無(wú)關(guān)的接地層之間連接旁路電容器,否則會(huì)引起電容性耦合。

走線布局

跡線是電路板上的導(dǎo)電路徑,在電路處于活動(dòng)狀態(tài)時(shí)會(huì)包含流動(dòng)的電子,這意味著它們只是彎曲或與創(chuàng)建全輻射天線交叉。

跟蹤布局的常見(jiàn)最佳做法包括:

l避免銳角直角彎曲。電容在45°角區(qū)域增加,從而改變了特性阻抗并導(dǎo)致反射。圓角直角可以緩解這種情況。

l將信號(hào)分開(kāi)。將高速走線(例如時(shí)鐘信號(hào))與低速信號(hào)分開(kāi),模擬信號(hào)與數(shù)字信號(hào)分開(kāi)。

l使返回路徑短。

l差分走線的走線應(yīng)盡可能靠近。這增加了耦合系數(shù),使受影響的噪聲進(jìn)入共模,這對(duì)于差分輸入級(jí)來(lái)說(shuō)問(wèn)題較少。

l明智地使用過(guò)孔。通孔是必需的,因?yàn)樗鼈兪鼓梢栽诓季€時(shí)利用電路板上的多層。設(shè)計(jì)人員必須意識(shí)到,他們?cè)诨祛l中增加了自己的電感和電容效應(yīng),并且由于特性阻抗的變化會(huì)產(chǎn)生反射。

l避免在差分走線中使用過(guò)孔。如有必要,請(qǐng)使用兩個(gè)通孔共享的橢圓形抗焊盤,以減少寄生電容。

組件安排

電子元器件是電子電路的基礎(chǔ)。注意每個(gè)組件的EMI影響可導(dǎo)致更好的PCB設(shè)計(jì)。組件布局的最佳做法包括:

l將模擬電路與數(shù)字電路分開(kāi)。與走線一樣,ACDC電路應(yīng)分開(kāi)放置,以避免串?dāng)_和其他問(wèn)題。屏蔽,利用多層優(yōu)勢(shì)以及使用單獨(dú)的接地都是可行的選擇。

l隔離高速組件。組件越快越小,EMI越大。通過(guò)屏蔽和濾波來(lái)緩解CPUGPU中高頻時(shí)鐘的自然EMI效應(yīng)。

EMI屏蔽

某些組件將不可避免地產(chǎn)生EMI,這是可以的。我們可以用法拉第籠將它們屏蔽,這是一種由導(dǎo)電材料制成的外殼,其厚度足以阻擋RF波。盡管理想的法拉第籠應(yīng)該是沒(méi)有開(kāi)口的導(dǎo)電外殼,但實(shí)際上我們使用的是由金屬或?qū)щ娕菽瞥傻暮凶樱ǚQ為墊圈)。

降低下一個(gè)PCB設(shè)計(jì)中的EMI

在板上布置走線和過(guò)孔的方式中意外地創(chuàng)建天線太容易了。再加上對(duì)更高時(shí)鐘速度的不斷增長(zhǎng)的需求,您開(kāi)始意識(shí)到為什么降低EMI比以往任何時(shí)候都更為重要。準(zhǔn)備好將這些EMI降低技巧中的一些技巧融入您的下一個(gè)設(shè)計(jì)中了嗎?

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路板設(shè)計(jì)

    關(guān)注

    1

    文章

    131

    瀏覽量

    17377
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4921

    瀏覽量

    95322
  • PCB布線
    +關(guān)注

    關(guān)注

    22

    文章

    473

    瀏覽量

    43556
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3515

    瀏覽量

    6408
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB設(shè)計(jì)EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設(shè)計(jì)EMI有什么規(guī)則?高速電路PCB設(shè)計(jì)EMI方法與技巧。在高速PCB設(shè)計(jì)
    的頭像 發(fā)表于 11-10 09:25 ?648次閱讀
    高速<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>EMI</b>避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    PCB設(shè)計(jì)單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計(jì)要點(diǎn)

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)的單點(diǎn)接地與多點(diǎn)接地有什么區(qū)別?單點(diǎn)接地與多點(diǎn)接地區(qū)別與設(shè)計(jì)要點(diǎn)。在PCB設(shè)計(jì),接地系統(tǒng)的設(shè)計(jì)是影響電路性能的關(guān)鍵因素之一。單點(diǎn)接地和
    的頭像 發(fā)表于 10-10 09:10 ?2085次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>單點(diǎn)接地與多點(diǎn)接地的區(qū)別與設(shè)計(jì)要點(diǎn)

    技術(shù)資訊 I Allegro PCB設(shè)計(jì)的扇出孔操作

    ,扇出是為印刷電路板上的表面貼裝器件創(chuàng)建分散通孔的過(guò)程。上期我們介紹了在布線操作的布線優(yōu)化操作,實(shí)現(xiàn)PCB的合理規(guī)范走線;本期我們將講解在AllegroPCB設(shè)計(jì)
    的頭像 發(fā)表于 09-19 15:55 ?6960次閱讀
    <b class='flag-5'>技術(shù)</b>資訊 I Allegro <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>中</b>的扇出孔操作

    上海圖元軟件國(guó)產(chǎn)高端PCB設(shè)計(jì)解決方案

    在當(dāng)今快速發(fā)展的電子行業(yè),高效、精確的PCB(印刷電路板)設(shè)計(jì)工具是確保產(chǎn)品競(jìng)爭(zhēng)力的關(guān)鍵。為滿足市場(chǎng)對(duì)高性能、多功能PCB設(shè)計(jì)工具的需求,上海圖元軟件推薦一款專為專業(yè)人士打造的國(guó)產(chǎn)高端PCB
    的頭像 發(fā)表于 08-08 11:12 ?4262次閱讀
    上海圖元軟件國(guó)產(chǎn)高端<b class='flag-5'>PCB設(shè)計(jì)</b>解決方案

    為了降低 EMI,廠商有多努力

    電子發(fā)燒友網(wǎng)報(bào)道(文 / 黃山明)在儲(chǔ)能技術(shù)迅猛發(fā)展的當(dāng)下,如何降低電磁干擾(EMI)已成為市場(chǎng)矚目的焦點(diǎn)。EMI 是一種由高頻開(kāi)關(guān)器件、電流突變等因素產(chǎn)生的電磁噪聲,它可能對(duì)系統(tǒng)自身
    的頭像 發(fā)表于 06-24 06:46 ?7505次閱讀

    技術(shù)資訊 I 如何在 PCB 降低 EMI 并優(yōu)化 EMC?

    本文要點(diǎn)了解EMI與EMC之間的區(qū)別。采用低功耗器件、隔離技術(shù)PCB防護(hù)以及熱管理,減少EMI來(lái)源。借助約束管理、信號(hào)完整性分析和實(shí)時(shí)DRC更新等工具,創(chuàng)建
    的頭像 發(fā)表于 06-20 19:01 ?2428次閱讀
    <b class='flag-5'>技術(shù)</b>資訊 I 如何在 <b class='flag-5'>PCB</b> <b class='flag-5'>中</b><b class='flag-5'>降低</b> <b class='flag-5'>EMI</b> 并優(yōu)化 EMC?

    如何通過(guò)優(yōu)化元件布局有效降低EMI

    在 “掌握 PCB 設(shè)計(jì)EMI 控制” 系列的第二篇文章,我們將深入探討維持低電磁干擾(EMI)的關(guān)鍵概念之一。
    的頭像 發(fā)表于 06-16 16:34 ?4514次閱讀
    如何通過(guò)優(yōu)化元件布局有效<b class='flag-5'>降低</b><b class='flag-5'>EMI</b>

    PCB設(shè)計(jì),輕松歸檔,效率倍增!

    ,類似的工作重要且繁瑣,占據(jù)大量的工作時(shí)間。如何才能有效解決這種繁瑣的文件管理?我們的xL-BST工具PCB設(shè)計(jì)一鍵歸檔”功能可以完美解決這一問(wèn)題,能夠幫助工程師
    的頭像 發(fā)表于 05-26 16:17 ?726次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>,輕松歸檔,效率倍增!

    開(kāi)關(guān)電源的PCB設(shè)計(jì)

    工作不穩(wěn)定,發(fā)射出過(guò)量的電磁干擾(EMI)。PCB設(shè)計(jì)是開(kāi)關(guān)電源研發(fā)過(guò)程中極為重要的步驟和環(huán)節(jié),關(guān)系到開(kāi)關(guān)電源能否正常工作,生產(chǎn)是否順利進(jìn)行,使用是否安全等問(wèn)題。隨著功率半導(dǎo)體器件的發(fā)展和開(kāi)關(guān)技術(shù)的進(jìn)步
    發(fā)表于 05-21 16:00

    原理圖和PCB設(shè)計(jì)的常見(jiàn)錯(cuò)誤

    在電子設(shè)計(jì)領(lǐng)域,原理圖和PCB設(shè)計(jì)是產(chǎn)品開(kāi)發(fā)的基石,但設(shè)計(jì)過(guò)程難免遇到各種問(wèn)題,若不及時(shí)排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計(jì)的常見(jiàn)錯(cuò)誤,整理成一份實(shí)用的速
    的頭像 發(fā)表于 05-15 14:34 ?1220次閱讀

    DDR模塊的PCB設(shè)計(jì)要點(diǎn)

    在高速PCB設(shè)計(jì),DDR模塊是絕對(duì)繞不過(guò)去的一關(guān)。無(wú)論你用的是DDR、DDR2還是DDR3,只要設(shè)計(jì)不規(guī)范,后果就是——信號(hào)反射、時(shí)序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?2906次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計(jì)</b>要點(diǎn)

    PCB設(shè)計(jì):在真實(shí)世界里的EMI控制

    內(nèi)容設(shè)計(jì)很多EMI基礎(chǔ)知識(shí),是EMI工程師很好的教材,對(duì)于其他電子行業(yè)技術(shù)人員了解如何做好EMI設(shè)計(jì)也有很大的幫助。 純分享貼,有需要可以直接下載附件獲取文檔! (如果內(nèi)容有幫助
    發(fā)表于 04-19 13:44

    PCB設(shè)計(jì)容易遇到的問(wèn)題

    印制電路板(PCB)設(shè)計(jì)是電子產(chǎn)品開(kāi)發(fā)的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個(gè)PCB設(shè)計(jì)容易遇到的問(wèn)題,提供其解決方案,希望對(duì)小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?1160次閱讀

    開(kāi)關(guān)電源的輸入電容的PCB設(shè)計(jì)技巧

    在設(shè)計(jì)開(kāi)關(guān)電源電路的PCB時(shí),輸入電容的布局和布線至關(guān)重要,它直接影響電路的性能、效率和EMI表現(xiàn)。以下是輸入電容的PCB設(shè)計(jì)技巧: 1. 盡量靠近功率開(kāi)關(guān)和輸入端 理由:輸入電容的主要作用是為
    發(fā)表于 04-07 11:06

    SMT貼片前必知!PCB設(shè)計(jì)審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對(duì)PCB設(shè)計(jì)進(jìn)行審查和確認(rèn)需關(guān)注哪些問(wèn)題?SMT貼片加工前的PCB設(shè)計(jì)審查流程。在SMT貼片加工
    的頭像 發(fā)表于 04-07 10:02 ?1102次閱讀