91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA程序設(shè)計:如何封裝AXI_SLAVE接口IP

454398 ? 來源:根究FPGA ? 作者:根究FPGA ? 2020-10-30 12:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA程序設(shè)計的很多情形都會使用到AXI接口總線,以PCIe的XDMA應(yīng)用為例,XDMA有兩個AXI接口,分別是AXI4 Master類型接口和AXI-Lite Master類型接口,可通過M_AXI接口對數(shù)據(jù)進行讀取操作,此時設(shè)計一個基于AXI-Slave接口的IP進行數(shù)據(jù)傳輸操作就非常的方便。

封裝的形式并不復(fù)雜,只是略微繁瑣,接下來一步一步演示如何封裝AXI_SLAVE接口IP:

1、創(chuàng)建工程

2、選擇Create AXI4 Perpheral,點擊next

設(shè)置保存路徑,也可默認:

3、設(shè)置保存路徑:

4、設(shè)置封裝的接口類型:

5、選擇Verify Peripheral IP using AXI4 IP

6、對IP進行修改:

在頂層和總線文件中添加自定義的端口信號

在S00_AXI.v中編輯:

7、保存工程
如果不慎將初始的IP封裝界面關(guān)掉的話,在Tools下選擇Create and Package New IP,選擇Package your current project,NEXT之后選擇open(你會看到的)。

設(shè)置ID位寬,該選項主要用于outstanding傳輸:

設(shè)置數(shù)據(jù)位寬,根據(jù)需要自行設(shè)計:

如果出現(xiàn)Merge提示的話,點擊,選擇覆蓋參數(shù)。

最后選擇重新封裝IP,就得到屬于自己的AXI_SLAVE接口IP啦!

在剛剛設(shè)置的ip_repo2文件目錄下可以看到IP:

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22412

    瀏覽量

    636303
  • AXI
    AXI
    +關(guān)注

    關(guān)注

    1

    文章

    145

    瀏覽量

    17938
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    利用開源uart2axi4實現(xiàn)串口訪問axi總線

    ,可以實現(xiàn)跨fpga平臺使用。利用uart2axi4我們可以通過python,輕松訪問axi4_lite_slave寄存器,大大方便fpga工程師進行系統(tǒng)調(diào)試和定位bug。
    的頭像 發(fā)表于 12-02 10:05 ?2059次閱讀
    利用開源uart2<b class='flag-5'>axi</b>4實現(xiàn)串口訪問<b class='flag-5'>axi</b>總線

    使用AXI4接口IP核進行DDR讀寫測試

    本章的實驗任務(wù)是在 PL 端自定義一個 AXI4 接口IP 核,通過 AXI_HP 接口對 PS 端 DDR3 進行讀寫測試,讀寫的內(nèi)存
    的頭像 發(fā)表于 11-24 09:19 ?3731次閱讀
    使用<b class='flag-5'>AXI</b>4<b class='flag-5'>接口</b><b class='flag-5'>IP</b>核進行DDR讀寫測試

    Xilinx高性能NVMe Host控制器IP+PCIe 3.0軟核控制器IP,純邏輯實現(xiàn),AXI4和AXI4-Stream DMA接口,支持PCIe 3.0和4.0

    )讀寫、DMA讀寫和數(shù)據(jù)擦除功能,提供用戶一個簡單高效的接口實現(xiàn)高性能存儲解決方案。NVMe AXI4 Host Controller IP讀寫的順序傳輸長度是RTL運行時動態(tài)可配置的,最小
    發(fā)表于 11-14 22:40

    NVMe高速傳輸之擺脫XDMA設(shè)計43:如何上板驗證?

    PCIE 集成塊版本、 AXI 位寬配置、 最大提交隊列深度、 最大提交隊列數(shù)量。 ![ 圖1 NVMe over PCIe 邏輯加速引擎 IP 封裝
    發(fā)表于 10-30 18:10

    將e203 例化AXI總線接口

    將系統(tǒng)外設(shè)總線內(nèi)部axi接口引出給gpio,注意vivado中g(shù)pio地址分配應(yīng)保證移植 Debug: 通過Xil_Out32函數(shù)給gpio的地址寫1或者0,注意這里地址是gpio地址也就是核中給
    發(fā)表于 10-29 06:08

    AXI GPIO擴展e203 IO口簡介

    讀寫寄存器、設(shè)置中斷等。 AXI-GPIO廣泛應(yīng)用于FPGA和SoC系統(tǒng)中,可以用于控制外部設(shè)備、實現(xiàn)狀態(tài)檢測、進行通信協(xié)議等。AXI-GPIO的靈活性和可靠性使其成為嵌入式系統(tǒng)開發(fā)中的重要外設(shè)
    發(fā)表于 10-22 08:14

    RDMA簡介8之AXI分析

    AXI4 總線是第四代 AXI 總線,其定義了三種總線接口,分別為:AXI4、AXI4-Lite 和 A
    的頭像 發(fā)表于 06-24 23:22 ?639次閱讀
    RDMA簡介8之<b class='flag-5'>AXI</b>分析

    NVMe IPAXI4總線分析

    時,需要通過AXI互聯(lián)IPAXI Interconnect)來實現(xiàn)多對多的拓撲結(jié)構(gòu) ,如圖3所示。Interconnect擁有多個 Master/Slave
    發(fā)表于 06-02 23:05

    NVMe控制器IP設(shè)計系列之接口轉(zhuǎn)換模塊

    接口轉(zhuǎn)換模塊負責(zé)完成AXI4接口與控制器內(nèi)部的自定義接口之間的轉(zhuǎn)換工作。由于AXI4接口協(xié)議的實
    的頭像 發(fā)表于 05-10 14:36 ?715次閱讀
    NVMe控制器<b class='flag-5'>IP</b>設(shè)計系列之<b class='flag-5'>接口</b>轉(zhuǎn)換模塊

    NVMe控制器IP設(shè)計之接口轉(zhuǎn)換

    這是NVMe控制器IP設(shè)計系列博客之一,其他的見本博客或csdn搜用戶名:tiantianuser。相關(guān)視頻見B站用戶名:專注與守望。 接口轉(zhuǎn)換模塊負責(zé)完成AXI4接口與控制器內(nèi)部的自
    發(fā)表于 05-10 14:33

    智多晶eSPI_Slave IP介紹

    eSPI總線具有低功耗、管腳數(shù)量少、高效的數(shù)據(jù)傳輸?shù)葍?yōu)點,常用于與EC、BMC、SIO等外設(shè)的通信,是PC中CPU與這些外設(shè)通信的主流協(xié)議。智多晶eSPI_Slave IP符合eSPI標準規(guī)范,支持相關(guān)協(xié)議屬性。
    的頭像 發(fā)表于 05-08 16:44 ?1435次閱讀
    智多晶eSPI_<b class='flag-5'>Slave</b> <b class='flag-5'>IP</b>介紹

    一文詳解AXI DMA技術(shù)

    AXI直接數(shù)值存取(Drect Memory Access,DMA)IP核在AXI4內(nèi)存映射和AXI4流IP
    的頭像 發(fā)表于 04-03 09:32 ?2509次閱讀
    一文詳解<b class='flag-5'>AXI</b> DMA技術(shù)

    一文詳解Video In to AXI4-Stream IP

    Video In to AXI4-Stream IP核用于將視頻源(帶有同步信號的時鐘并行視頻數(shù)據(jù),即同步sync或消隱blank信號或者而后者皆有)轉(zhuǎn)換成AXI4-Stream接口
    的頭像 發(fā)表于 04-03 09:28 ?2772次閱讀
    一文詳解Video In to <b class='flag-5'>AXI</b>4-Stream <b class='flag-5'>IP</b>核

    AXI接口FIFO簡介

    AXI接口FIFO是從Native接口FIFO派生而來的。AXI內(nèi)存映射接口提供了三種樣式:AXI
    的頭像 發(fā)表于 03-17 10:31 ?2128次閱讀
    <b class='flag-5'>AXI</b><b class='flag-5'>接口</b>FIFO簡介

    AXI 接口設(shè)計避坑指南:AXI接口筆記

    ? AXI接口筆記 第一章?問題記錄 第1節(jié)?接收數(shù)據(jù)全0或全1 1.1?問題現(xiàn)象 上圖中,pixel_data_o是EC IP核輸出的圖像數(shù)據(jù),正確的話會如上圖所示,圖像數(shù)據(jù)每個時鐘會變化并且值
    的頭像 發(fā)表于 03-10 17:21 ?949次閱讀
    <b class='flag-5'>AXI</b> <b class='flag-5'>接口</b>設(shè)計避坑指南:<b class='flag-5'>AXI</b><b class='flag-5'>接口</b>筆記