91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)之阻抗匹配設(shè)計(jì)方案

PCB線路板打樣 ? 來源:EDA365網(wǎng) ? 作者:EDA365網(wǎng) ? 2020-11-02 14:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

為保證信號傳輸質(zhì)量、降低EMI干擾、通過相關(guān)的阻抗測試認(rèn)證,需要對PCB關(guān)鍵信號進(jìn)行阻抗匹配設(shè)計(jì)。本設(shè)計(jì)指南是綜合常用計(jì)算參數(shù)、電視機(jī)產(chǎn)品信號特點(diǎn)、PCB Layout實(shí)際需求、SI9000軟件計(jì)算、PCB供應(yīng)商反饋信息等,而最終得出此推薦設(shè)計(jì)。適用于大部分PCB供應(yīng)商的制程工藝標(biāo)準(zhǔn)和具有阻抗控制要求的PCB板設(shè)計(jì)。

一、 雙面板阻抗設(shè)計(jì)

100歐姆差分阻抗推薦設(shè)計(jì)①、包地設(shè)計(jì):線寬、間距 7/5/7 mil地線寬度≥20mil信號與地線距離6mil,每400mil內(nèi)加接地過孔;②、不包地設(shè)計(jì):線寬、間距 10/5/10mil差分對與對之間距離≥20mil(特殊情況不能小于10mil)建議整組差分信號線外采用包地屏蔽,差分信號與屏蔽地線距離≥35mil(特殊情況不能小于20mil)。90歐姆差分阻抗推薦設(shè)計(jì)①、包地設(shè)計(jì):

線寬、間距 10/5/10mil地線寬度≥20mil信號與地線距離6mil或5mil,每400mil內(nèi)加接地過孔;②、不包地設(shè)計(jì):

線寬、間距 16/5/16mil差分對與對之間距離≥20mil建議整組差分信號線外采用包地屏蔽,差分信號與屏蔽地線距離≥35mil(特殊情況不能小于20mil)。要領(lǐng):優(yōu)先使用包地設(shè)計(jì),走線較短并且有完整地平面可采用不包地設(shè)計(jì);計(jì)算參數(shù):板材FR-4,板厚1.6mm+/-10%,板材介電常數(shù)4.4+/-0.2,銅厚1.0盎司(1.4mil)阻焊油厚度 0.6±0.2mil,介電常數(shù) 3.5+/-0.3

圖1 包地設(shè)計(jì)

圖2 不包地設(shè)計(jì)

二、 四層板阻抗設(shè)計(jì)

100歐姆差分阻抗推薦設(shè)計(jì)線寬、間距 5/7/5mil差分對與對之間距離≥14mil(3W準(zhǔn)則)注:建議整組差分信號線外采用包地屏蔽, 差分信號與屏蔽地線距離≥35mil (特殊情況不能小于20mil)。90歐姆差分阻抗推薦設(shè)計(jì)線寬、間距 6/6/6mil差分對與對之間距離≥12mil(3W準(zhǔn)則)要領(lǐng):在差分對走線較長情況下,USB的差分線建議兩邊按6mil的間距包地以降 低EMI風(fēng)險(xiǎn)(包地與不包地,線寬線距標(biāo)準(zhǔn)一致)。計(jì)算參數(shù):板材FR-4,板厚1.6mm+/-10%,板材介電常數(shù)4.4+/-0.2,銅厚1.0盎司(1.4mil)半固化片(PP) 2116(4.0-5.0mil),介電常數(shù)4.3+/-0.2阻焊油厚度 0.6±0.2mil,介電常數(shù) 3.5+/-0.3疊層結(jié)構(gòu):絲印層阻焊層銅皮層半固化片覆銅基板半固化片銅皮層阻焊層絲印層

圖3

三、 六層板阻抗設(shè)計(jì)

六層板疊層結(jié)構(gòu)針對不同的場合會有不同,本指南只對比較常見的疊層(見圖 2)進(jìn)行了設(shè)計(jì)推薦,后面的推薦設(shè)計(jì)都是以圖2的疊層下得到的數(shù)據(jù)。外層走線的阻抗設(shè)計(jì)與四層板相同因內(nèi)層走線一般情況下比表層走線多了個(gè)平面層,電磁環(huán)境與表層不同以下是第三層走線阻抗控制建議(疊層參考圖4)100歐姆差分阻抗推薦設(shè)計(jì)線寬、間距 6/10/6 mil差分對與對之間距離≥20mil(3W準(zhǔn)則);90歐姆差分阻抗推薦設(shè)計(jì)線寬、線距 8/10/8 mil差分對與對之間距離≥20mil(3W準(zhǔn)則);計(jì)算參數(shù):板材FR-4,板厚1.6mm+/-10%,板材介電常數(shù)4.4+/-0.2,銅厚1.0盎司(1.4mil)半固化片(PP) 2116(4.0-5.0mil),介電常數(shù)4.3+/-0.2阻焊油厚度 0.6±0.2mil,介電常數(shù) 3.5+/-0.3疊層結(jié)構(gòu):頂層絲印阻焊層銅皮層半固化片覆銅基板半固化片覆銅基板半固化片銅皮層阻焊層底層絲印

圖4

四、 六層以上,請按相關(guān)的規(guī)則自行設(shè)計(jì)或咨詢相關(guān)人員確定疊層結(jié)構(gòu)及走線方案。

五、 因特殊情況有其他阻抗控制需求,請自行計(jì)算或者咨詢相關(guān)人員以確定設(shè)計(jì)方案

注:①、影響阻抗的情況較多,需要阻抗控制的PCB仍需要在PCB設(shè)計(jì)資料或樣板單中標(biāo) 明阻抗控制要求;②、100歐姆差分阻抗主要用于HDMI、LVDS信號,其中HDMI需要通過相關(guān)認(rèn)證是強(qiáng)制要求;③、90歐姆差分阻抗主要用于USB信號;④、單端50歐姆阻抗主要用于DDR部分信號,鑒于DDR顆粒大部分采用內(nèi)部調(diào)節(jié)匹配阻抗設(shè)計(jì),設(shè)計(jì)以方案公司提供Demo板為參考,本設(shè)計(jì)指南不作推薦;⑤、單端75歐姆阻抗主要用于模擬視頻輸入輸出,在線路設(shè)計(jì)上都有一顆75歐姆的電阻對地電阻進(jìn)行了匹配,所以在PCB Layout中不需要再進(jìn)行阻抗匹配設(shè)計(jì),但需要注意線路中的75歐姆接地電阻應(yīng)靠近端子引腳放置。常用PP

阻焊油厚:0.6±0.2mil Cer=3.5+/-0.3
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • PCB板
    +關(guān)注

    關(guān)注

    27

    文章

    1496

    瀏覽量

    55258
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    988

    瀏覽量

    49257
  • 阻抗控制
    +關(guān)注

    關(guān)注

    1

    文章

    57

    瀏覽量

    11167
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    阻抗匹配解析:原理、影響與工程實(shí)踐

    阻抗匹配時(shí),就會發(fā)生反射,這些反射信號會破壞原有的輸出信號,并疊加在原始輸出信號中,從而出現(xiàn)上述一系列問題。圖1信號反射引起的畸變本文將從原理出發(fā),系統(tǒng)闡述阻抗
    的頭像 發(fā)表于 02-05 14:22 ?338次閱讀
    <b class='flag-5'>阻抗匹配</b>解析:原理、影響與工程實(shí)踐

    線路板阻抗匹配:實(shí)操中要避開的 3 個(gè)設(shè)計(jì)誤區(qū)

    在了解阻抗匹配的基本原理后,很多工程師更關(guān)心如何在實(shí)際線路板(PCB)設(shè)計(jì)中落地執(zhí)行。其實(shí),做好阻抗匹配無需復(fù)雜計(jì)算,只需掌握幾個(gè)核心實(shí)操要點(diǎn),就能有效減少信號問題。? 首先要明確阻抗
    的頭像 發(fā)表于 11-06 15:16 ?340次閱讀

    線路板阻抗匹配實(shí)操:過孔與拐角的處理技巧

    在了解阻抗匹配的基本原理后,很多工程師更關(guān)心如何在實(shí)際線路板(PCB)設(shè)計(jì)中落地執(zhí)行。其實(shí),做好阻抗匹配無需復(fù)雜計(jì)算,只需掌握幾個(gè)核心實(shí)操要點(diǎn),就能有效減少信號問題。? 首先要明確阻抗
    的頭像 發(fā)表于 11-06 15:07 ?343次閱讀

    極細(xì)同軸線阻抗匹配的后果與解決辦法

    阻抗匹配對于極細(xì)同軸線束而言,不僅是一項(xiàng)電氣指標(biāo),更是決定高速信號能否穩(wěn)定傳輸?shù)年P(guān)鍵。通過結(jié)構(gòu)控制、連接器選型、PCB設(shè)計(jì)與測試驗(yàn)證的全流程優(yōu)化,工程師可以有效避免信號完整性下降與系統(tǒng)級EMI問題,從源頭保障高速互連的可靠性與一致性。
    的頭像 發(fā)表于 10-10 19:14 ?1561次閱讀
    極細(xì)同軸線<b class='flag-5'>阻抗</b>不<b class='flag-5'>匹配</b>的后果與解決辦法

    阻抗匹配技術(shù):信號完整性與功率傳輸?shù)幕??

    本文介紹阻抗匹配原理、方法及其在數(shù)字電路、射頻系統(tǒng)中的應(yīng)用,強(qiáng)調(diào)其對信號傳輸和系統(tǒng)性能的重要性。
    的頭像 發(fā)表于 09-24 13:41 ?1063次閱讀

    技術(shù)資訊 I 信號完整性與阻抗匹配的關(guān)系

    本文要點(diǎn)PCB走線和IC走線中的阻抗控制主要著眼于預(yù)防反射。防止互連路徑上發(fā)生反射,可確保功率傳輸至負(fù)載,同時(shí)避免其他信號完整性問題。使用集成場求解器的PCB設(shè)計(jì)軟件可以評估阻抗匹配
    的頭像 發(fā)表于 09-05 15:19 ?5204次閱讀
    技術(shù)資訊 I 信號完整性與<b class='flag-5'>阻抗匹配</b>的關(guān)系

    基于史密斯圓圖實(shí)現(xiàn)天線阻抗匹配

    在現(xiàn)代無線通信系統(tǒng)中,天線阻抗匹配是確保信號高效傳輸?shù)年P(guān)鍵環(huán)節(jié)。阻抗失配不僅會導(dǎo)致信號反射、功率損耗,還可能影響整個(gè)系統(tǒng)的穩(wěn)定性和性能。史密斯圓圖(Smith Chart)作為一種經(jīng)典的圖形化
    的頭像 發(fā)表于 09-03 09:16 ?4706次閱讀
    基于史密斯圓圖實(shí)現(xiàn)天線<b class='flag-5'>阻抗匹配</b>

    極細(xì)同軸線(micro coaxial cable)的阻抗匹配原理

    極細(xì)同軸線束憑借可控的阻抗設(shè)計(jì)和優(yōu)異的屏蔽性能,成為高速信號傳輸中不可或缺的連接方案。理解并合理運(yùn)用阻抗匹配原理,不僅能保證信號完整性,還能有效提升系統(tǒng)的整體穩(wěn)定性與可靠性。
    的頭像 發(fā)表于 08-26 14:47 ?1413次閱讀
    極細(xì)同軸線(micro coaxial cable)的<b class='flag-5'>阻抗匹配</b>原理

    村田貼片電容的阻抗匹配問題如何解決?

    村田貼片電容在阻抗匹配問題上的解決方案需結(jié)合其高頻特性優(yōu)化與具體應(yīng)用場景設(shè)計(jì), 核心策略包括利用低ESL/ESR特性實(shí)現(xiàn)高頻阻抗控制、通過溫度穩(wěn)定材料保障參數(shù)一致性、采用多層堆疊技術(shù)滿足高速信號需求
    的頭像 發(fā)表于 07-25 15:23 ?593次閱讀

    技術(shù)資訊 I 一文了解負(fù)阻抗轉(zhuǎn)換器

    )時(shí),必須深入理解阻抗匹配PCB設(shè)計(jì)原理,以達(dá)到預(yù)期效果。負(fù)阻抗變換器可匹配麥克風(fēng)、揚(yáng)聲器和音頻源的阻抗,從而最大限度地減少信號失真。負(fù)
    的頭像 發(fā)表于 07-18 18:20 ?1252次閱讀
    技術(shù)資訊 I 一文了解負(fù)<b class='flag-5'>阻抗</b>轉(zhuǎn)換器

    村田貼片電容的高頻特性與阻抗匹配

    村田貼片電容憑借其卓越的高頻特性和精準(zhǔn)的阻抗匹配能力,成為射頻電路、通信模塊及高速數(shù)字系統(tǒng)的核心元件。其高頻性能的優(yōu)化源于材料科學(xué)、結(jié)構(gòu)設(shè)計(jì)與制造工藝的深度融合,以下從關(guān)鍵參數(shù)、技術(shù)突破及應(yīng)用場
    的頭像 發(fā)表于 06-25 15:26 ?746次閱讀
    村田貼片電容的高頻特性與<b class='flag-5'>阻抗匹配</b>

    受控阻抗布線技術(shù)確保信號完整性

    核心要點(diǎn)受控阻抗布線通過匹配走線阻抗來防止信號失真,從而保持信號完整性。高速PCB設(shè)計(jì)中,元件與走線的阻抗匹配至關(guān)重要。
    的頭像 發(fā)表于 04-25 20:16 ?1342次閱讀
    受控<b class='flag-5'>阻抗</b>布線技術(shù)確保信號完整性

    如何確保模擬示波器的輸入阻抗匹配?

    輸入阻抗匹配是確保信號完整性和測量精度的關(guān)鍵。模擬示波器通常提供 1 MΩ ± x%(高阻)和 50 Ω 兩種輸入阻抗模式,需根據(jù)被測信號特性選擇匹配模式。以下是確保匹配的詳細(xì)步驟與注
    發(fā)表于 04-08 15:25

    BNC 接頭阻抗匹配:接線中的關(guān)鍵技術(shù)與注意事項(xiàng)

    阻抗匹配貫穿 BNC 連接器接線全程,依托德索的優(yōu)質(zhì)產(chǎn)品、先進(jìn)技術(shù)與專業(yè)指導(dǎo),掌握關(guān)鍵技術(shù),遵循注意事項(xiàng),才能保障信號高質(zhì)量傳輸,為依賴 BNC 連接的系統(tǒng)穩(wěn)定運(yùn)行筑牢根基。
    的頭像 發(fā)表于 03-12 10:42 ?1493次閱讀
    BNC 接頭<b class='flag-5'>阻抗匹配</b>:接線中的關(guān)鍵技術(shù)與注意事項(xiàng)

    阻抗匹配怎么設(shè)計(jì)?

    阻抗匹配設(shè)計(jì)有什么資料嗎?求推薦
    發(fā)表于 03-10 07:37