91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ZYNQ學(xué)習(xí)要點(diǎn):雙核通信

454398 ? 來源:csdn ? 作者:crazyMadKing ? 2020-11-26 13:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今天,我們聊聊雙核通信。雙核通信的基礎(chǔ)是已經(jīng)建立好了雙核工程,且配置完成。兩個(gè)CPU之間傳遞數(shù)據(jù),采用了共享內(nèi)存,共享內(nèi)存設(shè)置在OCM(On Chip Memory)內(nèi)。

在沒有做其他設(shè)置的情況下,ZYNQ上電后地址空間分別如下圖所示:


OCM共256KB按照64KB分為4塊,其中前三塊在SDK中表述為RAM0占192KB處于地址空間的最開頭和DDR共用地址空間,最后一塊64KB處于地址空間的最后。ZYNQ的DDR固定占地址空間的最開頭1GB字節(jié)因而ZYNQ的DDR最大容量就只有1GB。

為了避開OCM從上圖可知實(shí)際使用的DDR只有1023MB(最開頭的1MB被保留避開OCM的前三塊)。從0x40000000到0xDFFFFFFF的2GB空間留給了自定義IP或者其他IP的寄存器,從BSP的xparameters.h可以看出在PL部分添加的IP其基址都是從0x40000000開始的,而ZYNQ自己的寄存器則從0xE0000000開始編制,具體寄存器內(nèi)容請(qǐng)查閱UG585的附錄B Register Details。

其實(shí)Standalone作為基礎(chǔ)的BSP所作的工作都是在通過指針訪問各個(gè)寄存器而已,在不考慮安全性的前提下可以完全不用BSP直接操作寄存器對(duì)ZYNQ進(jìn)行操作。
需要在SDK中進(jìn)行雙核通信的設(shè)置,主要是程序的設(shè)置。

1、CPU1需要被CPU0啟動(dòng)

CPU0的配置

設(shè)置共享內(nèi)存區(qū)域:

#define Send_CPU1_Status (*(volatile unsigned int *)(0xFFFF0000))

在主函數(shù)中添加:

Xil_SetTlbAttributes(0xFFFF0000,0x14de2);// CPU0中禁止OCM的Cache屬性

2、CPU1通信配置

CPU1的配置

設(shè)置共享內(nèi)存區(qū)域:

#define Send_CPU1_Status (*(volatile unsigned int *)(0xFFFF0000))

在主函數(shù)中添加:

Xil_SetTlbAttributes(0xFFFF0000,0x14de2);// CPU0中禁止OCM的Cache屬性

3. 設(shè)置完成

雙核之間通過對(duì)該內(nèi)存區(qū)域進(jìn)行讀寫操作完成通信功能。

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11281

    瀏覽量

    225118
  • Zynq
    +關(guān)注

    關(guān)注

    10

    文章

    630

    瀏覽量

    49468
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    編碼器:解鎖未來科技的“密碼”

    在人工智能與數(shù)據(jù)處理技術(shù)狂飆突進(jìn)的時(shí)代,數(shù)據(jù)的高效處理與精準(zhǔn)解析已成為企業(yè)競(jìng)爭(zhēng)力的核心。當(dāng)傳統(tǒng)單編碼器逐漸觸及性能天花板, 編碼器架構(gòu) 正以“驅(qū)動(dòng)”的顛覆性優(yōu)勢(shì),重新定義數(shù)據(jù)處理的效率與精度
    的頭像 發(fā)表于 03-05 08:39 ?343次閱讀
    <b class='flag-5'>雙</b>編碼器:解鎖未來科技的“<b class='flag-5'>雙</b><b class='flag-5'>核</b>密碼”

    XC7Z020-2CLG484I 異構(gòu)架構(gòu) 全能型 SoC

    Zynq-7000 系列的核心型號(hào),創(chuàng)新性地將 ARM Cortex-A9 處理器與 7 系列 FPGA 可編程邏輯深度集成,構(gòu)建起 “軟件可編程 + 硬件可定制” 的異構(gòu)計(jì)算架構(gòu),為多領(lǐng)域智能設(shè)備提供了一體化
    發(fā)表于 02-28 23:37

    基于ZYNQ-MZ702P開發(fā)板實(shí)現(xiàn)以太網(wǎng)通信

    本章以太網(wǎng)通信實(shí)驗(yàn)是基于ZYNQ-MZ702P開發(fā)板進(jìn)行實(shí)現(xiàn),在配置方面,需要讀者自主修改不同的地方。文章末尾有本項(xiàng)目原工程壓縮包,提供參考。
    的頭像 發(fā)表于 02-11 11:42 ?1038次閱讀
    基于<b class='flag-5'>ZYNQ</b>-MZ702P開發(fā)板實(shí)現(xiàn)以太網(wǎng)<b class='flag-5'>通信</b>

    基于AXI DMA IP的DDR數(shù)據(jù)存儲(chǔ)與PS端讀取

    添加Zynq Processing System IP,配置DDR控制器和時(shí)鐘。7000系列的Zynq可以參考正點(diǎn)原子DMA回環(huán)測(cè)試設(shè)置。
    的頭像 發(fā)表于 11-24 09:25 ?3281次閱讀
    基于AXI DMA IP<b class='flag-5'>核</b>的DDR數(shù)據(jù)存儲(chǔ)與PS端讀取

    e203 軟如何和FPGA通信?

    求教e203 軟如何和FPGA通信
    發(fā)表于 11-07 06:15

    如何在rt-thread studio上開發(fā)STM32H747這類的單片機(jī)?

    如題,我希望在rt-thread studio上開發(fā)STM32H747IIT6這款單片機(jī),在keil里兩個(gè)的代碼是完全隔離的,分別在兩個(gè)工程中編寫。 但是在rt-thread studio上生成的標(biāo)準(zhǔn)版工程只有一個(gè)工程,想
    發(fā)表于 09-19 08:08

    科普|通信射頻接頭學(xué)習(xí)

    科普|通信射頻接頭學(xué)習(xí)
    的頭像 發(fā)表于 08-19 17:09 ?936次閱讀
    科普|<b class='flag-5'>通信</b>射頻接頭<b class='flag-5'>學(xué)習(xí)</b>

    國(guó)產(chǎn)!全志T113-i Cortex-A7@1.2GHz 工業(yè)開發(fā)板—ARM + FPGA通信案例

    本文主要介紹基于全志科技T113與FPGA的通信案例,適用開發(fā)環(huán)境如下。
    的頭像 發(fā)表于 08-19 11:16 ?1277次閱讀
    國(guó)產(chǎn)!全志T113-i <b class='flag-5'>雙</b><b class='flag-5'>核</b>Cortex-A7@1.2GHz 工業(yè)開發(fā)板—ARM + FPGA<b class='flag-5'>通信</b>案例

    單核CPU網(wǎng)關(guān)和CPU網(wǎng)關(guān)有什么區(qū)別

    單核CPU網(wǎng)關(guān)與CPU網(wǎng)關(guān)的核心區(qū)別在于處理能力、多任務(wù)效率、性能表現(xiàn)及適用場(chǎng)景,CPU網(wǎng)關(guān)在多任務(wù)處理、復(fù)雜計(jì)算和響應(yīng)速度上具有顯著優(yōu)勢(shì),而單核CPU網(wǎng)關(guān)則更適合輕量級(jí)、低負(fù)
    的頭像 發(fā)表于 07-05 14:37 ?1076次閱讀

    請(qǐng)問的芯片如何調(diào)試?

    的芯片如何調(diào)試?比如有很多M4+M0的芯片,是分開調(diào)試合適可以一起調(diào)試?
    發(fā)表于 06-19 07:32

    Analog Devices Inc. ADSP-SC592 SHARC+?DSP數(shù)據(jù)手冊(cè)

    Analog Devices ADSP-SC592 SHARC+^?^ DSP基于SHARC+和Arm^?^ Cortex ^?^ -A5內(nèi)核。這些數(shù)字信號(hào)處理器(DSP)采用
    的頭像 發(fā)表于 06-07 11:37 ?1278次閱讀
    Analog Devices Inc. ADSP-SC592 SHARC+?<b class='flag-5'>雙</b><b class='flag-5'>核</b>DSP數(shù)據(jù)手冊(cè)

    RZT2H CR52BOOT流程和例程代碼分析

    RZT2H是多核處理器,啟動(dòng)時(shí),需要一個(gè)“主”先啟動(dòng),然后主根據(jù)規(guī)則,加載和啟動(dòng)其他內(nèi)核。本文以T2H內(nèi)部的CR52為例,說明T2H多核啟動(dòng)流程。
    的頭像 發(fā)表于 04-03 17:14 ?2953次閱讀
    RZT2H CR52<b class='flag-5'>雙</b><b class='flag-5'>核</b>BOOT流程和例程代碼分析

    適用于單核、和四應(yīng)用處理器的PMIC DA9063L-A數(shù)據(jù)手冊(cè)

    DA9063L-A 是一款功能強(qiáng)大的系統(tǒng)電源管理集成電路(PMIC),適用于單核、和四應(yīng)用處理器,例如那些基于 ARM? Cortex?-A9和 Cortex-A15 架構(gòu)的處理器。 *附件
    的頭像 發(fā)表于 04-01 18:19 ?1084次閱讀
    適用于單核、<b class='flag-5'>雙</b><b class='flag-5'>核</b>和四<b class='flag-5'>核</b>應(yīng)用處理器的PMIC DA9063L-A數(shù)據(jù)手冊(cè)

    Zynq7000處理器的配置詳解

    添加好ZYNQ7 Processing System IP后,需要對(duì)其進(jìn)行配置,雙擊彈出如下窗口。綠色部分表示ZYNQ PS部分中可配置的項(xiàng)目,可以雙擊轉(zhuǎn)向相應(yīng)的設(shè)置界面,也可以直接在左邊的導(dǎo)航列表中選擇。
    的頭像 發(fā)表于 03-27 09:37 ?2634次閱讀
    <b class='flag-5'>Zynq</b>7000處理器的配置詳解

    STM32H7間如何通信?

    STM32H7通信的方法,主要是CM7和CM4之間如何進(jìn)行數(shù)據(jù)傳遞
    發(fā)表于 03-12 07:34