91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

芯片需要做哪些測(cè)試呢?芯片測(cè)試方式介紹

454398 ? 來(lái)源:面包板社區(qū) ? 作者:Killoser ? 2020-12-29 14:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

做一款芯片最基本的環(huán)節(jié)是設(shè)計(jì)-》流片-》封裝-》測(cè)試,芯片成本構(gòu)成一般為人力成本20%,流片40%,封裝35%,測(cè)試5%【對(duì)于先進(jìn)工藝,流片成本可能超過(guò)60%】。

測(cè)試其實(shí)是芯片各個(gè)環(huán)節(jié)中最“便宜”的一步,在這個(gè)每家公司都喊著“Cost Down”的激烈市場(chǎng)中,人力成本逐年攀升,晶圓廠和封裝廠都在乙方市場(chǎng)中“叱咤風(fēng)云”,唯獨(dú)只有測(cè)試顯得不那么難啃,Cost Down的算盤落到了測(cè)試的頭上。

但仔細(xì)算算,測(cè)試省50%,總成本也只省2.5%,流片或封裝省15%,測(cè)試就相當(dāng)于免費(fèi)了。但測(cè)試是產(chǎn)品質(zhì)量最后一關(guān),若沒(méi)有良好的測(cè)試,產(chǎn)品PPM【百萬(wàn)失效率】過(guò)高,退回或者賠償都遠(yuǎn)遠(yuǎn)不是5%的成本能代表的。

芯片需要做哪些測(cè)試呢?

主要分三大類:芯片功能測(cè)試、性能測(cè)試、可靠性測(cè)試,芯片產(chǎn)品要上市三大測(cè)試缺一不可。

性能測(cè)試看芯片好不好

可靠性測(cè)試看芯片牢不牢

功能測(cè)試,是測(cè)試芯片的參數(shù)、指標(biāo)、功能,用人話說(shuō)就是看你十月懷胎生下來(lái)的寶貝是騾子是馬拉出來(lái)遛遛。

性能測(cè)試,由于芯片在生產(chǎn)制造過(guò)程中,有無(wú)數(shù)可能的引入缺陷的步驟,即使是同一批晶圓和封裝成品,芯片也各有好壞,所以需要進(jìn)行篩選,人話說(shuō)就是雞蛋里挑石頭,把“石頭”芯片丟掉。

可靠性測(cè)試,芯片通過(guò)了功能與性能測(cè)試,得到了好的芯片,但是芯片會(huì)不會(huì)被冬天里最討厭的靜電弄壞,在雷雨天、三伏天、風(fēng)雪天能否正常工作,以及芯片能用一個(gè)月、一年還是十年等等,這些都要通過(guò)可靠性測(cè)試進(jìn)行評(píng)估。

那要實(shí)現(xiàn)這些測(cè)試,我們有哪些手段呢?

測(cè)試方法:板級(jí)測(cè)試、晶圓CP測(cè)試、封裝后成品FT測(cè)試、系統(tǒng)級(jí)SLT測(cè)試、可靠性測(cè)試,多策并舉。

板級(jí)測(cè)試,主要應(yīng)用于功能測(cè)試,使用PCB板+芯片搭建一個(gè)“模擬”的芯片工作環(huán)境,把芯片的接口都引出,檢測(cè)芯片的功能,或者在各種嚴(yán)苛環(huán)境下看芯片能否正常工作。需要應(yīng)用的設(shè)備主要是儀器儀表,需要制作的主要是EVB評(píng)估板。

晶圓CP測(cè)試,常應(yīng)用于功能測(cè)試與性能測(cè)試中,了解芯片功能是否正常,以及篩掉芯片晶圓中的故障芯片。CP【Chip Probing】顧名思義就是用探針【Probe】來(lái)扎Wafer上的芯片,把各類信號(hào)輸入進(jìn)芯片,把芯片輸出響應(yīng)抓取并進(jìn)行比較和計(jì)算,也有一些特殊的場(chǎng)景會(huì)用來(lái)配置調(diào)整芯片【Trim】。需要應(yīng)用的設(shè)備主要是自動(dòng)測(cè)試設(shè)備【ATE】+探針臺(tái)【Prober】+儀器儀表,需要制作的硬件是探針卡【Probe Card】。

封裝后成品FT測(cè)試,常應(yīng)用與功能測(cè)試、性能測(cè)試和可靠性測(cè)試中,檢查芯片功能是否正常,以及封裝過(guò)程中是否有缺陷產(chǎn)生,并且?guī)椭诳煽啃詼y(cè)試中用來(lái)檢測(cè)經(jīng)過(guò)“火雪雷電”之后的芯片是不是還能工作。需要應(yīng)用的設(shè)備主要是自動(dòng)測(cè)試設(shè)備【ATE】+機(jī)械臂【Handler】+儀器儀表,需要制作的硬件是測(cè)試板【Loadboard】+測(cè)試插座【Socket】等。

系統(tǒng)級(jí)SLT測(cè)試,常應(yīng)用于功能測(cè)試、性能測(cè)試和可靠性測(cè)試中,常常作為成品FT測(cè)試的補(bǔ)充而存在,顧名思義就是在一個(gè)系統(tǒng)環(huán)境下進(jìn)行測(cè)試,就是把芯片放到它正常工作的環(huán)境中運(yùn)行功能來(lái)檢測(cè)其好壞,缺點(diǎn)是只能覆蓋一部分的功能,覆蓋率較低所以一般是FT的補(bǔ)充手段。需要應(yīng)用的設(shè)備主要是機(jī)械臂【Handler】,需要制作的硬件是系統(tǒng)板【System Board】+測(cè)試插座【Socket】。

可靠性測(cè)試,主要就是針對(duì)芯片施加各種苛刻環(huán)境,比如ESD靜電,就是模擬人體或者模擬工業(yè)體去給芯片加瞬間大電壓。再比如老化HTOL【High Temperature Operating Life】,就是在高溫下加速芯片老化,然后估算芯片壽命。還有HAST【Highly Accelerated Stress Test】測(cè)試芯片封裝的耐濕能力,待測(cè)產(chǎn)品被置于嚴(yán)苛的溫度、濕度及壓力下測(cè)試,濕氣是否會(huì)沿者膠體或膠體與導(dǎo)線架之接口滲入封裝體從而損壞芯片。當(dāng)然還有很多很多手段,不一而足,未來(lái)專欄講解。

測(cè)試類別與測(cè)試手段關(guān)系圖

總結(jié)與展望

芯片測(cè)試絕不是一個(gè)簡(jiǎn)單的雞蛋里挑石頭,不僅僅是“挑剔”“嚴(yán)苛”就可以,還需要全流程的控制與參與。

從芯片設(shè)計(jì)開(kāi)始,就應(yīng)考慮到如何測(cè)試,是否應(yīng)添加DFT【Design for Test】設(shè)計(jì),是否可以通過(guò)設(shè)計(jì)功能自測(cè)試【FuncBIST】減少對(duì)外圍電路和測(cè)試設(shè)備的依賴。

在芯片開(kāi)啟驗(yàn)證的時(shí)候,就應(yīng)考慮最終出具的測(cè)試向量,應(yīng)把驗(yàn)證的Test Bench按照基于周期【Cycle base】的方式來(lái)寫(xiě),這樣生成的向量也更容易轉(zhuǎn)換和避免數(shù)據(jù)遺漏等等。

在芯片流片Tapout階段,芯片測(cè)試的方案就應(yīng)制定完畢,ATE測(cè)試的程序開(kāi)發(fā)與CP/FT硬件制作同步執(zhí)行,確保芯片從晶圓產(chǎn)線下來(lái)就開(kāi)啟調(diào)試,把芯片開(kāi)發(fā)周期極大的縮短。

最終進(jìn)入量產(chǎn)階段測(cè)試就更重要了,如何去監(jiān)督控制測(cè)試良率,如何應(yīng)對(duì)客訴和PPM低的情況,如何持續(xù)的優(yōu)化測(cè)試流程,提升測(cè)試程序效率,縮減測(cè)試時(shí)間,降低測(cè)試成本等等等等。

所以說(shuō)芯片測(cè)試不僅僅是成本的問(wèn)題,其實(shí)是質(zhì)量+效率+成本的平衡藝術(shù)!
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ESD
    ESD
    +關(guān)注

    關(guān)注

    50

    文章

    2405

    瀏覽量

    179962
  • 晶圓
    +關(guān)注

    關(guān)注

    53

    文章

    5415

    瀏覽量

    132336
  • 芯片設(shè)計(jì)
    +關(guān)注

    關(guān)注

    15

    文章

    1155

    瀏覽量

    56680
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    超全的芯片測(cè)試原理講解

    芯片測(cè)試的同學(xué)經(jīng)常會(huì)涉及到Continuity測(cè)試、Leakage測(cè)試、GPIOdrivecapability測(cè)試、GPIOpullup/
    的頭像 發(fā)表于 02-13 10:01 ?123次閱讀
    超全的<b class='flag-5'>芯片</b><b class='flag-5'>測(cè)試</b>原理講解

    芯片燒錄與芯片測(cè)試的關(guān)聯(lián)性:為什么封裝后必須進(jìn)行IC測(cè)試

    燒錄良率 97%、測(cè)試良率僅 82%,根源在于二者工序本質(zhì)不同:燒錄只驗(yàn)證程序?qū)懭胧欠癯晒Γ?b class='flag-5'>測(cè)試則校驗(yàn)芯片電氣與功能是否合格。封裝過(guò)程易引入微裂紋、ESD 損傷等問(wèn)題,必須通過(guò) FT 終測(cè)把關(guān)。OTP 等特殊
    的頭像 發(fā)表于 02-12 14:46 ?487次閱讀

    芯片CP測(cè)試與FT測(cè)試的區(qū)別,半導(dǎo)體測(cè)試工程師必須知道

    本文聚焦芯片CP 測(cè)試與FT 測(cè)試的核心區(qū)別,助力半導(dǎo)體測(cè)試工程師厘清二者差異。CP 測(cè)試是封裝前的晶圓裸晶集體初篩,借助探針卡接觸焊墊,聚
    的頭像 發(fā)表于 01-26 11:13 ?493次閱讀

    芯片ATE測(cè)試詳解:揭秘芯片測(cè)試機(jī)臺(tái)的工作流程

    ATE(自動(dòng)測(cè)試設(shè)備)是芯片出廠前的關(guān)鍵“守門人”,負(fù)責(zé)篩選合格品。其工作流程分為測(cè)試程序生成載入、參數(shù)測(cè)量與功能測(cè)試(含直流、交流參數(shù)及功能測(cè)試
    的頭像 發(fā)表于 01-04 11:14 ?2162次閱讀
    <b class='flag-5'>芯片</b>ATE<b class='flag-5'>測(cè)試</b>詳解:揭秘<b class='flag-5'>芯片</b><b class='flag-5'>測(cè)試</b>機(jī)臺(tái)的工作流程

    芯片硬件測(cè)試用例

    SOC回片,第一步就進(jìn)行核心功能點(diǎn)亮,接著都是在做驗(yàn)證測(cè)試工作,所以對(duì)于硬件AE,有很多測(cè)試要做,bringup階段和芯片功能驗(yàn)收都是在測(cè)試
    的頭像 發(fā)表于 09-05 10:04 ?997次閱讀
    <b class='flag-5'>芯片</b>硬件<b class='flag-5'>測(cè)試</b>用例

    為什么要做晶振匹配測(cè)試

    crystaloscillator為什么要做晶振匹配測(cè)試?了解振蕩電路的其他元件為什么要做晶振匹配測(cè)試?因?yàn)橐?yàn)證測(cè)試晶振是否超出頻率偏差,
    的頭像 發(fā)表于 08-12 18:23 ?655次閱讀
    為什么<b class='flag-5'>要做</b>晶振匹配<b class='flag-5'>測(cè)試</b>?

    芯片測(cè)試治具#芯片#芯片測(cè)試治具#半導(dǎo)體

    芯片測(cè)試
    jf_90915507
    發(fā)布于 :2025年08月04日 17:04:03

    射頻芯片該如何測(cè)試?矢網(wǎng)+探針臺(tái)實(shí)現(xiàn)自動(dòng)化測(cè)試

    射頻芯片的研發(fā)是國(guó)內(nèi)外研發(fā)團(tuán)隊(duì)的前沿選題,其優(yōu)秀的性能特點(diǎn),如高速、低功耗、高集成度等,使得射頻芯片在通信、雷達(dá)、電子對(duì)抗等領(lǐng)域具有廣泛的應(yīng)用前景。面對(duì)射頻芯片日益增長(zhǎng)的功能需求,針對(duì)射頻芯片
    的頭像 發(fā)表于 07-24 11:24 ?663次閱讀
    射頻<b class='flag-5'>芯片</b>該如何<b class='flag-5'>測(cè)試</b>?矢網(wǎng)+探針臺(tái)實(shí)現(xiàn)自動(dòng)化<b class='flag-5'>測(cè)試</b>

    射頻芯片自動(dòng)化測(cè)試解決方案案例分享

    背景介紹: 北京某公司是一家專注于高性能SAW濾波器和雙工器等系列射頻前端芯片的研發(fā)設(shè)計(jì)、生產(chǎn)和銷售的企業(yè)。企業(yè)在測(cè)試其晶圓芯片產(chǎn)品時(shí),由于原有測(cè)試
    的頭像 發(fā)表于 07-23 15:55 ?720次閱讀
    射頻<b class='flag-5'>芯片</b>自動(dòng)化<b class='flag-5'>測(cè)試</b>解決方案案例分享

    半導(dǎo)體芯片的可靠性測(cè)試都有哪些測(cè)試項(xiàng)目?——納米軟件

    本文主要介紹半導(dǎo)體芯片的可靠性測(cè)試項(xiàng)目
    的頭像 發(fā)表于 06-20 09:28 ?1395次閱讀
    半導(dǎo)體<b class='flag-5'>芯片</b>的可靠性<b class='flag-5'>測(cè)試</b>都有哪些<b class='flag-5'>測(cè)試</b>項(xiàng)目?——納米軟件

    ESD技術(shù)文檔:芯片級(jí)ESD與系統(tǒng)級(jí)ESD測(cè)試標(biāo)準(zhǔn)介紹和差異分析

    ESD技術(shù)文檔:芯片級(jí)ESD與系統(tǒng)級(jí)ESD測(cè)試標(biāo)準(zhǔn)介紹和差異分析
    的頭像 發(fā)表于 05-15 14:25 ?4614次閱讀
    ESD技術(shù)文檔:<b class='flag-5'>芯片</b>級(jí)ESD與系統(tǒng)級(jí)ESD<b class='flag-5'>測(cè)試</b>標(biāo)準(zhǔn)<b class='flag-5'>介紹</b>和差異分析

    半導(dǎo)體芯片需要做哪些測(cè)試

    首先我們需要了解芯片制造環(huán)節(jié)做?款芯片最基本的環(huán)節(jié)是設(shè)計(jì)->流片->封裝->測(cè)試,芯片成本構(gòu)成?般為人力成本20%,流片40%,封裝35%,
    的頭像 發(fā)表于 05-09 10:02 ?2368次閱讀
    半導(dǎo)體<b class='flag-5'>芯片</b><b class='flag-5'>需要做</b>哪些<b class='flag-5'>測(cè)試</b>

    CAN芯片邏輯響應(yīng)驗(yàn)證測(cè)試

    在CAN芯片研發(fā)階段,需要做諸多涉及通訊錯(cuò)誤管理驗(yàn)證的問(wèn)題。在ISO-16845國(guó)際標(biāo)準(zhǔn)中,規(guī)定完善的測(cè)試標(biāo)準(zhǔn),如錯(cuò)誤幀檢測(cè),傳輸幀相關(guān)檢測(cè),錯(cuò)誤管理邏輯驗(yàn)證等,本文主要分享有效便捷的方法來(lái)完成
    的頭像 發(fā)表于 04-30 18:24 ?939次閱讀
    CAN<b class='flag-5'>芯片</b>邏輯響應(yīng)驗(yàn)證<b class='flag-5'>測(cè)試</b>

    芯片不能窮測(cè)試

    做一款芯片最基本的環(huán)節(jié)是設(shè)計(jì)->流片->封裝->測(cè)試,芯片成本構(gòu)成一般為人力成本20%,流片40%,封裝35%,測(cè)試5%【對(duì)于先進(jìn)工藝,流片成本可能超過(guò)60%】。
    的頭像 發(fā)表于 04-11 10:03 ?1403次閱讀
    <b class='flag-5'>芯片</b>不能窮<b class='flag-5'>測(cè)試</b>

    【「芯片通識(shí)課:一本書(shū)讀懂芯片技術(shù)」閱讀體驗(yàn)】芯片的封裝和測(cè)試

    芯片裸片制造完成后,芯片制造廠需要把其上不滿了裸片的晶圓送到芯片封測(cè)廠進(jìn)行切割和封裝,并對(duì)芯片進(jìn)行功能、性能和可靠性
    發(fā)表于 04-04 16:01