91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于四象限的AD633低成本模擬乘法器

電子設(shè)計 ? 來源:csdn ? 作者:卓晴 ? 2021-01-18 15:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

01 AD633

在 Build A Loarenz Attractor 中給出了基于四象限模擬乘法器的混動電路都在方法。其中模擬乘法器是電路的核心部分。

在 MPY634U 四象限模擬乘法器 中給出了四象限模擬乘法器的性能,很奇怪的是它的輸入,輸出之間呈現(xiàn)了很大的非線性。

本文就低成本模擬乘法器 AD633JN (¥13.5)的基本應(yīng)用特性進(jìn)行初伏測試記錄。購買到的AD633的型號為AD633JN。

1.器件的基本特性

在 AD644 數(shù)據(jù)手冊 給出了它的基本工作條件。

o4YBAGAFNQuAA2XBAAGOZWc1IBM895.png

PINs Configuration and Funcadtion Descriptions

工作電壓的極限:±18V。

02 測試實(shí)驗(yàn)

1.實(shí)驗(yàn)電路

下面是在AD633 數(shù)據(jù)手冊上給出的乘法參考電路。

o4YBAGAFNRiAQ2M2AAC-doI84ZQ612.png

▲ 實(shí)驗(yàn)電路參考電路圖

2.出現(xiàn)的問題

不知道為什么,當(dāng)X2=Y2=0V,在X1,Y1引入+5V使得,+5V電源出現(xiàn)幾百毫安的灌入電流。引起器件發(fā)燙。

由于這個故障,使得下面的性能測試無法進(jìn)行。

結(jié)論

實(shí)驗(yàn)中出現(xiàn)了不可解釋的故障,所以這個芯片應(yīng)用中還是存在著不確定性。

pIYBAGAFNSSAHSbFAANfPdUgkpI498.png

編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 模擬乘法器
    +關(guān)注

    關(guān)注

    3

    文章

    27

    瀏覽量

    17081
  • AD633
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    2218
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    深入剖析ADL5391:高性能模擬乘法器的卓越之選

    深入剖析ADL5391:高性能模擬乘法器的卓越之選 在電子工程師的設(shè)計工具箱中,模擬乘法器是實(shí)現(xiàn)各種復(fù)雜信號處理功能的關(guān)鍵組件。今天,我們要深入探討一款來自Analog Devices的杰出
    的頭像 發(fā)表于 01-15 15:05 ?218次閱讀

    低成本模擬乘法器AD633:特性、應(yīng)用與設(shè)計指南

    到各種應(yīng)用場景,為大家呈現(xiàn)一個全面的設(shè)計指南。 文件下載: AD633.pdf 一、AD633 概述 AD633是一款功能完備的四象限模擬乘法器
    的頭像 發(fā)表于 01-15 15:00 ?244次閱讀

    超高速模擬乘法器 AD835:設(shè)計與應(yīng)用全解析

    超高速模擬乘法器 AD835:設(shè)計與應(yīng)用全解析 大家好,在電子設(shè)計領(lǐng)域,模擬乘法器是一種非常重要的器件,它在信號處理、調(diào)制解調(diào)等諸多方面都有著廣泛的應(yīng)用。今天,我要和大家深入探討一款高性能
    的頭像 發(fā)表于 01-15 15:00 ?245次閱讀

    深入剖析AD632:高性能四象限乘法器/除法器

    深入剖析AD632:高性能四象限乘法器/除法器 在電子工程師的日常設(shè)計中,高性能的模擬信號處理芯片是不可或缺的工具。今天,我們就來詳細(xì)探討一下Analog Devices公司的AD632——一款內(nèi)部
    的頭像 發(fā)表于 01-15 15:00 ?180次閱讀

    高性能四象限模擬乘法器AD734:精準(zhǔn)與高速的完美結(jié)合

    高性能四象限模擬乘法器AD734:精準(zhǔn)與高速的完美結(jié)合 在電子設(shè)計領(lǐng)域,高性能模擬乘法器一直是實(shí)現(xiàn)復(fù)雜信號處理和精確控制的關(guān)鍵組件。今天,我們要深入探討一款功能強(qiáng)大的四象限
    的頭像 發(fā)表于 01-15 14:55 ?226次閱讀

    高性能模擬乘法器AD834:特點(diǎn)、應(yīng)用與設(shè)計要點(diǎn)

    高性能模擬乘法器AD834:特點(diǎn)、應(yīng)用與設(shè)計要點(diǎn) 引言 在電子工程師的日常工作中,高性能模擬乘法器是實(shí)現(xiàn)各種復(fù)雜信號處理和計算的關(guān)鍵元件。AD834作為一款備受矚目的模擬乘法器,具有高帶寬、低失真等
    的頭像 發(fā)表于 01-15 14:55 ?204次閱讀

    AD532:高性能單芯片乘法器/除法器的卓越之選

    AD532:高性能單芯片乘法器/除法器的卓越之選 在電子設(shè)計領(lǐng)域,乘法器和除法器是實(shí)現(xiàn)復(fù)雜運(yùn)算和信號處理的關(guān)鍵組件。而AD532作為一款預(yù)微調(diào)的單芯片
    的頭像 發(fā)表于 01-15 14:45 ?239次閱讀

    高精度模擬乘法器:AD534的特性、應(yīng)用與設(shè)計指南

    高精度模擬乘法器:AD534的特性、應(yīng)用與設(shè)計指南 各位工程師朋友們,今天我們要探討一款高性能的模擬器件——AD534,它是ADI公司推出的一款內(nèi)部校準(zhǔn)的精密IC乘法器。這款器件在模擬
    的頭像 發(fā)表于 01-15 14:40 ?172次閱讀

    E203在基于wallace樹+booth編碼的乘法器優(yōu)化后的跑分結(jié)果

    優(yōu)化思路 E203為了實(shí)現(xiàn)低功耗的要求,乘法器為基于booth編碼和移位加法器結(jié)合的思路,優(yōu)點(diǎn)是只需要一個加法器,而且該加法器還和除法器復(fù)用
    發(fā)表于 10-27 07:54

    改進(jìn)wallance樹乘法器優(yōu)化方法

    首先,根據(jù)之前分享的乘法器的優(yōu)缺點(diǎn),我們針對17周期的乘法器進(jìn)行優(yōu)化,為乘法設(shè)計的專用數(shù)據(jù)通路,為了保持e203的低功耗、低面積的優(yōu)點(diǎn)、我們?nèi)圆捎没?booth算法進(jìn)行部分積生成,而對于原有的17
    發(fā)表于 10-23 06:37

    關(guān)于E203內(nèi)核高性能乘法器優(yōu)化(一)

    一、簡介 對于cpu各類測試程序,設(shè)計一個高性能的硬件乘法器模塊無疑是提分最快的法案,本文將從乘法算法開始,到rtl設(shè)計進(jìn)行詳細(xì)的解釋說明,并附帶一部分源碼。 二、乘法算法 乘法器
    發(fā)表于 10-23 06:09

    蜂鳥乘法器設(shè)計分享

    蜂鳥的乘法器主體設(shè)計在ALU模塊的子單元MDV模塊中,MDV模塊包括乘除法器邏輯設(shè)計,它只包含運(yùn)算控制,但并不包含具體運(yùn)算,它們都需要將部分積或者部分余數(shù)傳入數(shù)據(jù)通路(dpath模塊)中,從而實(shí)現(xiàn)
    發(fā)表于 10-22 08:21

    蜂鳥E203乘法器改進(jìn)

    蜂鳥E203為了節(jié)約資源,乘法運(yùn)算采用循環(huán)移位方式計算最終結(jié)果,這樣的乘法器需要經(jīng)過較多時鐘周期來處理數(shù)據(jù),導(dǎo)致處理數(shù)據(jù)效率較低。為了提高計算效率,這里分享一種基于流水線思想的乘法器,即采用多個
    發(fā)表于 10-22 07:28

    蜂鳥E203內(nèi)核乘法器的優(yōu)化

    乘法器的優(yōu)化實(shí)現(xiàn)一般從兩個方面入手。第一是減少生成的部分積數(shù)量,另外就是減少部分積累加的延時。 在開源的E203源碼中,32*32乘法器是利用radix-4 booth編碼產(chǎn)生部分積,每個周期做一次
    發(fā)表于 10-22 06:11

    優(yōu)化boot4乘法器方法

    優(yōu)化電路設(shè)計:在電路設(shè)計中,可以采用更快速的邏輯單元和存儲器元件,優(yōu)化關(guān)鍵路徑和信號傳輸路線,從而降低延遲,縮短乘法器的運(yùn)算周期。 固定位寬:Boot4乘法器可以處理不同位寬的數(shù)據(jù),但是處理不同位寬
    發(fā)表于 10-21 12:13