91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog代碼編輯仿真驗證平臺分享

FPGA之家 ? 來源:個人圖書館 ? 作者:個人圖書館 ? 2020-10-23 10:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、官方模板演示

1、首先打開

“https://hdlbits.01xz.net/wiki/Main_Page”,

打開后的界面如下圖所示,全英文顯示。如果感覺自己的英文水平欠佳,可以使用谷歌瀏覽器打開該網(wǎng)頁,并選擇在線翻譯功能,翻譯的正確率還是很高的。

2、點擊Simulation下的 ”Run a Simulation(lcarus Verilog)“。

3、打開后的界面如下圖所示,代碼編輯框中給出了一個簡單的例子。

4、點擊下面的“Submit(new window)“在新界面中進行仿真

5、在新打開的界面中我們可以看到編譯的信息和仿真波形圖。

二、實例演示

雖然看完了官方的模板演示,但我們要想立刻仿真驗證自己設(shè)計的代碼并不是那么容易,需要進行一番摸索。下面就是大家進行一個呼吸燈的設(shè)計實例演示。

1、學習過FPGA的朋友都知道要想對FPGA邏輯進行仿真一定要具備兩個文件,一個是RTL代碼文件,用來綜合生成硬件電路的部分;第二個就是Testbench文件,用來驗證RTL代碼功能的仿真文件,這兩者缺一不可。

2、根據(jù)觀察發(fā)現(xiàn)官方模板中的代碼編輯部分有兩個module,大家也都知道一個.v 文件中只能有一個模塊,也就是只能有一個module,而這里面有兩個,那肯定就不對了。再仔細觀察會發(fā)現(xiàn)代碼編輯區(qū)域中的上半部分就是Testbench,而下半部分則是RTL代碼,再結(jié)合仿真出的波形來更看驗證了這個想法。原來 RTL 代碼和Testbench都寫在了一個編輯框里。

3、但是我們在提供的模板中發(fā)現(xiàn)一些我們平時幾乎沒有見過的新語法,如第4行的”initial `probe_start“、第6行的”`probe(clk)“、第26行的”`probe(in)“,通過模板的注釋和多次實驗發(fā)現(xiàn)這是官方定義的一個”宏“,也就是通過這個”宏“調(diào)用“probe”探針的功能,我們不用管這個”宏“是如何定義的,我們只需要會調(diào)用就可以了。

4、將上面編寫好的Testbench代碼和RTL代碼放到一個文件中(Testbench在上面,RTL代碼在下面,僅在該平臺仿真時可以將兩種文件放在一起,在其他平臺仿真時要獨立放到兩個.v文件中),然后復制粘貼到代碼編輯框中,點擊“Submit(new window)“執(zhí)行仿真。

5、也可以將寫好的Testbench代碼和RTL代碼放到同一個.v文件中,然后點擊下面的代碼編輯框下面的“Upload a source file...”,在展開的界面中選擇添加.v文件后,再點擊”Upload and simulate”啟動仿真。

6、仿真波形如下所示,因為界面空間有限,拖動波形顯示框下面的滾動條,可以看到后面的波形顯示。

7、在波形顯示框中右擊鼠標可以選擇保存為PNG格式或SVG格式,將完整的波形信息保存下來。

8、保存為SVG格式后的完整波形圖如下所示。

9、如果我們在第58行處代碼設(shè)置一個錯誤后,再點擊執(zhí)行仿真,此時在仿真窗口中不會顯示波形,而是提示錯誤的內(nèi)容,將錯誤修改后再執(zhí)行仿真即可。

10、該網(wǎng)頁還有其他更多有趣的功能,如組合邏輯代碼編寫訓練、時序邏輯代碼編寫訓練、單片機嵌入式仿真等等,有興趣的朋友可以自己探索,這里不再一一演示。
責任編輯人:CC

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Verilog
    +關(guān)注

    關(guān)注

    30

    文章

    1374

    瀏覽量

    114550
  • verilog代碼
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    11545

原文標題:學會使用Hdlbits網(wǎng)頁版Verilog代碼仿真驗證平臺

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    RDMA設(shè)計35:基于 SV 的驗證平臺

    v2 高速數(shù)據(jù)傳輸系統(tǒng)進行功能仿真驗證,根據(jù)設(shè)計相關(guān)特點搭建了基于 System Verilog仿真驗證
    發(fā)表于 02-01 13:14

    深入解析rk平臺Android Bootloader核心代碼:從啟動流程到AVB驗證

    作為Android設(shè)備啟動的第一道“閘門”,Bootloader(以U-Boot為主)承擔著初始化硬件、加載內(nèi)核、驗證鏡像完整性的核心職責。今天我們拆解Rockchip平臺
    的頭像 發(fā)表于 01-22 07:06 ?295次閱讀
    深入解析rk<b class='flag-5'>平臺</b>Android Bootloader核心<b class='flag-5'>代碼</b>:從啟動流程到AVB<b class='flag-5'>驗證</b>

    如何使用Modelsim仿真I2C控制器

    ModelSim是Model Technology(Mentor Graphics的子公司)的HDL硬件描述語言的仿真軟件。該軟件可以用來實現(xiàn)對設(shè)計的VHDL、Verilog HDL 或是兩種語言
    的頭像 發(fā)表于 01-10 14:14 ?5421次閱讀
    如何使用Modelsim<b class='flag-5'>仿真</b>I2C控制器

    跨越“仿真到實車”的鴻溝:如何構(gòu)建端到端高置信度驗證體系?

    和復現(xiàn)高風險的“邊緣案例”與“關(guān)鍵場景”,從而加速算法的迭代與驗證。然而,仿真的價值完全取決于其結(jié)果的置信度。一個高置信度的仿真平臺,其輸出應(yīng)在統(tǒng)計意義上與真實世
    的頭像 發(fā)表于 12-05 17:50 ?1050次閱讀
    跨越“<b class='flag-5'>仿真</b>到實車”的鴻溝:如何構(gòu)建端到端高置信度<b class='flag-5'>驗證</b>體系?

    【產(chǎn)品介紹】Modelsim:HDL語言仿真軟件

    仿真技術(shù),編譯仿真速度快,編譯的代碼平臺無關(guān),便于保護IP核,個性化的圖形界面和用戶接口,為用戶加快調(diào)錯提供強有力的手段,是FPGA/ASIC設(shè)計的首選
    的頭像 發(fā)表于 11-13 11:41 ?519次閱讀
    【產(chǎn)品介紹】Modelsim:HDL語言<b class='flag-5'>仿真</b>軟件

    使用NucleiStudio生成tb仿真需要的.verilog文件

    打開仿真頂層文件tb_top.v,存放在ITCM模塊里面的指令是通過readmemh函數(shù)讀入.verilog文件實現(xiàn)的: 下面通過對NucleiStudio IDE進行設(shè)置,實現(xiàn)將c
    發(fā)表于 11-05 07:07

    代碼開發(fā)平臺推薦:2025國內(nèi)低代碼開發(fā)平臺排名TOP10

    代碼開發(fā)平臺排行榜 在企業(yè)數(shù)字化轉(zhuǎn)型的浪潮中,低代碼開發(fā)平臺正逐漸成為企業(yè)實現(xiàn)高效開發(fā)和快速迭代的重要工具。隨著技術(shù)的不斷進步和市場需求的持續(xù)增長,低
    的頭像 發(fā)表于 10-28 10:22 ?765次閱讀

    英飛凌IPOSIM平臺加入基于SPICE的模型生成工具,助力提升系統(tǒng)級仿真精度

    【2025年10月27日,德國慕尼黑訊】英飛凌科技股份公司(FSE代碼:IFX/OTCQX代碼:IFNNY)推出的英飛凌功率仿真平臺(IPOSIM)被廣泛用于計算功率模塊、分立器件及盤式器件的損耗
    的頭像 發(fā)表于 10-27 17:03 ?587次閱讀
    英飛凌IPOSIM<b class='flag-5'>平臺</b>加入基于SPICE的模型生成工具,助力提升系統(tǒng)級<b class='flag-5'>仿真</b>精度

    Nucleistudio+Vivado協(xié)同仿真教程

    編譯完成后,我們會在工程目錄下發(fā)現(xiàn)生成了.verilog文件,此即為我們仿真需用到的文件,可以將改文件復制保存在tb目錄下 聯(lián)合仿真 在我們前面創(chuàng)建的Vivado工程中添加仿真
    發(fā)表于 10-23 06:22

    2025主流低代碼平臺有哪些:低代碼開發(fā)平臺選型指南指南

    在企業(yè)數(shù)字化轉(zhuǎn)型進入深水區(qū)的當下,低代碼開發(fā)平臺已從早期的“效率工具”升級為“核心基建”。其工程化能力、流程適配深度、技術(shù)延展性與行業(yè)積淀,直接決定了企業(yè)轉(zhuǎn)型的成效。據(jù)Gartner預測,到2026
    的頭像 發(fā)表于 10-22 11:49 ?423次閱讀

    NVMe高速傳輸之擺脫XDMA設(shè)計23:UVM驗證平臺

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復雜的測試用例,項目基于 UVM 搭建驗證平臺進行功能驗證。圖1 驗證平臺架構(gòu)圖在
    發(fā)表于 08-26 09:49

    NVMe高速傳輸之擺脫XDMA設(shè)計18:UVM驗證平臺

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復雜的測試用例,項目基于 UVM 搭建驗證平臺進行功能驗證。圖1 驗證平臺架構(gòu)圖在
    發(fā)表于 07-31 16:39

    康謀分享 | 基于多傳感器數(shù)據(jù)的自動駕駛仿真確定性驗證

    自動駕駛仿真測試中,游戲引擎的底層架構(gòu)可能會帶來非確定性的問題,侵蝕測試可信度。如何通過專業(yè)仿真平臺,在多傳感器配置與極端天氣場景中實現(xiàn)測試數(shù)據(jù)零差異?確定性驗證方案已成為自動駕駛研發(fā)的關(guān)鍵突破口!
    的頭像 發(fā)表于 07-02 13:17 ?4275次閱讀
    康謀分享 | 基于多傳感器數(shù)據(jù)的自動駕駛<b class='flag-5'>仿真</b>確定性<b class='flag-5'>驗證</b>

    電磁環(huán)境仿真驗證系統(tǒng)軟件

    電磁環(huán)境仿真驗證系統(tǒng)軟件
    的頭像 發(fā)表于 04-29 16:59 ?1091次閱讀
    電磁環(huán)境<b class='flag-5'>仿真</b>與<b class='flag-5'>驗證</b>系統(tǒng)軟件

    技術(shù)分享 | AVM合成數(shù)據(jù)仿真驗證方案

    AVM 合成數(shù)據(jù)仿真驗證技術(shù)為自動駕駛環(huán)境感知發(fā)展帶來助力,可借助仿真軟件配置傳感器、搭建環(huán)境、處理圖像,生成 AVM 合成數(shù)據(jù),有效加速算法驗證。然而,如何利用
    的頭像 發(fā)表于 03-19 09:40 ?3746次閱讀
    技術(shù)分享 | AVM合成數(shù)據(jù)<b class='flag-5'>仿真</b><b class='flag-5'>驗證</b>方案