91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

調(diào)試接口SWD和JTAG的區(qū)別

工程師 ? 來源:strongerHuang ? 作者:strongerHuang ? 2020-10-27 09:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者 | strongerHuang

微信公眾號 | strongerHuang

作為嵌入式工程師,下載調(diào)試器都應該知道,但你真正了解其SWD 和 JTAG接口的含義和區(qū)別嗎?

1

什么是下載調(diào)試器

簡單來說,下載調(diào)試器是將PC(例如通過USB協(xié)議)發(fā)送的命令轉(zhuǎn)換為MCU(負責MCU內(nèi)部外圍設備)理解的語言(例如SWD或JTAG協(xié)議)的設備,加載代碼并精確控制執(zhí)行。

2

調(diào)試器協(xié)議標準

1.什么是標準?

簡單來說,標準是一組規(guī)則和協(xié)議,特定行業(yè)中的每個參與者都同意遵循并執(zhí)行。

2.調(diào)試器協(xié)議混亂現(xiàn)象

在SWD和JTAG之類的協(xié)議出現(xiàn)之前,調(diào)試器及其協(xié)議一片混亂,每個MCU制造商都提出了自己的專有方法,將代碼加載到他們的MCU上。制造商每次發(fā)布MCU時,嵌入式軟件工程師都需要了解其專有協(xié)議,以將代碼加載到微控制器中。

而且,調(diào)試適配器很昂貴,因為制造商實際上并沒有競爭者可以使調(diào)試適配器與他們的協(xié)議相匹配,因為協(xié)議是專有的。它們昂貴的另一個原因是由于體積不足,因為它們只能將調(diào)試適配器出售給使用它們制造的MCU的公司(工程師)。

不同協(xié)議還會導致開發(fā)成本增加,比如:你在設計的板上有來自4個不同制造商的4種芯片,并且希望對其進行一些自動化測試以提高生產(chǎn)過程的效率。但是,由于所有電路板都有自己的協(xié)議,因此您需要制作一個能適應復雜性的超級復雜的生產(chǎn)代碼,并且需要在電路板上的測試點安裝4個不同的調(diào)試器,從而增加了成本,生產(chǎn)時間和編程時間。

3.制定協(xié)議

各種下載調(diào)試不同會導致幾個問題:

投入更多的學習時間

增加購買下載調(diào)試的成本

生成測試效率低下

為了解決這一問題,各大MCU制造和生產(chǎn)商的工程師們就針對調(diào)試制定了一些規(guī)范協(xié)議。

3

JTAG標準

JTAG:Joint Test Action Group,即聯(lián)合測試行動小組。

該小組于1980年后期開始討論,并于1990年正式發(fā)布了解釋IEEE標準的文檔。(IEEE代表電氣電子工程師協(xié)會,是一個國際組織,其中發(fā)布了所有標準,如WiFi,藍牙等)。他們提出的協(xié)議在1990年被記錄在IEEE 1149.1中。后來對該文檔進行了修訂和完善,在撰寫本文時,最新標準是IEEE 1149.7。

JTAG基本上帶有5個引腳:

TDI: Test Data In。串行輸入引腳

TDO: Test Data Out,串行輸出引腳

TCK:Test Clock,時鐘引腳

TMS: Test Mode Select,模式選擇(控制信號)引腳

TRST: Test Reset,復位引腳

4

SWD標準

SWD:Serial Wire Debug,代表串行線調(diào)試,是ARM設計的協(xié)議,用于對其微控制器進行編程和調(diào)試。

由于SWD專門從事編程和調(diào)試,因此它具有許多特殊功能,通常在其他任何地方都無法使用,例如通過IO線將調(diào)試信息發(fā)送到計算機。另外,由于它是ARM專門為在其設備中使用而制造的,因此SWD的性能通常是同類產(chǎn)品中最好的!

SWD引腳

SWDIO: Serial Wire Data Input Output,串行數(shù)據(jù)輸入輸出引腳

SWCLK: Serial Wire Clock,串行線時鐘引腳

5

SWD / JTAG的各種區(qū)別

市面上有很多兼容 SWD 和 JTAG 協(xié)議的MCU和調(diào)試適配器,他們通常通過具有一組下載調(diào)試引腳,來實現(xiàn)下載和調(diào)試功能,這些引腳內(nèi)部復用到SWD外設和JTAG外設。

1.共享引腳

SWD的引腳在一定條件下可以和JTAG引腳復用,目前針對 JTAG 和 SWD的連接器比較多,比如20pin的接插件:

當然,也有10pin的:

2.SWD / JTAG各自優(yōu)勢

SWD協(xié)議的優(yōu)勢:

使用引腳更少,只需SWDIO和SWCLK兩個引腳

SWD具有特殊功能,例如通過其I / O線打印調(diào)試信息

與JTAG相比,SWD在速度方面具有更好的整體性能

JTAG協(xié)議的優(yōu)勢:

JTAG不僅限于ARM芯片,在ARM之外的芯片也受支持,比如大家熟悉的MSP430

JTAG具有更多多種用途,用于編程,調(diào)試和生產(chǎn)測試

JTAG是一個獨立的團體,他們會隨著協(xié)議的發(fā)展而發(fā)展

3.什么時候選擇SWD而不是JTAG

如果您的原理圖/電路板設計足夠簡單,可以在沒有JTAG功能的情況下進行測試

調(diào)試性能比生產(chǎn)測試更重要,你的設備專注于服務研究而不是批量生產(chǎn)!

MCU在尺寸方面有限制,SWD 可以節(jié)省空間

你的硬件設計太復雜,MCU沒有多余的2個引腳

6

總結(jié):SWD / JTAG對比

下面用一種圖來總結(jié):

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 嵌入式
    +關注

    關注

    5199

    文章

    20457

    瀏覽量

    334276
  • JTAG
    +關注

    關注

    6

    文章

    415

    瀏覽量

    74991
  • SWD
    SWD
    +關注

    關注

    1

    文章

    60

    瀏覽量

    12654
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    JTAG各類接口針腳定義、含義及SWD接線方式

    ) -----強制要求5接口信號電平參考電壓一般直接連接Vsupply。這個可以用來確定ARM的JTAG接口使用的邏輯電平(比如3.3V還是5.0V?) Return Test Clock ( RTCK
    發(fā)表于 01-22 06:11

    用于SWD/JTAG調(diào)試器的多功能轉(zhuǎn)接板設計

    這款多功能轉(zhuǎn)接板主要設計用于與 J-Link 調(diào)試器配合使用(同時兼容其他采用標準 20 引腳 JTAG/SWD 引腳定義的調(diào)試器),允許用戶在 0.1" (2.54mm
    的頭像 發(fā)表于 01-19 09:46 ?3356次閱讀
    用于<b class='flag-5'>SWD</b>/<b class='flag-5'>JTAG</b><b class='flag-5'>調(diào)試</b>器的多功能轉(zhuǎn)接板設計

    KEIL燒錄時顯示“SWD/JTAG communication failure”的解決方案

    問題描述 提示:這里描述項目中遇到的問題: 由于其中一個端口電平只能輸出到3.3V,導致電機無法被驅(qū)動,但其余端口都能夠輸出符合要求的高電平,且在下載燒錄程序時顯示“SWD/JTAG
    發(fā)表于 01-19 08:03

    調(diào)試燒錄器買JLINK的好還是DAP的好?

    燒錄器貌似有三種吧,一般都是什么Link,接口都是JTAG、SWD的。 又發(fā)現(xiàn)還有教CMSIS-DAP的燒錄器,那么買哪個好呢。我需要一個技能支持JTAG
    發(fā)表于 01-15 08:05

    SWD調(diào)試通信協(xié)議

    調(diào)試器和目標芯片的 DAP 調(diào)試模塊通過 SWD 包傳輸協(xié)議進行通信,包傳輸協(xié)議為 2 線同步串行協(xié)議,使用SWCLK 時鐘信號和 SWDIO 數(shù)據(jù)信號: SWCLK 為單向時鐘信號,由調(diào)試
    發(fā)表于 12-22 14:46

    CW32調(diào)試接口

    ,程序停止運行,調(diào)試器可通過 DAP 對 M0 的內(nèi)核狀態(tài)和片內(nèi)的外設狀態(tài)及存儲單元進行查詢;且內(nèi)核和外設可以被復原,程序繼續(xù)執(zhí)行。當使用調(diào)試仿真工具通過 SWD 接口連接到 CW32
    發(fā)表于 12-15 06:18

    cw32L系列是不是用不了JTAG?只是用SWD接口?

    cw32L系列是不是用不了JTAG?只是用SWD接口
    發(fā)表于 12-08 06:21

    嵌入式開發(fā)調(diào)試神器全解析:JTAG、SWD、串口打印

    寫嵌入式代碼只是第一步,調(diào)試才是決定項目能不能順利推進的關鍵。MCU不跑?外設不響應?代碼跑飛?沒有合適的調(diào)試手段,排查問題就像摸黑找路。本文帶你搞懂三大調(diào)試利器——JTAG
    的頭像 發(fā)表于 11-24 19:04 ?911次閱讀
    嵌入式開發(fā)<b class='flag-5'>調(diào)試</b>神器全解析:<b class='flag-5'>JTAG</b>、<b class='flag-5'>SWD</b>、串口打印

    JTAG引腳用作普通IO

    JTAG引腳用作普通IO時,需要通過復用功能重映射來釋放調(diào)試接口占用的引腳資源。 void JTAG_To_GPIO_Config(void) { // 關閉
    發(fā)表于 11-13 06:39

    JTAG標準的狀態(tài)機實現(xiàn)

    JTAG作為一項國際標準測試協(xié)議(IEEE1149.1兼容),主要用于芯片內(nèi)部測試和調(diào)試。目前的主流芯片均支持JTAG協(xié)議,如DSP、FPGA、ARM、部分單片機等。標準的JTAG
    的頭像 發(fā)表于 08-21 15:12 ?2718次閱讀
    <b class='flag-5'>JTAG</b>標準的狀態(tài)機實現(xiàn)

    是否可以使用 SEGGER J-Link(JTAG/SWD)重寫 PMG1-S3 的量產(chǎn)固件?

    是否可以使用 SEGGER J-Link(JTAG/SWD)重寫 PMG1-S3 的量產(chǎn)固件?
    發(fā)表于 07-31 06:31

    RISC-V JTAG:開啟MCU 芯片調(diào)試之旅

    基于 RISC-V 架構(gòu)的 MCU 芯片JTAG 調(diào)試過程及操作,為后續(xù)類似調(diào)試工作提供詳實參考的依據(jù),助力研發(fā)團隊高效推進芯片研發(fā)進程。 RISC-V 架構(gòu)以其開源、模塊化等優(yōu)勢在 MCU 芯片領域嶄露頭角。
    的頭像 發(fā)表于 05-07 17:57 ?2746次閱讀
    RISC-V <b class='flag-5'>JTAG</b>:開啟MCU 芯片<b class='flag-5'>調(diào)試</b>之旅

    FPGA的Jtag接口燒了,怎么辦?

    在展開今天的文章前,先來討論一個問題:FPGA的jtag接口燒了怎么辦?JTAG接口的輸入引腳通常設計為高阻抗,這使得它們對靜電電荷積累非常敏感,由于
    的頭像 發(fā)表于 04-27 11:01 ?2639次閱讀
    FPGA的<b class='flag-5'>Jtag</b><b class='flag-5'>接口</b>燒了,怎么辦?

    將NXP RT1166更換為RT1064,可以使用JTAG/SWD存儲和檢索其閃存上的數(shù)據(jù)嗎?

    我在我的項目中使用了 RT1166,但是,其中一個要求是芯片應該具有可被 JTAG/SWD 訪問的內(nèi)部閃存。 RT1166 有,但 RT1064 有 4MB 的內(nèi)部 Flash。 我可以使用 JTAG/
    發(fā)表于 04-07 06:29

    NXP MCU RT1166如何使用JTAG/SWD工具將數(shù)據(jù)存儲到內(nèi)部閃存中?

    我需要使用 JTAG 將數(shù)據(jù)存儲到內(nèi)部閃存中。我能夠使用 JTAG/SWD 工具 ARM J-Link 將它們存儲在 FlexSPI1 連接的外部閃存上,并且可以通過地址0x30000000訪問
    發(fā)表于 04-01 06:54