91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

開關(guān)噪聲,以及在開關(guān)電源設(shè)計無法充分濾波時,PCB電路會受哪些影響

Sq0B_Excelpoint ? 來源:亞德諾半導(dǎo)體 ? 作者:亞德諾半導(dǎo)體 ? 2020-11-03 18:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

緊迫的時間表有時會讓工程師忽略除了 VIN、 VOUT和負(fù)載要求等以外的其他關(guān)鍵細(xì)節(jié),將PCB應(yīng)用的電源設(shè)計放在事后再添加。遺憾的是,后續(xù)生產(chǎn)PCB時,之前忽略的這些細(xì)節(jié)會成為難以診斷的問題。例如,在經(jīng)過漫長的調(diào)試過程后,設(shè)計人員發(fā)現(xiàn)電路會隨機(jī)出現(xiàn)故障,比如,因為開關(guān)噪聲,導(dǎo)致隨機(jī)故障的來源則很難追查。

選擇繁多 對于特定的電源設(shè)計,可能有多種可行的解決方案。在下面的示例中,我們將介紹多種選擇,例如單芯片電源與多電壓軌集成電路(IC)。我們將評估成本和性能取舍。探討低壓差(LDO)穩(wěn)壓器與開關(guān)穩(wěn)壓器(一般稱為降壓或升壓穩(wěn)壓器)之間的權(quán)衡考量。還將介紹混合方法(即LDO穩(wěn)壓器和降壓穩(wěn)壓器的混合與匹配),包括電壓輸入至輸出控制(VIOC)穩(wěn)壓器解決方案。 在本文中,我們將分析開關(guān)噪聲,以及在開關(guān)電源設(shè)計無法充分濾波時,PCB電路會受哪些影響。從總體設(shè)計角度來看,還需考慮成本、性能、實施和效率等因素。 例如,如何根據(jù)給定的一個或多個電源實現(xiàn)多電源拓?fù)鋬?yōu)化設(shè)計?我們將藉此深入探討設(shè)計、IC接口技術(shù)、電壓閾值電平,以及哪類穩(wěn)壓器噪聲會影響電路。我們將分析一些基本邏輯電平,例如5 V、3.3 V、2.5 V和1.8 V晶體管-晶體管邏輯(TTL)、互補金屬氧化物半導(dǎo)體(CMOS),及其各自的閾值要求。 本文還會提及正發(fā)射極耦合邏輯(PECL)、低壓PECL(LVPECL)和電流模式邏輯(CML)等先進(jìn)邏輯,但不會詳細(xì)介紹。這些都是超高速接口,對于它們來說,低噪聲電平非常重要。設(shè)計人員需要知道如何避免信號擺幅引起的這些問題。 在電源設(shè)計中,成本和性能要求并存,所以設(shè)計人員必須仔細(xì)考慮邏輯電平和對干凈電源的要求。在公差和噪聲方面,通過設(shè)計實現(xiàn)可靠性并提供適當(dāng)裕量,也可以避免生產(chǎn)問題。 設(shè)計人員需要了解與電源設(shè)計相關(guān)的權(quán)衡考量:哪些可實現(xiàn)?哪些可接受?如果設(shè)計達(dá)不到要求的性能,那么設(shè)計人員必須重新審視選項和成本,以滿足規(guī)格要求。例如,多軌器件(例如 ADP5054)可以在保持成本高效的同時提供所需的性能優(yōu)勢。

典型設(shè)計示例

我們先來舉個設(shè)計示例。圖1顯示將12 V和3.3 V輸入電源作為主電源的電路板框圖。主電源必須降壓,以便針對PCB應(yīng)用產(chǎn)生5 V、2.5 V、1.8 V,甚至3.3 V電壓。如果外部3.3 V電源能夠提供足夠的電源和低噪聲,那么可以直接使用3.3 V輸入電軌,無需額外調(diào)節(jié),以免產(chǎn)生額外成本。如果不能,則可以使用12 V輸入電軌,通過降壓至PCB應(yīng)用所需的3.3 V來滿足電源要求。

圖1.需要多軌電源解決方案的應(yīng)用電路板概覽。

邏輯接口概述

PCB一般使用多個電源。IC可能僅使用5 V電源;或者,它可能要求多個電源,輸入/輸入接口使用5 V和3.3 V,內(nèi)部邏輯使用2.5 V,低功耗休眠方式使用1.8 V。低功耗模式可能始終開啟,用于定時器功能、管理等邏輯,或用于中斷時啟用喚醒模式,或者用于IRQ引腳,以啟用IC功能并為其供電,也就是5 V、3.3 V和2.5 V電源。所有這些或其中部分邏輯接口通常都在IC內(nèi)部。

圖2顯示了標(biāo)準(zhǔn)邏輯接口電平,包括各種TTL和CMOS閾值邏輯電平,以及它們可接受的輸入和輸出電壓邏輯定義。在本文中,我們將討論何時將輸入邏輯驅(qū)動至低電平(用輸入電壓低 (VIL)表示),何時驅(qū)動至高電平(用輸入邏輯電平高 VIH表示)。我們將重點分析VIL,即圖2中標(biāo)記為“Avoid”的閾值不確定區(qū)域。

在所有情況下,必須考慮±10%的電源公差。圖3顯示了高速差分信號。本文將著重探討圖2所示的標(biāo)準(zhǔn)邏輯電平。

圖2.標(biāo)準(zhǔn)邏輯接口電平。

開關(guān)噪聲

未經(jīng)過充分濾波時,開關(guān)穩(wěn)壓器降壓或升壓電源設(shè)計可能產(chǎn)生幾十毫伏至幾百毫伏的開關(guān)噪聲,尖峰可能達(dá)到400 mV至600 mV。所以,了解開關(guān)噪聲是否會給使用的邏輯電平和接口造成問題非常重要。

安全裕度 為確保提供合適的安全裕度,實現(xiàn)可靠的PSU,一條設(shè)計經(jīng)驗法則是采用最糟糕情況下的–10%公差。例如,對于5 V TTL,0.8 V的VIL變成0.72 V,對于1.8 V CMOS,0.63 V的VIL變成0.57 V,閾值電壓(VTH)也相應(yīng)降低(5 V TTL VTH= 1.35 V,1.8 V CMOS VTH= 0.81 V)。開關(guān)噪聲(VNS)可能為幾十毫伏到幾百毫伏。此外,邏輯電路本身也會產(chǎn)生信號噪聲(VN),即干擾噪聲??傇肼曤妷?VTN= VN + VNS)可能在100 mV至800 mV之間。將VTN添加至標(biāo)稱信號中,以生成總信號電壓(VTSIG):實際的總信號(VTSIG= VTSIG+ VTN)會影響閾值電壓(VTH),進(jìn)一步擴(kuò)大了avoid區(qū)域。VTH區(qū)域內(nèi)的信號電平是不確定的,在該區(qū)域內(nèi),邏輯電路可以任意隨機(jī)翻轉(zhuǎn);例如,在最糟糕的情形下,會錯誤觸發(fā)邏輯1,而不是邏輯0。

圖3.高速差分邏輯接口電平。

多軌PSU注意事項和提示

通過了解接口輸入和IC內(nèi)部邏輯的閾值電平,我們現(xiàn)在知道哪些電平會觸發(fā)正確的邏輯電平,哪些會(意外)觸發(fā)錯誤的邏輯電平。問題在于:要滿足這些閾值,電源的噪聲性能需要達(dá)到什么水平?低壓差線性穩(wěn)壓器噪聲很低,但在高壓降比下卻并不一定高效。開關(guān)穩(wěn)壓器可以有效降壓,但會產(chǎn)生一些噪聲。高效低噪的電源系統(tǒng)應(yīng)包含這兩種電源的組合。本文著重介紹各種組合,包括在開關(guān)穩(wěn)壓器后接LDO穩(wěn)壓器的混合方法。

(在需要時)最大化效率和最小化噪聲的方法 從圖1所示的設(shè)計示例可以看出,為了充分提高5 V穩(wěn)壓的效率并盡可能降低開關(guān)噪聲,需要分接12 V電路并使用降壓穩(wěn)壓器,例如 ADP2386。從標(biāo)準(zhǔn)邏輯接口電平來看,5 V TTL VIL和 5 V CMOS VIL分別是0.8 V和1.5 V,僅使用開關(guān)穩(wěn)壓器時,也具備適當(dāng)?shù)脑6取τ谶@些電軌,通過使用降壓拓?fù)淇蓪崿F(xiàn)效率最大化,而開關(guān)噪聲則低于采用5 V(TTL和CMOS)技術(shù)時的 VIL。通過使用降壓穩(wěn)壓器(例如圖4a所示的ADP2386配置),效率可以高達(dá)95%,如ADP2386的典型電路和效率曲線圖所示(見圖4b)。如果在此設(shè)計中使用噪聲較低的LDO穩(wěn)壓器,從VIN到VOUT的7 V壓降會導(dǎo)致消耗大量內(nèi)部功率,一般表現(xiàn)為產(chǎn)生熱量和損失效率。為了以少量額外成本實現(xiàn)可靠設(shè)計,在降壓穩(wěn)壓器后接LDO穩(wěn)壓器來產(chǎn)生5 V電壓也是一項額外優(yōu)勢。

圖4.ADP2386的(a)典型電路和(b)效率曲線圖。

圖5.典型的ADP125應(yīng)用。

2.5 V和1.8 V CMOS的 VIL分別是0.7 V和0.63 V。遺憾的是,此邏輯電平的安全裕度尚不足以避免開關(guān)噪聲。要解決此問題,有兩種方案可選。第一種:如果圖1所示的外部3.3 V電源具備足夠功率且噪聲極低,則分接這個外部3.3 V電源,并使用線性穩(wěn)壓器(LDO穩(wěn)壓器),例如 ADP125 (圖5)或 ADP1740來獲得2.5 V和1.8 V電源。注意,從3.3 V到1.8 V有1.5 V壓降。如果此壓降會導(dǎo)致問題,則可以使用混合方法。第二種:如果外部3.3 V電源的噪聲不低,或不能提供足夠功率,則分接12 V電源,通過降壓穩(wěn)壓器后接LDO穩(wěn)壓器來產(chǎn)生3.3 V、2.5 V和1.8 V電源;混合方法如圖6所示。 加入LDO穩(wěn)壓器會稍微增加成本和板面積以及少量散熱,但要實現(xiàn)安全裕度,有必要作出這些取舍。使用LDO穩(wěn)壓器會小幅降低效率,但可以通過保持 VIN至 VOUT的少量壓降,使這種效率降幅達(dá)到最低:3.3 V至2.5 V,保持0.8 V,或3.3 V至1.8 V,保持1.5 V??梢允褂脦IOC功能的穩(wěn)壓器盡可能提高效率和瞬變性能。VIOC可以調(diào)節(jié)上游開關(guān)穩(wěn)壓器的輸出,從而在LDO穩(wěn)壓器兩端保持合理的壓降。帶VIOC功能的穩(wěn)壓器包括 LT3045、 LT3042 和 LT3070-1。 LT3070-1是一款5 A、低噪聲、可編程輸出、85 mV低壓差線性穩(wěn)壓器。如果必須使用LDO穩(wěn)壓器,則存在散熱問題,其中功耗= VDROP× I。例如,LT3070-1支持3 A,穩(wěn)壓器兩端的功率降幅(或功耗)典型值為3 A × 85 mV = 255 mW。相比壓差為400 mV,輸出電流同樣為3 A,功耗為1.2 W的一些典型LDO穩(wěn)壓器,LT3070-1的功耗僅為其五分之一。 或者,我們可以使用混合方法,以犧牲成本為代價來提高效率。圖6中效率和性能均得到優(yōu)化,其中先使用降壓穩(wěn)壓器(ADP2386)將電壓降至允許的最低電壓,盡量提高效率,后接一個LDO穩(wěn)壓器(ADP1740)。

圖6.使用ADP2386和ADP1740組合的混合拓?fù)洹?/p>

此練習(xí)提供一個通用設(shè)計示例,用于顯示一些拓?fù)浜图夹g(shù)。但是,也不能忘記考慮其他因素,例如IMAX、成本、封裝、壓降等。 也提供低噪聲降壓和升壓穩(wěn)壓器選項,例如SilentSwitcherregulators,它具備極低的噪聲和低EMI。例如,從性能、封裝、尺寸和布局區(qū)域來看, LT8650S 和 LTC3310S 具有成本高效特性。

封裝、功率、成本、效率和性能取舍 量產(chǎn)PCB設(shè)計通常要求使用緊湊的多軌電源,以實現(xiàn)高功率、高效率、出色的性能和低噪聲。例如,ADP5054四通道降壓穩(wěn)壓器為FPGA等應(yīng)用提供高功率(17 A)單芯片多軌電源解決方案,如圖7所示。整個電源解決方案約41 mm × 20 mm大小。ADP5054本身的大小僅為7 mm × 7 mm,可以提供17 A總電流。要在緊湊空間內(nèi)實現(xiàn)極高的功率電平,可以考慮使用ADI的μModuleregulators,例如 LTM4700,可以在15 mm × 22 mm的封裝大小內(nèi)提供高達(dá)100 A電流。

圖7.適合FPGA應(yīng)用的ADP5054單芯片多軌電源解決方案。

圖8.ADP5054原理圖。

ADP5054

通道 1 和通道 2

具有低端 FET 驅(qū)動器的可編程 2 A/4 A/6 A 同步降壓穩(wěn)壓器

通道 3 和通道 4:2.5 A 同步降壓穩(wěn)壓器

單一 12 A 輸出(通道 1 和通道 2 并聯(lián))

單一 5 A 輸出(通道 3 和通道 4 并聯(lián))

在 10 Hz 至 100 kHz 頻率下,0.8 VREF時為 40 μV rms

寬輸入電壓范圍:4.5 V 至 15.5 V

±整個溫度范圍下的輸出精度為 1.5%

250 kHz 至 2 MHz 可調(diào)開關(guān)頻率,并具有單獨的 ?× 頻率選項

功率調(diào)整

靈活的并行操作

低 1/f 噪聲密度

0.811 V 精確閾值的精密啟用

有源輸出放電開關(guān)

FPWM/PSM 模式選擇

頻率同步輸入或輸出

通道 1 輸出具有電源正常標(biāo)記

UVLO、OCP 和 TSD 保護(hù)

48 引腳 7 mm × 7 mm LFCSP

工作結(jié)溫范圍為 ?40°C 至 +125°C

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 開關(guān)電源
    +關(guān)注

    關(guān)注

    6569

    文章

    8778

    瀏覽量

    498425
  • PCB電路
    +關(guān)注

    關(guān)注

    1

    文章

    38

    瀏覽量

    11548

原文標(biāo)題:【世說設(shè)計】設(shè)計多軌電源時,你可能會忽略這些問題哦~

文章出處:【微信號:Excelpoint_CN,微信公眾號:Excelpoint_CN】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    開關(guān)電源電磁干擾的抑制方法

    開關(guān)電源電磁干擾(EMI)的抑制方法主要包括濾波技術(shù)、屏蔽技術(shù)、接地技術(shù)以及電路設(shè)計優(yōu)化等方面。
    的頭像 發(fā)表于 03-12 17:08 ?496次閱讀

    開關(guān)電源布局原則

    輸出和開頭波形上的額外噪聲,以及不穩(wěn)定性。應(yīng)用下面的幾個簡單原則就可以把這類問題最小化。 電感器 開關(guān)電源盡量使用低EMI(EleCTRo Magnetic Interference)的帶鐵氧體閉合磁
    發(fā)表于 01-15 06:16

    開關(guān)電源濾波器的原理、設(shè)計與應(yīng)用解析

    開關(guān)電源作為現(xiàn)代電子設(shè)備的核心供電組件,其高頻開關(guān)特性提升效率的同時,也會產(chǎn)生大量電磁噪聲干擾(EMI)。這些干擾不僅可能影響電源自身穩(wěn)定
    的頭像 發(fā)表于 12-28 14:47 ?1583次閱讀

    開關(guān)電源濾波器:原理、設(shè)計與應(yīng)用的關(guān)鍵解析

    開關(guān)電源作為現(xiàn)代電子設(shè)備的核心供電組件,其高頻開關(guān)特性提升效率的同時,也會產(chǎn)生大量電磁噪聲干擾(EMI)。這些干擾不僅可能影響電源自身穩(wěn)定
    的頭像 發(fā)表于 12-26 10:13 ?1631次閱讀

    是德MSOX3104G示波器FFT分析與開關(guān)電源噪聲診斷

    開關(guān)電源因其高效率電子設(shè)備中廣泛應(yīng)用,但其非線性特性易導(dǎo)致電磁干擾(EMI)和音頻噪聲問題,影響系統(tǒng)穩(wěn)定性。是德科技(Keysight)的MSOX3104G示波器憑借強大的頻譜分析功能(FFT
    的頭像 發(fā)表于 07-08 17:08 ?795次閱讀
    是德MSOX3104G示波器FFT分析與<b class='flag-5'>開關(guān)電源</b><b class='flag-5'>噪聲</b>診斷

    開關(guān)電源的工作原理(文末免費分享開關(guān)電源資料合集含教學(xué)視頻)

    開關(guān)電源基本工作原理是通過使用功率半導(dǎo)體器件作為開關(guān)元件,周期性地通斷開關(guān),控制開關(guān)元件的占空比來調(diào)整輸出電壓,開關(guān)元件
    的頭像 發(fā)表于 05-22 11:43 ?2195次閱讀
    <b class='flag-5'>開關(guān)電源</b>的工作原理(文末免費分享<b class='flag-5'>開關(guān)電源</b>資料合集含教學(xué)視頻)

    開關(guān)電源PCB設(shè)計

    工作不穩(wěn)定,發(fā)射出過量的電磁干擾(EMI)。PCB設(shè)計是開關(guān)電源研發(fā)過程中極為重要的步驟和環(huán)節(jié),關(guān)系到開關(guān)電源能否正常工作,生產(chǎn)是否順利進(jìn)行,使用是否安全等問題。隨著功率半導(dǎo)體器件的發(fā)展和開關(guān)
    發(fā)表于 05-21 16:00

    時源芯微 開關(guān)電源電磁干擾的控制技術(shù)

    電路措施、EMI 濾波、元器件選型、屏蔽以及印制電路板(PCB)抗干擾設(shè)計等多個方面。 降低開關(guān)電源
    的頭像 發(fā)表于 05-20 16:50 ?827次閱讀
    時源芯微 <b class='flag-5'>開關(guān)電源</b>電磁干擾的控制技術(shù)

    史上最全面解析:開關(guān)電源各功能電路

    01開關(guān)電源電路組成開關(guān)電源的主要電路是由輸入電磁干擾濾波器(EMI)、整流濾波
    的頭像 發(fā)表于 05-13 19:31 ?2361次閱讀
    史上最全面解析:<b class='flag-5'>開關(guān)電源</b>各功能<b class='flag-5'>電路</b>

    每周推薦 ! 開關(guān)電源電路原理圖、PCB+272個音頻功放電路圖資料

    。 開關(guān)電源的一個常見問題是“不穩(wěn)定”的開關(guān)波形。有時,波形抖動很明顯,可以聽到從磁性元件發(fā)出噪聲。如果問題與印刷電路板( PCB)布局有關(guān)
    發(fā)表于 05-12 17:09

    開關(guān)電源PCB布板技術(shù)

    涉及到開關(guān)電源PCB設(shè)計規(guī)范和開關(guān)電源PCB布板技術(shù)。 還有電腦電源PCB設(shè)計、抄板經(jīng)驗。
    發(fā)表于 05-07 17:08

    24V2A開關(guān)電源PCB資料分享

    24V2A開關(guān)電源PCB
    發(fā)表于 04-27 18:03 ?17次下載

    開關(guān)電源設(shè)計中PCB板各環(huán)節(jié)需要注意的問題

    開關(guān)電源設(shè)計中PCB板的物理設(shè)計都是最后一個環(huán)節(jié), 如果設(shè)計方法不當(dāng), PCB 可能會輻射過多的電磁干擾, 造成電源工作不穩(wěn)定, 以下針
    發(fā)表于 04-09 15:13

    開關(guān)電源的輸入電容的PCB設(shè)計技巧

    設(shè)計開關(guān)電源電路PCB時,輸入電容的布局和布線至關(guān)重要,它直接影響電路的性能、效率和EMI表現(xiàn)。以下是輸入電容的
    發(fā)表于 04-07 11:06

    【0 積分下載】開關(guān)電源設(shè)計實戰(zhàn)秘籍!

    的,其輸入端直接將交流電整流變成直流電,再在高頻震蕩電路的作用下,用開關(guān)管控制電流的通斷,形成高頻脈沖電流。電感(高頻變壓器)的幫助下,輸出穩(wěn)定的低壓直流電。由于變壓器的磁芯大小與開關(guān)電源
    發(fā)表于 03-26 14:18