91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

SPI編程時,如何理解時鐘相位和時鐘極性

Q4MP_gh_c472c21 ? 來源:嵌入式ARM ? 作者:劉小舒 ? 2020-11-12 18:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

SPI是單片機(jī)外設(shè)電路中常用的一種通訊方式,適用于近距離通信,通常用于芯片間的通訊,有四根線。在SPI通訊中總線時鐘和總線相位也兩個比較重要的概念,一般在使用SPI通信時都使用默認(rèn)設(shè)置,所以容易把這兩個參數(shù)忽略。和大家分享一下SPI通訊、時鐘極性以及時鐘相位的基礎(chǔ)知識。 什么是SPI通訊總線 SPI總線的英文全稱為S“Serial Periphral Interface”,意思是串行外設(shè)接口,由于通訊距離比較短,適用于芯片級別的短距離通訊。SPI的通訊分為主機(jī)和從機(jī),屬于高速全雙工的總線通訊方式,SPI有四根線,分別為:

MISO:主設(shè)備輸入與從設(shè)備輸出線;

MOSI:主設(shè)備輸出與從設(shè)備輸入線;

SCK:串行同步時鐘信號線;

SS:從機(jī)片選信號線,也用CS來表示。

SPI總線的主機(jī)和從機(jī)的系統(tǒng)連接圖如下圖所示。

SPI總線時鐘的極性含義解釋 SPI的時鐘極性用CPOL來表示。SPI總線通訊的時基基準(zhǔn)是時鐘信號線SCK,SCK既有高電平,又有低電平,SPI的時鐘極性用來表示時鐘信號在空閑時是高電平還是低電平。情況說明如下:

當(dāng)CPOL=0:SCK信號線在空閑時為低電平;

當(dāng)CPOL=1:SCK信號線在空閑時為高電平;

SPI總線時鐘的相位含義解釋

時鐘的相位用CPHA來表示,用來決定何時進(jìn)行信號采樣,在第一個跳變沿還是第二個跳變沿,至于是上升沿還是下降沿則由CPOL相位極性來表示。下面分兩種情況來介紹。如下圖所示。

上圖表示CPHA=1時的情形,即在SCK時鐘的第二個邊沿進(jìn)行數(shù)據(jù)的采樣,至于是上升沿采樣還是下降沿采樣取決于時鐘極性CPOL的值。如果CPHA=1,CPOL=1,則在SCK時鐘的第二個邊沿為上升沿時進(jìn)行數(shù)據(jù)采樣。如果CPHA=1,CPOL=0,則在SCK時鐘的第二個邊沿為下降沿時進(jìn)行數(shù)據(jù)采樣。 CPHA=0時的情形如下圖所示。

上圖表示CPHA=0時的情形,即在SCK時鐘的第一個邊沿進(jìn)行數(shù)據(jù)的采樣,至于是上升沿采樣還是下降沿采樣取決于時鐘極性CPOL的值。如果CPHA=0,CPOL=1,則在SCK時鐘的第一個邊沿為下降沿時進(jìn)行數(shù)據(jù)采樣。如果CPHA=0,CPOL=0,則在SCK時鐘的第一個邊沿為上升沿時進(jìn)行數(shù)據(jù)采樣。 總結(jié)一下,SPI的時鐘極性決定了SCK在空閑時是低電平還是高電平;而相位極性則決定了在第一個邊沿還是第二個邊沿進(jìn)行數(shù)據(jù)采樣。SPI的時鐘極性CPOL和相位極性CPHA是相互影響相互決定的,以上概念可能很繞口難以理解,但是對SPI進(jìn)行一次編程之后,所有的內(nèi)容都好理解了。

責(zé)任編輯:xj

原文標(biāo)題:SPI編程時,時鐘相位(CPHA)和時鐘極性(CPOL)怎么理解?

文章出處:【微信公眾號:嵌入式ARM】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1974

    瀏覽量

    135027
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1885

    瀏覽量

    101302
  • 編程
    +關(guān)注

    關(guān)注

    90

    文章

    3716

    瀏覽量

    97203

原文標(biāo)題:SPI編程時,時鐘相位(CPHA)和時鐘極性(CPOL)怎么理解?

文章出處:【微信號:gh_c472c2199c88,微信公眾號:嵌入式微處理器】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    核芯互聯(lián)正式推出新一代高性能低相位噪聲可編程任意時鐘發(fā)生器CLG6965

    近日,核芯互聯(lián)正式推出新一代高性能、低相位噪聲可編程任意時鐘發(fā)生器——CLG6965。該芯片專為高性能消費(fèi)電子、網(wǎng)絡(luò)通信、工業(yè)控制及數(shù)據(jù)通信領(lǐng)域打造,在極其緊湊的封裝內(nèi),集成了強(qiáng)大的時鐘
    的頭像 發(fā)表于 02-26 15:08 ?2.1w次閱讀
    核芯互聯(lián)正式推出新一代高性能低<b class='flag-5'>相位</b>噪聲可<b class='flag-5'>編程</b>任意<b class='flag-5'>時鐘</b>發(fā)生器CLG6965

    CDCE18005:高性能可編程時鐘緩沖器的深度剖析

    的解決方案。下面將對其進(jìn)行詳細(xì)解讀,希望能為各位工程師在實際設(shè)計中提供有價值的參考。 文件下載: cdce18005.pdf 1. 產(chǎn)品概述 CDCE18005是一款適用于數(shù)據(jù)轉(zhuǎn)換器和高速數(shù)字信號時鐘緩沖的高性能時鐘分配器。它通過SPI
    的頭像 發(fā)表于 02-09 16:25 ?99次閱讀

    蜂鳥SOC的SPI外設(shè):如何修改SPI時鐘相位時鐘極性

    如標(biāo)題所示,我們分享關(guān)于蜂鳥SOC的SPI外設(shè)中,SPI時鐘相位時鐘極性 SPI
    發(fā)表于 10-20 09:36

    ?CDCE72010 高性能時鐘同步器、抖動清除器和時鐘分配器總結(jié)

    該CDCE72010是一款高性能、低相位噪聲和低偏斜時鐘同步器,可將VCXO(壓控晶體振蕩器)或VCO(壓控振蕩器)頻率同步到兩個參考時鐘之一。時鐘路徑是完全可
    的頭像 發(fā)表于 09-18 11:37 ?820次閱讀
    ?CDCE72010 高性能<b class='flag-5'>時鐘</b>同步器、抖動清除器和<b class='flag-5'>時鐘</b>分配器總結(jié)

    ?CDCE18005可編程時鐘緩沖器技術(shù)文檔摘要

    該CDCE18005是一款高性能時鐘分配器,通過SPI接口具有高度可配置性,以及由片上EEPROM確定的可編程啟動模式。該CDCE18005專為數(shù)據(jù)轉(zhuǎn)換器和高速數(shù)字信號的緩沖時鐘而定制
    的頭像 發(fā)表于 09-18 10:15 ?645次閱讀
    ?CDCE18005可<b class='flag-5'>編程</b><b class='flag-5'>時鐘</b>緩沖器技術(shù)文檔摘要

    ?CDC3RL02 低相位噪聲雙通道時鐘扇出緩沖器總結(jié)

    該CDC3RL02是一款雙通道時鐘扇出緩沖器,設(shè)計用于需要時鐘緩沖的便攜式終端設(shè)備,例如移動電話,這些設(shè)備具有最小的附加相位噪聲和扇出功能。該器件將單個時鐘源(例如溫度補(bǔ)償晶體振蕩器
    的頭像 發(fā)表于 09-17 09:57 ?864次閱讀
    ?CDC3RL02 低<b class='flag-5'>相位</b>噪聲雙通道<b class='flag-5'>時鐘</b>扇出緩沖器總結(jié)

    嵌入式接口通識知識之SPI接口

    。3.2 工作模式SPI通常有四種工作模式(0、1、2、3),主要區(qū)別在于時鐘極性(CPOL)和時鐘相位(CPHA)的不同設(shè)置,決定了時鐘
    發(fā)表于 08-14 14:45

    當(dāng)波特率設(shè)置為高時,SPI 時鐘延長,數(shù)據(jù)丟失問題怎么解決?

    我在TRAVEO? II (CYT4BF) MCU 上遇到了 SPI 通信問題。 設(shè)置詳細(xì)信息: SPI模式:主控 時鐘頻率:5 MHz 時鐘極性
    發(fā)表于 07-28 06:59

    TI的ADS129x器件SPI 時鐘極性CPOL和時鐘相位 CPHA的正確設(shè)置模式

    TI的ADS129x器件SPI 時鐘極性CPOL和時鐘相位 CPHA的正確設(shè)置模式
    的頭像 發(fā)表于 06-18 16:36 ?1238次閱讀
    TI的ADS129x器件<b class='flag-5'>SPI</b> <b class='flag-5'>時鐘</b><b class='flag-5'>極性</b>CPOL和<b class='flag-5'>時鐘相位</b> CPHA的正確設(shè)置模式

    第十七章 SPI

    本篇文章介紹了W55MH32的SPI接口,可工作于SPI或I2S模式,支持半 / 全雙工、主從操作,具可編程時鐘極性/
    的頭像 發(fā)表于 05-28 17:29 ?1245次閱讀
    第十七章 <b class='flag-5'>SPI</b>

    FPGA時序約束之設(shè)置時鐘

    Vivado中時序分析工具默認(rèn)會分析設(shè)計中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析時鐘組中時鐘
    的頭像 發(fā)表于 04-23 09:50 ?1368次閱讀
    FPGA時序約束之設(shè)置<b class='flag-5'>時鐘</b>組

    AD9547雙路/四路輸入網(wǎng)絡(luò)時鐘發(fā)生器/同步器技術(shù)手冊

    AD9547針對許多系統(tǒng)提供同步功能,包括同步光纖網(wǎng)絡(luò)(SONET/SDH)。該器件產(chǎn)生的輸出時鐘可以與兩路差分或四路單端外部輸入?yún)⒖?b class='flag-5'>時鐘之一同步。數(shù)字鎖相環(huán)(PLL)可以降低與外部參考時鐘相
    的頭像 發(fā)表于 04-11 09:37 ?930次閱讀
    AD9547雙路/四路輸入網(wǎng)絡(luò)<b class='flag-5'>時鐘</b>發(fā)生器/同步器技術(shù)手冊

    AD9559雙路PLL四通道輸入多服務(wù)線路卡自適應(yīng)時鐘轉(zhuǎn)換器技術(shù)手冊

    降低與外部參考時鐘相關(guān)的輸入時間抖動或相位噪聲。借助數(shù)字控制環(huán)路和保持電路,即使所有參考輸入都失效,AD9559也能持續(xù)產(chǎn)生低抖動輸出時鐘。
    的頭像 發(fā)表于 04-10 14:35 ?1113次閱讀
    AD9559雙路PLL四通道輸入多服務(wù)線路卡自適應(yīng)<b class='flag-5'>時鐘</b>轉(zhuǎn)換器技術(shù)手冊

    AD9554四路PLL、四通道輸入、八通道輸出多服務(wù)線路卡自適應(yīng)時鐘轉(zhuǎn)換器技術(shù)手冊

    (DPLL)可以降低與外部參考時鐘相關(guān)的輸入時間抖動或相位噪聲。 借助數(shù)字控制環(huán)路和保持電路,即使所有參考輸入都失效,AD9554也能持續(xù)產(chǎn)生低抖動輸出時鐘。
    的頭像 發(fā)表于 04-10 11:51 ?1040次閱讀
    AD9554四路PLL、四通道輸入、八通道輸出多服務(wù)線路卡自適應(yīng)<b class='flag-5'>時鐘</b>轉(zhuǎn)換器技術(shù)手冊

    白話理解RCC時鐘樹(可下載)

    時鐘就像是單片機(jī)的“心臟”,單片機(jī)正常工作離不開時鐘的支持,下圖是我們單片機(jī)的時鐘樹 ,它反映了單片機(jī)的時鐘關(guān)系。我們來詳細(xì)描述一下時鐘樹的
    發(fā)表于 03-27 13:50 ?0次下載