91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

帶大家一起體驗(yàn)一下Vivado的ECO流程

FPGA之家 ? 來源:賽靈思中文社區(qū)論壇 ? 作者:Hong Han ? 2020-11-29 11:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

有時(shí)我們需要在設(shè)計(jì)網(wǎng)表的基礎(chǔ)上微調(diào)一下邏輯,這樣可以無(wú)需修改代碼,也無(wú)需重新做綜合,在設(shè)計(jì)調(diào)試中可以節(jié)省時(shí)間同時(shí)維持其他邏輯無(wú)任何改動(dòng)。

這里帶大家一起體驗(yàn)一下Vivado 的ECO流程,以vivado自帶的Example Design為例, 直接用TCL命令修改網(wǎng)表,在正常的寄存器路徑之間加一級(jí)LUT。

1. 打開Vivado 界面

2. 打開Example Design "Wavegen":
File -> Project -> Open Example
選中Wavegen(HDL), 器件選擇xcku035

3. 點(diǎn)擊左側(cè)Flow Navigator 窗口 Run Implementation 按鈕, 完成綜合實(shí)現(xiàn).

4. 打開Implemented Design (點(diǎn)擊左側(cè)Flow Navigator 窗口 Open Implemented Design 按鈕)

5. 選一條兩個(gè)寄存器之間的路徑
運(yùn)行以下命令,選中打印出的路徑,雙擊可以查看時(shí)序報(bào)告,F(xiàn)4 鍵可以打開這條路徑的原理圖

%report_timing -from [get_cells clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg] -to [get_cells clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg] -delay_type max -name test1

可以看到Data Path的布線延遲是0.504ns

路徑的原理圖

6. 把目的寄存器的D端從net上斷下來

%disconnect_net -net clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg_n_0 -objects {clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg/D}

在這里獲取操作對(duì)象(net, Pin) 的方法: 在原理圖中選中對(duì)象,然后查看走下角Property 窗口中的NAME 屬性

Pin被從Net上斷開后,會(huì)在原理圖上顯示n/c

7. 創(chuàng)建一個(gè)LUT1,并設(shè)置LUT的INIT property

%create_cell -reference LUT1clkx_spd_i0/meta_harden_bus_new_i0/my_lut1 %set_property INIT 2'h1 [get_cells clkx_spd_i0/meta_harden_bus_new_i0/my_lut1]

可以看到這個(gè)新創(chuàng)建的LUT1所有端口(Pin)都是懸空的. 接下來的步驟要將這些pin連接到合適的net上.

8. 把LUT1的輸入端口連接到之前斷開的net上.

%connect_net -net clkx_spd_i0/meta_harden_bus_new_i0/signal_meta_reg_n_0 -objects {clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/I0}

9. 創(chuàng)建一個(gè)新的net用來連接LUT1的輸出pin和之前斷下來的寄存器D pin

%create_net clkx_spd_i0/meta_harden_bus_new_i0/my_net

10. 連接LUT1的輸出pin和之前斷下來的寄存器D pin 到新創(chuàng)建的net上

%connect_net -net clkx_spd_i0/meta_harden_bus_new_i0/my_net -objects {clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/O clkx_spd_i0/meta_harden_bus_new_i0/signal_dst_reg/D}

11. 在Netlist窗口選窗口選中新建的LUT1,將其拖曳到Device中空著的slice LUT bel中

對(duì)應(yīng)的命令:

place_cell clkx_spd_i0/meta_harden_bus_new_i0/my_lut1 SLICE_X52Y83/B6LUT

12. 對(duì)新的LUT1兩端的net進(jìn)行布線

%route_design -nets [get_nets -of [get_pins clkx_spd_i0/meta_harden_bus_new_i0/my_lut1/*]]

13.檢查布線結(jié)果確保沒有布線錯(cuò)誤

%report_route_status

14.用步驟5的命令重新報(bào)一下時(shí)序

15. 生成bit文件

%write_bitstream test.bit

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ECO
    ECO
    +關(guān)注

    關(guān)注

    0

    文章

    54

    瀏覽量

    15463
  • 腳本
    +關(guān)注

    關(guān)注

    1

    文章

    409

    瀏覽量

    29202
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    857

    瀏覽量

    71147

原文標(biāo)題:【干貨分享】用ECO腳本的方式在網(wǎng)表中插入LUT1

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    為什么不能將 USB 磁盤與 exFat 一起使用?

    不能將 USB 磁盤與 exFat 一起使用
    發(fā)表于 03-04 06:27

    回望2025:與162萬(wàn)開發(fā)者一起,讓AI硬件觸手可及

    設(shè)備中。今天,我們想和大家一起回顧這年的成長(zhǎng),也分享我們對(duì)未來的期待。2025,我們跟開發(fā)者一起完成了1、開發(fā)者生態(tài)持續(xù)壯大截至四季度末,涂鴉平臺(tái)累計(jì)注冊(cè)開發(fā)者超
    的頭像 發(fā)表于 02-12 18:59 ?217次閱讀
    回望2025:與162萬(wàn)開發(fā)者<b class='flag-5'>一起</b>,讓AI硬件觸手可及

    請(qǐng)教大家一下DP致性測(cè)試問題

    請(qǐng)教大家一下,DP的Vbios中已經(jīng)固定了預(yù)加重和Swing的值,DP的TX信號(hào)致性測(cè)試項(xiàng)中Non Pre-Emphasis Level Test(Swing2/Swing0)-PLTPAT,這個(gè)測(cè)試項(xiàng)意思是Swing2與Sw
    發(fā)表于 11-12 15:57

    請(qǐng)大家幫忙看一下這個(gè)電路圖哪里有問題??謝謝

    大家幫忙看一下這個(gè)電路哪里有問題
    發(fā)表于 09-26 15:56

    N9H20如何將 SPI 閃存與非作系統(tǒng) BSP 一起使用?

    N9H20如何將 SPI 閃存與非作系統(tǒng) BSP 一起使用?
    發(fā)表于 09-01 08:27

    N9H20如何將非作系統(tǒng) NVTFAT 與 SPI 閃存一起使用?

    N9H20如何將非作系統(tǒng) NVTFAT 與 SPI 閃存一起使用?
    發(fā)表于 09-01 06:38

    示波器探頭1MΩ和50Ω輸入阻抗的選用

    今天給大家分享一下示波器1MΩ和50Ω輸入阻抗使用問題。打開示波器通道,會(huì)發(fā)現(xiàn)這里有1MΩ和50Ω的選擇。大家可能會(huì)疑惑,如果用無(wú)源探頭接上它,是應(yīng)該選擇1MΩ還是50Ω?接下來帶大家
    的頭像 發(fā)表于 07-16 17:34 ?3728次閱讀
    示波器探頭1MΩ和50Ω輸入阻抗的選用

    光纖能與電線一起走嗎

    光纖與電線在特定條件可以一起布線,但需嚴(yán)格遵守安全規(guī)范和物理隔離要求,以下是詳細(xì)分析: 、光纖與電線的物理特性差異 光纖 傳輸介質(zhì):以光信號(hào)傳輸數(shù)據(jù),不導(dǎo)電,因此不受電磁干擾(EMI
    的頭像 發(fā)表于 07-14 10:40 ?8101次閱讀

    不用UI也能開發(fā)NXP Time Series Studio(TSS)應(yīng)用嗎?一起看下TSS命令行形式介紹

    今天小編再次給大家隆重介紹TSS-Time Series Studio,以下簡(jiǎn)稱TSS,是NXP推出的款集成開發(fā)環(huán)境(IDE)。該IDE能幫助開發(fā)者在基于NXP SoC產(chǎn)品的嵌入式項(xiàng)目中添加
    的頭像 發(fā)表于 07-10 14:41 ?2458次閱讀
    不用UI也能開發(fā)NXP Time Series Studio(TSS)應(yīng)用嗎?<b class='flag-5'>一起</b>看下TSS命令行形式介紹

    “碰一下”支付終端應(yīng)用在酒店:智能無(wú)卡入住與客房控制

    “碰一下”支付終端和“碰一下”支付機(jī)具今年已在各種餐飲零售門店推廣應(yīng)用。就連天波小編家附近的村口小超市也用上了“碰一下”支付終端。近日,鹵味龍頭企業(yè)絕味食品宣布,全國(guó)門店將接入“支付寶碰一下
    的頭像 發(fā)表于 07-04 09:57 ?840次閱讀
    “碰<b class='flag-5'>一下</b>”支付終端應(yīng)用在酒店:智能無(wú)卡入住與客房控制

    文看懂芯片的設(shè)計(jì)流程

    引言:前段時(shí)間給大家做了芯片設(shè)計(jì)的知識(shí)鋪墊(關(guān)于芯片設(shè)計(jì)的些基本知識(shí)),今天這篇,我們正式介紹芯片設(shè)計(jì)的具體流程。芯片分為數(shù)字芯片、模擬芯片、數(shù)?;旌闲酒榷喾N類別。不同類別的設(shè)計(jì)流程
    的頭像 發(fā)表于 07-03 11:37 ?2609次閱讀
    <b class='flag-5'>一</b>文看懂芯片的設(shè)計(jì)<b class='flag-5'>流程</b>

    選擇增量編碼器時(shí),需要考慮哪些技術(shù)指標(biāo)? 一起來了解一下

    程度,通常以角度誤差或線性誤差來衡量。 高精度的編碼器能夠提供更準(zhǔn)確的位置和速度信息,對(duì)于保證系統(tǒng)的性能和穩(wěn)定性至關(guān)重要。在些對(duì)精度要求極高的應(yīng)用,如航空航天、精密
    的頭像 發(fā)表于 04-29 14:20 ?1100次閱讀
    選擇增量編碼器時(shí),需要考慮哪些技術(shù)指標(biāo)? <b class='flag-5'>一起</b>來了解<b class='flag-5'>一下</b>吧

    速報(bào)名!這場(chǎng)論壇開啟AI應(yīng)用加速,一起上分

    速報(bào)名!這場(chǎng)論壇開啟AI應(yīng)用加速,一起上分! 想象一下——清晨時(shí)分,你的PC會(huì)根據(jù)日程自動(dòng)生成立體化工作規(guī)劃;午休時(shí)刻,外文語(yǔ)音助手為你篩選個(gè)性化資訊;臨近傍晚,AI鍵將你當(dāng)天靈感直接渲染成4K
    的頭像 發(fā)表于 03-24 10:04 ?613次閱讀

    文詳解LC諧振電路

    今天,我們看一下電路中電感和電容一起出現(xiàn)時(shí)會(huì)發(fā)生什么有趣的事情。
    的頭像 發(fā)表于 03-19 09:47 ?1.8w次閱讀
    <b class='flag-5'>一</b>文詳解LC諧振電路

    開源啦?。?!基于鴻蒙ArkTS封裝的圖表組件《McCharts》,大家快來一起共創(chuàng)

    鴻蒙的社區(qū)或者鴻蒙開發(fā)群里面,其中有位開發(fā)者問我可以開源出來不,大家一起玩玩,我心想也不是不可以哦,大家一起開發(fā),這樣可能會(huì)更快,適配性更
    發(fā)表于 03-15 15:21