91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

碳納米管晶體管有望取代硅走入現實

如意 ? 來源:半導體行業(yè)觀察 ? 作者:IEEE ? 2020-12-15 15:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

得益于研究人員的持續(xù)推進,碳納米管器件現在正在越來越接近硅的能力,最新的進展也在最近舉辦的IEEE電子器件會議IEDM上揭曉。會上,來自臺積電,加州大學圣地亞哥分校和斯坦福大學的工程師介紹了一種新的制造工藝,該工藝可以更好地控制碳納米管晶體管。這種控制對于確保在邏輯電路中充當晶體管的晶體管完全關閉時至關重要。

近年來,人們對碳納米管晶體管的興趣有所增加,因為它們有可能比硅晶體管更進一步縮小尺寸,并提供一種生產電路堆疊層的方法比在硅中做起來容易得多。

該團隊發(fā)明了一種生產更好的柵極電介質(gate dielectric)的工藝。那是柵電極和晶體管溝道區(qū)之間的絕緣層。在操作中,柵極處的電壓會在溝道區(qū)中建立電場,從而切斷電流。

然而,隨著幾十年來硅晶體管的規(guī)模縮小,由二氧化硅制成的絕緣層必須越來越薄,以便使用較少的電壓來控制電流,從而降低了能耗。最終,絕緣屏障非常薄,以至于電荷實際上可以通過它隧穿,從而帶來電流泄漏并浪費能量。

大約十多年前,硅半導體工業(yè)通過切換到新的介電材料二氧化鉿(hafnium dioxide)解決了這個問題。與先前使用的二氧化硅相比,該材料具有較高的介電常數(high-k),這意味著相對較厚的高k介電層在電氣上等效于非常薄的氧化硅層。

碳納米管晶體管還使用HfO 2柵極電介質。碳納米管的問題在于,它們不允許在控制按比例縮小的設備所需的薄層中形成電介質。

沉積high-k電介質的方法稱為原子層沉積。顧名思義,它一次可建造一個原子層的材料。但是,它需要一個開始的地方。在硅中,這是在表面自然形成的原子的原子薄層。

碳納米管不提供這種立足點來開始沉積。它們不會自然形成氧化物層,畢竟二氧化碳和一氧化碳都是氣體。納米管中任何會導致所需“懸掛鍵”(dangling bonds)的缺陷都會限制其傳導電流的能力。

到目前為止,在碳納米管上生長一層薄薄的high-k電介質二氧化鉿是不可能的。斯坦福大學和臺積電的研究人員通過在它們之間添加中間k介電層解決了這一問題。

“形成high-k電介質一直是一個大問題。” 領導這項工作的臺積電(TSMC)首席科學家,斯坦福大學教授Philip Wong(黃漢森)說?!耙虼四仨殞⒈燃{米管更厚的氧化物傾倒在納米管的頂部,而不是在縮小的晶體管中”,黃漢森建議?!耙私鉃槭裁催@是一個問題,可以想象一下柵極電壓的作用,就是試圖用腳踩踏來阻止水流過花園軟管。如果在腳和軟管之間放一堆枕頭(類似于厚的門氧化物),則枕頭會變得更難”,黃漢森進一步指出。

臺積電的Matthias Passlack和UCSD的Andrew Kummel教授提出了一種解決方案,將HfO2的原子層沉積與沉積中間介電常數材料氧化鋁的新方法結合在一起。Al2O3是使用UCSD發(fā)明的納米霧工藝沉積的。像水蒸氣凝結形成霧一樣,Al2O3凝結成簇,覆蓋納米管表面。然后可以使用該界面電介質作為立足點開始HfO2的原子層沉積。

這兩種電介質的綜合電學特性使該團隊能夠構建一種器件,該器件的柵極電介質在寬度僅為15納米的柵極下的厚度小于4納米。最終的器件具有與硅CMOS器件相似的開/關電流比特性,并且仿真表明,即使具有較小柵極電介質的較小器件也能正常工作。

但是,在碳納米管器件能夠匹配硅晶體管之前,還有很多工作要做。其中一些問題已單獨解決,但尚未合并到單個設備中。例如,黃漢森團隊設備中的單個納米管限制了晶體管可以驅動的電流量。他表示,要使多個相同的納米管完美對齊一直是一個挑戰(zhàn)。北京大學彭練矛實驗室的研究人員最近成功地使每微米排列250個碳納米管,這表明解決方案可能很快就會出現。

另一個問題是設備的金屬電極和碳納米管之間的電阻,特別是當這些觸點的尺寸縮小到接近當今先進硅芯片所使用的尺寸時。去年,黃漢森的一名學生Greg Pitner(現為臺積電研究人員和IEDM研究的主要作者)報告了一種方法,可以將一種接觸類型(p型)的電阻提高到兩倍以下接觸的理論極限僅為10納米。但是,與碳納米管的n型接觸尚未達到相似的性能水平,而CMOS邏輯則需要兩種類型。

最后,需要摻雜碳納米管以增加柵極兩側的載流子數量。通過用其他元素替換晶格中的一些原子,可以在硅中完成這種摻雜。這在碳納米管中是行不通的,因為它將破壞結構的電子能力。相反,碳納米管晶體管使用的是靜電摻雜。在此,有意操縱介電層的成分以將電子捐贈給納米管或將其抽出。黃漢森表示,他的學生Rebecca Park在該層中使用氧化鉬取得了良好的效果。

他說:“我們感到非常興奮,因為我們正在一步一步地將所有這些難題都擊倒?!?“下一步就是將它們放在一起……如果我們可以將所有這些結合起來,我們將擊敗硅?!?br /> 責編AJX

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 半導體
    +關注

    關注

    339

    文章

    30784

    瀏覽量

    264517
  • 晶體管
    +關注

    關注

    78

    文章

    10396

    瀏覽量

    147884
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    探索BFU520Y:雙NPN寬帶射頻晶體管的卓越性能

    探索BFU520Y:雙NPN寬帶射頻晶體管的卓越性能 在射頻晶體管的領域中,NXP的BFU520Y脫穎而出,成為高速、低噪聲應用的理想之選。今天,我們就來深入剖析這款雙NPN寬帶
    的頭像 發(fā)表于 12-30 17:35 ?1251次閱讀

    探索Broadcom HLPT-B3x0-00000NPN光電晶體管的卓越性能

    探索Broadcom HLPT-B3x0-00000NPN光電晶體管的卓越性能 在電子設備的設計中,選擇合適的光電晶體管至關重要。今天,我們來深入了解一下Broadcom
    的頭像 發(fā)表于 12-30 11:40 ?607次閱讀

    晶體管入門:BJT 與 MOSFET 的控制差異#晶體管 #BJT #MOSFET? #場效應 #電子放大

    晶體管
    安泰小課堂
    發(fā)布于 :2025年12月05日 17:20:57

    MUN5136數字晶體管技術解析與應用指南

    onsemi MUN5136數字晶體管旨在取代單個器件及其外部電阻偏置網絡。這些數字晶體管包含一個晶體管和一個單片偏置網絡,單片偏置網絡由兩個電阻器組成,一個是串聯基極電阻器,另一個是
    的頭像 發(fā)表于 11-24 16:27 ?781次閱讀
    MUN5136數字<b class='flag-5'>晶體管</b>技術解析與應用指南

    英飛凌功率晶體管的短路耐受性測試

    本文將深入探討兩種備受矚目的功率晶體管——英飛凌的 CoolGaN(氮化鎵高電子遷移率晶體管)和 OptiMOS 6(基場效應晶體管),在極端短路條件下的表現。通過一系列嚴謹的測試,
    的頭像 發(fā)表于 10-07 11:55 ?3213次閱讀
    英飛凌功率<b class='flag-5'>晶體管</b>的短路耐受性測試

    多值電場型電壓選擇晶體管結構

    多值電場型電壓選擇晶體管結構 為滿足多進制邏輯運算的需要,設計了一款多值電場型電壓選擇晶體管??刂贫M制電路通斷需要二進制邏輯門電路,實際上是對電壓的一種選擇,而傳統二進制邏輯門電路通常比較復雜
    發(fā)表于 09-15 15:31

    晶體管架構的演變過程

    芯片制程從微米級進入2納米時代,晶體管架構經歷了從 Planar FET 到 MBCFET的四次關鍵演變。這不僅僅是形狀的變化,更是一次次對物理極限的挑戰(zhàn)。從平面晶體管到MBCFET,每一次架構演進到底解決了哪些物理瓶頸呢?
    的頭像 發(fā)表于 07-08 16:28 ?2324次閱讀
    <b class='flag-5'>晶體管</b>架構的演變過程

    下一代高速芯片晶體管解制造問題解決了!

    先進的晶體管架構,是納米晶體管(Nanosheet FET)的延伸和發(fā)展,主要用于實現更小的晶體管尺寸和更高的集成密度,以滿足未來半導體工藝中對微縮的需求。叉片
    發(fā)表于 06-20 10:40

    薄膜晶體管技術架構與主流工藝路線

    導語薄膜晶體管(TFT)作為平板顯示技術的核心驅動元件,通過材料創(chuàng)新與工藝優(yōu)化,實現了從傳統非晶向氧化物半導體、柔性電子的技術跨越。本文將聚焦于薄膜晶體管制造技術與前沿發(fā)展。
    的頭像 發(fā)表于 05-27 09:51 ?2951次閱讀
    薄膜<b class='flag-5'>晶體管</b>技術架構與主流工藝路線

    什么是晶體管?你了解多少?知道怎樣工作的嗎?

    是關于晶體管的詳細解析: 一、核心定義與歷史背景 ?定義?: 晶體管利用半導體材料(如、鍺)的特性,通過輸入信號(電流或電壓)控制輸出電流,實現信號放大或電路通斷。 ?發(fā)明?: 1947年由?貝爾實驗室?的肖克利(Shockl
    的頭像 發(fā)表于 05-16 10:02 ?4610次閱讀

    ZSKY-D882-SOT-89-3L NPN功率晶體管規(guī)格書

    電子發(fā)燒友網站提供《ZSKY-D882-SOT-89-3L NPN功率晶體管規(guī)格書.pdf》資料免費下載
    發(fā)表于 05-14 17:21 ?0次下載

    ZSKY -DTA114YE PNP外延平面數字晶體管規(guī)格書

    電子發(fā)燒友網站提供《ZSKY -DTA114YE PNP外延平面數字晶體管規(guī)格書.pdf》資料免費下載
    發(fā)表于 05-13 17:03 ?0次下載

    多值電場型電壓選擇晶體管結構

    多值電場型電壓選擇晶體管結構 為滿足多進制邏輯運算的需要,設計了一款多值電場型電壓選擇晶體管。控制二進制電路通斷需要二進制邏輯門電路,實際上是對電壓的一種選擇,而傳統二進制邏輯門電路通常比較復雜
    發(fā)表于 04-15 10:24

    晶體管電路設計(下)

    晶體管,FET和IC,FET放大電路的工作原理,源極接地放大電路的設計,源極跟隨器電路設計,FET低頻功率放大器的設計與制作,柵極接地放大電路的設計,電流反饋型OP放大器的設計與制作,進晶體管
    發(fā)表于 04-14 17:24

    晶體管柵極多晶摻雜的原理和必要性

    本文介紹了多晶作為晶體管的柵極摻雜的原理和必要性。
    的頭像 發(fā)表于 04-02 09:22 ?2818次閱讀
    <b class='flag-5'>晶體管</b>柵極多晶<b class='flag-5'>硅</b>摻雜的原理和必要性