91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速電路布局布線具體的七個(gè)技術(shù)面

GReq_mcu168 ? 來源:玩轉(zhuǎn)單片機(jī) ? 作者:玩轉(zhuǎn)單片機(jī) ? 2021-01-20 16:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速電路設(shè)計(jì),工程師需要掌握哪些知識(shí)技能呢?下面以具體的七個(gè)技術(shù)面,為大家詳細(xì)敘述一一解答:

01

電源布局布線相關(guān)

數(shù)字電路很多時(shí)候需要的電流是不連續(xù)的,所以對(duì)一些高速器件就會(huì)產(chǎn)生浪涌電流。如果電源走線很長(zhǎng),則由于浪涌電流的存在進(jìn)而會(huì)導(dǎo)致高頻噪聲,而此高頻噪聲會(huì)引入到其他信號(hào)中去。而在高速電路中必然會(huì)存在寄生電感和寄生電阻以及寄生電容,因此該高頻噪聲最終會(huì)耦合其他電路當(dāng)中,而由于寄生電感的存在也會(huì)導(dǎo)致走線可以承受的最大浪涌電流的能力下降,進(jìn)而導(dǎo)致有部分壓降,有可能會(huì)使電路失能。所以在數(shù)字器件前面加上旁路電容就顯得尤為重要。電容越大,其在傳輸能量上是受限于傳輸速率的,所以一般會(huì)結(jié)合一個(gè)大電容和一個(gè)小電容一起,來滿足全頻率范圍內(nèi)。

cad7cc9a-59c3-11eb-8b86-12bb97331649.png

cb333c06-59c3-11eb-8b86-12bb97331649.png

避免熱點(diǎn)產(chǎn)生:信號(hào)過孔會(huì)在電源層和底層產(chǎn)生voids。所以不合理的放置過孔很有可能會(huì)使電源或者地平面某些區(qū)域的電流密度增加。而這些電流密度增加的地方我們稱之為熱點(diǎn)。

所以,我們?cè)谠O(shè)置過孔的時(shí)候要極力避免這種情況發(fā)生,以免平面被割裂,最終導(dǎo)致EMC的問題產(chǎn)生。通常最好的避免熱點(diǎn)的辦法就是網(wǎng)狀式的放置過孔,如此電流密度均勻,同時(shí)平面不會(huì)隔離,回流路徑就不會(huì)過長(zhǎng),也就不會(huì)產(chǎn)生EMC的問題。

cb59790c-59c3-11eb-8b86-12bb97331649.png

02

走線的彎曲方式

在布高速信號(hào)線時(shí),信號(hào)線應(yīng)盡量避免彎曲。如果不得不彎曲走線,則不要銳角或者直角走線,而是應(yīng)該用鈍角走線。

cb7960a0-59c3-11eb-8b86-12bb97331649.png

在布高速信號(hào)線時(shí),我們經(jīng)常通過走蛇形線來實(shí)現(xiàn)等長(zhǎng),同樣的蛇形線也其實(shí)一種走線的彎曲。線寬,間距,以及彎曲方式都應(yīng)該做合理的選擇,間距應(yīng)滿足4W/1.5W規(guī)則的。

cb875eee-59c3-11eb-8b86-12bb97331649.png

03

信號(hào)的接近度

高速信號(hào)線之間如果距離太近,很容易產(chǎn)生串?dāng)_。有些時(shí)候,因?yàn)椴季?、板框尺寸等原因,?dǎo)致我們?cè)诓几咚傩盘?hào)線之間的距離超過了我們的最低要求距離,那我們只能在靠近其瓶頸的地方盡量加大高速信號(hào)線之間的距離。其實(shí)如果空間足夠容許,則盡量加大兩高速信號(hào)線之間的距離。

cb979458-59c3-11eb-8b86-12bb97331649.png

04

走線stubs

長(zhǎng)的stub線就相當(dāng)于一個(gè)天線,處理不當(dāng)會(huì)產(chǎn)生很嚴(yán)重的EMC的問題。同時(shí)stub線也會(huì)造成反射,降低信號(hào)的完整度。通常在高速信號(hào)線上面添加上拉或者下拉電阻的時(shí)候,會(huì)最容易產(chǎn)生stub線,而一般處理stub線的將走線可以菊花走線。根據(jù)經(jīng)驗(yàn)可知,如果stub線的長(zhǎng)度大于1/10波長(zhǎng)就可以當(dāng)做一個(gè)天線了,此時(shí)就會(huì)成為一個(gè)問題。

cbbdfc10-59c3-11eb-8b86-12bb97331649.png

05

阻抗不連續(xù)

走線的阻抗值一般取決于其線寬以及該走線與參考平面之間的距離。走線越寬,其阻抗越小。而在一些接口端子也器件的焊盤,其原理同樣適用。當(dāng)一個(gè)接口端子的焊盤和一根高速信號(hào)線連接時(shí),如果此時(shí)焊盤特別大,而高速信號(hào)線特別窄,大焊盤則阻抗小,而窄的走線必然是大阻抗,在這種情況下就會(huì)出現(xiàn)阻抗不連續(xù),阻抗不連續(xù)就會(huì)產(chǎn)生信號(hào)反射。所以一般為了解決這個(gè)問題,都是在接口端子或者器件的大焊盤下面放置一個(gè)禁布銅皮,同時(shí)在另外一層放置該焊盤的參考平面,進(jìn)而加大阻抗,使阻抗連續(xù)。

cbf58f2c-59c3-11eb-8b86-12bb97331649.png

過孔是另外一種會(huì)產(chǎn)生阻抗不連續(xù)的源頭。為了最小化這種效應(yīng),在內(nèi)層和過孔連接的不需要的銅皮應(yīng)該去除。而這樣的操作其實(shí)可以在設(shè)計(jì)的時(shí)候通過CAD工具來消除或者聯(lián)系溝通PCB加工產(chǎn)假來消除不需要的銅皮,保證阻抗的連續(xù)性。

cc063638-59c3-11eb-8b86-12bb97331649.png

06

差分信號(hào)

高速差分信號(hào)線我們必須保證等寬、等間距來實(shí)現(xiàn)特定的差分阻抗值。所以在布差分信號(hào)線的時(shí)候盡量保證對(duì)稱。

cc151b1c-59c3-11eb-8b86-12bb97331649.png

在差分線對(duì)內(nèi)禁止布置過孔或者元器件,如果在差分線對(duì)內(nèi)放置了過孔或者器件會(huì)產(chǎn)生EMC問題同時(shí)也會(huì)導(dǎo)致阻抗不連續(xù)。

cc6ad6d8-59c3-11eb-8b86-12bb97331649.png

有時(shí)候,一些高速差分信號(hào)線需要串接耦合電容。該耦合電容同樣需要對(duì)稱布置,同時(shí)該耦合電容的封裝不能過大,推薦使用0402,0603也可以接受,0805以上的電容或者并排電容最好不要使用。

cce7ecb8-59c3-11eb-8b86-12bb97331649.png

通常,過孔會(huì)產(chǎn)生巨大的阻抗不連續(xù),所以對(duì)于高速差分信號(hào)線對(duì)則盡量減少過孔,如果要使用過孔則對(duì)稱布置。

cd1ea56e-59c3-11eb-8b86-12bb97331649.png

07

等長(zhǎng)

在一些高速信號(hào)接口,一般如總線等需要考慮其個(gè)信號(hào)線之間的到達(dá)時(shí)間以及時(shí)滯誤差。例如,在一組高速平行總線中的所以數(shù)據(jù)信號(hào)線其到達(dá)時(shí)間,必須保證在一定的時(shí)滯誤差以內(nèi),從來來保證其建立時(shí)間和保持時(shí)間的一致性。為了滿足這一需求,我們必須要考慮等長(zhǎng)。

而高速差分信號(hào)線對(duì)兩信號(hào)線必須保證嚴(yán)格的時(shí)滯,否則很有可能通訊失敗。故為了滿足這一要求,可以通過蛇形線來實(shí)現(xiàn)等長(zhǎng),進(jìn)而滿足時(shí)滯要求。

cd2c54b6-59c3-11eb-8b86-12bb97331649.png

蛇形線一般應(yīng)該布置在失長(zhǎng)的源頭處,而不是遠(yuǎn)端。在源頭處才能保證差分線的正負(fù)端的信號(hào)在大部分時(shí)間內(nèi)都是同步傳輸?shù)摹?/p>

cd39b3a4-59c3-11eb-8b86-12bb97331649.png

走線彎曲處是產(chǎn)生失長(zhǎng)的源頭之一。對(duì)于走線彎曲處,其實(shí)現(xiàn)等長(zhǎng)的應(yīng)靠近彎曲處(<=15mm)

cd934d06-59c3-11eb-8b86-12bb97331649.png

如果有兩個(gè)走線彎曲,且兩者之間的距離<15mm,故此時(shí)兩者的失長(zhǎng)會(huì)互相補(bǔ)償,故此時(shí)不用再做等長(zhǎng)處理。

cda0a01e-59c3-11eb-8b86-12bb97331649.png

對(duì)于不同部分的高速差分信號(hào)線,應(yīng)分別獨(dú)立等長(zhǎng)。過孔,串接耦合電容以及接口端子都會(huì)是高速差分信號(hào)線分成兩部分,所以這個(gè)時(shí)候要特別注意。一定要分別等長(zhǎng)。因?yàn)楹芏?a href="http://www.makelele.cn/v/tag/1053/" target="_blank">EDA軟件在DRC的時(shí)候都只關(guān)注整個(gè)走線是否失長(zhǎng)。

cdf1a662-59c3-11eb-8b86-12bb97331649.png

對(duì)于如LVDS顯示器件等接口,會(huì)同時(shí)存在數(shù)對(duì)差分對(duì),且差分對(duì)之間的時(shí)序要求一般都會(huì)特別嚴(yán)格,時(shí)滯要求特別小,所以,對(duì)于此類差分信號(hào)對(duì)我們要求一般在同一平面內(nèi)進(jìn)行補(bǔ)償。因?yàn)椴煌瑢拥男盘?hào)傳輸速度是不同的。

ce010e4a-59c3-11eb-8b86-12bb97331649.png

有些EDA軟件在計(jì)算走線長(zhǎng)度時(shí),會(huì)將焊盤內(nèi)部的走線也會(huì)計(jì)算在長(zhǎng)度之內(nèi),如果此時(shí)進(jìn)行長(zhǎng)度補(bǔ)償,最終實(shí)際結(jié)果會(huì)失長(zhǎng)。所以此時(shí)要特別注意,在使用一些EDA的軟件的時(shí)候。

ce29592c-59c3-11eb-8b86-12bb97331649.png

在任何時(shí)候,如果可以就一定選擇對(duì)稱出線進(jìn)而避免需要最終為了等長(zhǎng)而進(jìn)行蛇形走線。

ce391b78-59c3-11eb-8b86-12bb97331649.png

如果空間容許,盡量在短的差分線源頭處加一個(gè)小的回環(huán)來實(shí)現(xiàn)補(bǔ)償,而不是通過蛇形線來補(bǔ)償。

ce8ac6bc-59c3-11eb-8b86-12bb97331649.png

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電容
    +關(guān)注

    關(guān)注

    100

    文章

    6492

    瀏覽量

    159512
  • 數(shù)字電路
    +關(guān)注

    關(guān)注

    193

    文章

    1657

    瀏覽量

    83383
  • 高速電路
    +關(guān)注

    關(guān)注

    8

    文章

    169

    瀏覽量

    24892

原文標(biāo)題:7個(gè)高速電路布局布線必知的事情

文章出處:【微信號(hào):mcu168,微信公眾號(hào):硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    深入探討PCB布局布線的專業(yè)設(shè)計(jì)要點(diǎn)與常見挑戰(zhàn)

    本文深入探討PCB布局布線的專業(yè)設(shè)計(jì)要點(diǎn)與常見挑戰(zhàn),并介紹上海創(chuàng)馨科技如何憑借資深團(tuán)隊(duì)與豐富經(jīng)驗(yàn),為客戶提供從精密布局、優(yōu)化布線到生產(chǎn)制造的一站式高可靠性PCB解決方案。
    的頭像 發(fā)表于 01-04 15:29 ?285次閱讀

    電子產(chǎn)品生產(chǎn)中的電路布線設(shè)計(jì)與激光焊錫的關(guān)系

    紫宸激光焊錫應(yīng)用ApplicationofVilaserSoldering高效節(jié)能綠色環(huán)保行業(yè)領(lǐng)先電子產(chǎn)品的生產(chǎn)中,電路布線設(shè)計(jì)和激光焊錫技術(shù)是兩個(gè)關(guān)鍵環(huán)節(jié),直接影響產(chǎn)品的性能、可靠
    的頭像 發(fā)表于 11-19 16:29 ?265次閱讀
    電子產(chǎn)品生產(chǎn)中的<b class='flag-5'>電路</b>板<b class='flag-5'>布線</b>設(shè)計(jì)與激光焊錫的關(guān)系

    PCB布局布線的相關(guān)基本原理和設(shè)計(jì)技巧

    殊的電路中起到一個(gè)分布參數(shù)的LC濾波器的作用。 11、[問]在設(shè)計(jì)PCB時(shí),如何考慮電磁兼容性EMC/EMI,具體需要考慮哪些方面?采取哪些措施? [答] 好的EMI/EMC 設(shè)計(jì)必須一開始
    發(fā)表于 11-14 06:11

    高速數(shù)字電路設(shè)計(jì)與安裝技巧

    特性,旁路電容器的作用及其最佳容量,布線電感的降低方法.傳輸線路的阻抗調(diào)整方法.印制電路板圖形的阻抗設(shè)計(jì).不產(chǎn)生噪聲的高速電路及印制電路板的
    發(fā)表于 09-06 15:21

    高速接口布局指南

    隨著現(xiàn)代總線接口頻率越來越高,必須謹(jǐn)慎設(shè)計(jì)印刷電路板(PCB)的布局,以確保解決方案的可靠性。 獲取完整文檔資料可下載附件哦?。。?! 如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評(píng)論支持一下哦~
    發(fā)表于 08-20 16:34

    USB3.0 電路布局指南

    該文章介紹USB3.0的布局布線要求及走線規(guī)范
    發(fā)表于 08-19 16:50 ?2次下載

    如何理解芯片設(shè)計(jì)中的后端布局布線

    后端布局布線(Place and Route,PR)是集成電路設(shè)計(jì)中的一個(gè)重要環(huán)節(jié),它主要涉及如何在硅片上合理地安排電路元器件的位置,并通過
    的頭像 發(fā)表于 08-15 17:33 ?1447次閱讀

    成功使用工業(yè)化超聲波清洗設(shè)備的七個(gè)實(shí)用技巧

    成功使用工業(yè)化超聲波清洗設(shè)備的七個(gè)實(shí)用技巧工業(yè)化超聲波清洗設(shè)備在現(xiàn)代制造業(yè)中起到至關(guān)重要的作用,但要充分發(fā)揮它們的效能,需要掌握一些實(shí)用技巧。本文將為您介紹成功使用工業(yè)化超聲波清洗設(shè)備的七個(gè)實(shí)用技巧
    的頭像 發(fā)表于 06-25 17:33 ?677次閱讀
    成功使用工業(yè)化超聲波清洗設(shè)備的<b class='flag-5'>七個(gè)</b>實(shí)用技巧

    高速PCB布局/布線的原則

    層三、網(wǎng)格中添加過孔避免熱點(diǎn)四、路由高速信號(hào)135°走線彎曲五、增加瓶頸區(qū)域外的線距離六、增加菊花鏈路(避免長(zhǎng)存根)、差分布線原則八、正和負(fù)信號(hào)間的緊密延遲偏差
    的頭像 發(fā)表于 05-28 19:34 ?2398次閱讀
    <b class='flag-5'>高速</b>PCB<b class='flag-5'>布局</b>/<b class='flag-5'>布線</b>的原則

    高層數(shù)層疊結(jié)構(gòu)PCB的布線策略

    高層數(shù) PCB 的布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號(hào),從低速數(shù)字接口到具有不同信號(hào)完整性要求的多個(gè)高速數(shù)字接口。從
    的頭像 發(fā)表于 05-07 14:50 ?1670次閱讀
    高層數(shù)層疊結(jié)構(gòu)PCB的<b class='flag-5'>布線</b>策略

    高速PCB板的電源布線設(shè)計(jì)

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進(jìn)入新的時(shí)代后,這對(duì)于PCB板的設(shè)計(jì)提出了更高的要求。本文正是基于這種背景下,對(duì)高速PCB設(shè)計(jì)中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    技術(shù)資料—PCB設(shè)計(jì)規(guī)范

    本 PCB 設(shè)計(jì)規(guī)范包括:PCB 布線布局、電路設(shè)計(jì)、機(jī)殼、器件選型、系統(tǒng)、線纜與接插件。 按部位分類 技術(shù)規(guī)范內(nèi)容 1 PCB 布線
    發(fā)表于 04-25 17:24

    如何布線才能降低MDDESD風(fēng)險(xiǎn)?PCB布局的抗干擾設(shè)計(jì)技巧

    在現(xiàn)代電子產(chǎn)品日益集成化、小型化的趨勢(shì)下,MDDESD(靜電二極管)防護(hù)設(shè)計(jì)變得至關(guān)重要。除了元器件選型,PCB的布線布局也是影響ESD抗擾性能的關(guān)鍵因素。作為FAE,本文將結(jié)合實(shí)戰(zhàn)經(jīng)驗(yàn),分享一些
    的頭像 發(fā)表于 04-25 09:43 ?786次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風(fēng)險(xiǎn)?PCB<b class='flag-5'>布局</b>的抗干擾設(shè)計(jì)技巧

    解決噪聲問題試試從PCB布局布線入手

    噪聲問題是每位電路板設(shè)計(jì)師都會(huì)聽到的四個(gè)字。為了解決噪聲問題,往往要花費(fèi)數(shù)小時(shí)的時(shí)間進(jìn)行實(shí)驗(yàn)室測(cè)試,以便揪出元兇,但最終卻發(fā)現(xiàn),噪聲是由開關(guān)電源的布局不當(dāng)而引起的。解決此類問題可能需要設(shè)計(jì)新的
    發(fā)表于 04-22 09:46

    電子產(chǎn)品生產(chǎn)中的電路布線設(shè)計(jì)

    電子產(chǎn)品的生產(chǎn)中,電路布線設(shè)計(jì)和激光焊錫技術(shù)是兩個(gè)關(guān)鍵環(huán)節(jié),直接影響產(chǎn)品的性能、可靠性和生產(chǎn)效率。
    的頭像 發(fā)表于 03-18 14:31 ?1015次閱讀
    電子產(chǎn)品生產(chǎn)中的<b class='flag-5'>電路</b>板<b class='flag-5'>布線</b>設(shè)計(jì)