91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速PCB布線經(jīng)驗(yàn)分享

電子設(shè)計(jì) ? 來源:電子設(shè)計(jì) ? 作者:電子設(shè)計(jì) ? 2022-02-12 10:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、3點(diǎn)以上連線,盡量讓線依次通過各點(diǎn),便于測試,線盡量短

2、引腳之間盡量不要放線,特別是集成電路引腳之間和周圍。

3、不同層之間的線盡量不要平行,以免形成實(shí)際上的電容。

4、布線盡量是直線,或45度折線,避免產(chǎn)生電磁輻射。

5、地線、電源線至少10-15mil以上(對邏輯電路)。

6、盡量讓鋪地線連在一起,增大接地面積。線與線之間盡量整齊。

7、注意元件排放均勻,以便安裝、插件、焊接操作。文字排放在當(dāng)前字符層,位置合理,注意朝向,避免被遮擋,便于生產(chǎn)。

8、元件排放多考慮結(jié)構(gòu),貼片元件有正負(fù)極應(yīng)在封裝和最后標(biāo)明,避免空間沖突。

9、目前印制板可作4—5mil的布線,但通常作6mil線寬,8mil線距,12/20mil焊盤。布線應(yīng)考慮灌入電流等的影響。

10、功能塊元件盡量放在一起,斑馬條等LCD附近元件不能靠之太近。

11、過孔要涂綠油(置為負(fù)一倍值)。

12、電池座下最好不要放置焊盤、過空等,PAD和VIL尺寸合理。

13、布線完成后要仔細(xì)檢查每一個聯(lián)線(包括NETLABLE)是否真的連接上(可用點(diǎn)亮法)。

14、振蕩電路元件盡量*近IC,振蕩電路盡量遠(yuǎn)離天線等易受干擾區(qū)。晶振下要放接地焊盤。

15、多考慮加固、挖空放元件等多種方式,避免輻射源過多。

審核編輯:何安

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB布線
    +關(guān)注

    關(guān)注

    22

    文章

    473

    瀏覽量

    43556
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB諧振威力,不容小覷

    高速PCB諧振威力,不容小覷
    的頭像 發(fā)表于 02-03 14:31 ?106次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>諧振威力,不容小覷

    深入探討PCB布局布線的專業(yè)設(shè)計(jì)要點(diǎn)與常見挑戰(zhàn)

    本文深入探討PCB布局布線的專業(yè)設(shè)計(jì)要點(diǎn)與常見挑戰(zhàn),并介紹上海創(chuàng)馨科技如何憑借資深團(tuán)隊(duì)與豐富經(jīng)驗(yàn),為客戶提供從精密布局、優(yōu)化布線到生產(chǎn)制造的一站式高可靠性
    的頭像 發(fā)表于 01-04 15:29 ?259次閱讀

    高速PCB打樣必知:細(xì)節(jié)決定成敗,這些點(diǎn)你不能忽視!

    23年P(guān)CBA一站式行業(yè)經(jīng)驗(yàn)PCBA加工廠家今天為大家講講高速pcb打樣需要注意什么細(xì)節(jié)?高速pcb打樣需要注意的細(xì)節(jié)。在
    的頭像 發(fā)表于 12-16 09:19 ?338次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>打樣必知:細(xì)節(jié)決定成敗,這些點(diǎn)你不能忽視!

    高頻PCB布線“避坑指南”:4大核心技巧讓信號完整性提升90%

    一站式PCBA加工廠家今天為大家講講高頻PCB布線設(shè)計(jì)有什么技巧?高頻PCB設(shè)計(jì)布線技巧。高頻PCB布線
    的頭像 發(fā)表于 11-21 09:23 ?636次閱讀
    高頻<b class='flag-5'>PCB</b><b class='flag-5'>布線</b>“避坑指南”:4大核心技巧讓信號完整性提升90%

    PCB布局布線的相關(guān)基本原理和設(shè)計(jì)技巧

    ,還可作為收音機(jī)天線的電感線圈等等。如2.4G的對講機(jī)中就用作電感。 對一些信號布線長度要求必須嚴(yán)格等長,高速數(shù)字PCB板的等線長是為了使各信號的延遲差保持在一個范圍內(nèi),保證系統(tǒng)在同一周期內(nèi)讀取的數(shù)據(jù)
    發(fā)表于 11-14 06:11

    Allegro Skill布線功能之刪除Dangling介紹

    高速pcb布線完成之后,需要檢查pcb板上是否存在多余的走線、過孔以及孤島銅皮等情況,那么多余的走線以及過孔被稱為Dangling line/Dangling Vais。
    的頭像 發(fā)表于 06-25 10:03 ?2342次閱讀
    Allegro Skill<b class='flag-5'>布線</b>功能之刪除Dangling介紹

    高速PCB設(shè)計(jì)挑戰(zhàn) Allegro Skill布線功能 自動創(chuàng)建match_group

    在進(jìn)行高速PCB設(shè)計(jì)的過程中,常常會遇到一個挑戰(zhàn),那就是高速信號的時序匹配問題。為了確保信號的同步到達(dá),設(shè)計(jì)者需要對特定的高速信號組進(jìn)行等長設(shè)計(jì)。手動進(jìn)行這樣的操作可能會非常繁瑣且容易
    的頭像 發(fā)表于 06-16 11:54 ?2425次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計(jì)挑戰(zhàn)  Allegro Skill<b class='flag-5'>布線</b>功能 自動創(chuàng)建match_group

    超強(qiáng)超全布線經(jīng)驗(yàn)教程大全

    第一篇 PCB布線PCB設(shè)計(jì)中,布線是完成產(chǎn)品設(shè)計(jì)的重要步驟,可以說前面的準(zhǔn)備工作都是為它而做的, 在整個PCB中,以布 線的設(shè)計(jì)過程限
    發(fā)表于 05-29 14:38

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳布線二、信號走線下方添加公共接地
    的頭像 發(fā)表于 05-28 19:34 ?2352次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>布局/<b class='flag-5'>布線</b>的原則

    高層數(shù)層疊結(jié)構(gòu)PCB布線策略

    高層數(shù) PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號,從低速數(shù)字接口到具有不同信號完整性要求的多個高速數(shù)字接口。從
    的頭像 發(fā)表于 05-07 14:50 ?1641次閱讀
    高層數(shù)層疊結(jié)構(gòu)<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    高速PCB板的電源布線設(shè)計(jì)

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進(jìn)入新的時代后,這對于PCB板的設(shè)計(jì)提出了更高的要求。本文正是基于這種背景下,對高速PCB設(shè)計(jì)中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    如何布線才能降低MDDESD風(fēng)險?PCB布局的抗干擾設(shè)計(jì)技巧

    在現(xiàn)代電子產(chǎn)品日益集成化、小型化的趨勢下,MDDESD(靜電二極管)防護(hù)設(shè)計(jì)變得至關(guān)重要。除了元器件選型,PCB布線與布局也是影響ESD抗擾性能的關(guān)鍵因素。作為FAE,本文將結(jié)合實(shí)戰(zhàn)經(jīng)驗(yàn),分享一些
    的頭像 發(fā)表于 04-25 09:43 ?778次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風(fēng)險?<b class='flag-5'>PCB</b>布局的抗干擾設(shè)計(jì)技巧

    建議收藏,這31條PCB設(shè)計(jì)布線技巧

    相信大家在做PCB設(shè)計(jì)時,都會發(fā)現(xiàn)布線這個環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時還能體現(xiàn)出電路性能和散熱性能的好壞,以及是否可以讓器件的性能達(dá)到
    發(fā)表于 04-19 10:46

    電子產(chǎn)品更穩(wěn)定?捷多邦的高密度布線如何降低串?dāng)_影響?

    高速PCB設(shè)計(jì)中,信號完整性、串?dāng)_、信號損耗等問題直接影響電路板的性能穩(wěn)定性。隨著5G通信、服務(wù)器、高速計(jì)算、汽車電子等行業(yè)對高頻、高速信號傳輸?shù)男枨笤黾?,如何?yōu)化
    的頭像 發(fā)表于 03-21 17:33 ?901次閱讀

    GaN E-HEMTs的PCB布局經(jīng)驗(yàn)總結(jié)

    GaN E-HEMTs的PCB布局經(jīng)驗(yàn)總結(jié)
    的頭像 發(fā)表于 03-13 15:52 ?1353次閱讀
    GaN E-HEMTs的<b class='flag-5'>PCB</b>布局<b class='flag-5'>經(jīng)驗(yàn)</b>總結(jié)