91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

硬件工程師在PCB設計容易忽略的幾個EMI設計指南

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-02-10 09:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

下文是硬件工程師PCB設計早期容易忽略,卻很有用的幾個EMI設計指南,這些指南也在一些權威書刊中常常被提到。

設計指南1 :最小化電源和高頻信號電流環(huán)路面積

在設計階段,首先我們需要知道兩個要點:

1.信號電流總是回到源端(即電流路徑總是以環(huán)路的形式存在) 。

設計指南2:保持信號返回平面的完整

完整的信號返回平面能有效減少高頻信號環(huán)路的感抗,感抗越小,產生的噪聲電壓值也就越小,這就是為何要求在PCB中間層設置完整地平面的其中一個重要原因。當然,在某些情況下,由于走線的原因不得不分隔信號返回平面。然而,這種情況在多層PCB上出現(xiàn)的概率較少。另外對于單層板的情況,可以在高速信號走線周圍做包地處理,來保持信號返回路徑的完整性。

設計指南3:高速電路不要放置在連接器附近

我們常常會犯下面的錯誤,在審查或評估電路板設計過程中,由于缺乏考慮,會把高速電路放置在連接器附近,這樣導致工程師做了很多額外的濾波和屏蔽,從而增加成本和提高機器整改難度。

為什么連接器的位置如此重要?在低于三百兆赫茲的頻率下,波長大約為一米或更長。印刷電路板本身和板內走線往往是電氣小尺寸,因此輻射效率比較低。然而,與連接器相連的電纜一般較長,因此天線效應會很明顯,板內噪聲更容易通過電纜往外輻射。

另外位于連接器之間的高速電路很容易在連接器之間產生幾毫伏或更大的電位差。這些電壓可以將電流驅動到連接的電纜上,導致產品超過輻射發(fā)射要求。

設計指南4:控制信號邊沿轉換時間(上升沿和下降沿時間)

很多時候時鐘噪聲超標點不是基頻,而是由基頻衍生出來的高次諧波。通過增加時鐘邊沿的轉換時間,可以很好地控制高次諧波的能量。雖然過長的邊沿轉換時間會導致信號完整性和發(fā)熱問題,但很多時候功能和EMC效果上是需要做折衷考慮的。

控制數(shù)字信號的上升和下降時間有以下三種常用方法:

1. 改變芯片信號輸出驅動能力

2. 信號線串接電阻或鐵氧體

3. 信號線并聯(lián)電容

設計指南5:時鐘展頻

由于電子產品功能越來越多,芯片時鐘頻率也在不斷提高。對于高速時鐘來說,控制時鐘邊沿轉換率來抑制EMI所要承受的風險越來越大,此時展頻技術成為抑制電磁干擾的一個不錯的選擇。

在不改變時鐘上升沿和下降沿,保持時鐘信號波形完整性的同時,按一定的規(guī)律來控制時鐘抖動,將時鐘能量分散到一個更寬的頻段上,實現(xiàn)時鐘噪聲在頻域上的抑制。

展頻技術不僅調制時鐘源,其它的同步于時鐘源的數(shù)據(jù)、地址和控制信號,在時鐘展頻的同時也一并得以調制,整體的EMI峰值都會因此減小,所以說,時鐘展頻是系統(tǒng)級的解決方案。這是展頻技術相比其它抑制EMI措施的最大優(yōu)勢之一。

總的來說,工程師在PCB設計過程中要時時給自己腦海里面敲警鐘,在考慮如何實現(xiàn)電路功能的同時,著重關注容易產生噪聲的信號,當碰到如時鐘或PWM這類會產生高次諧波的信號時,參考上訴幾條EMI指南設計PCB,這樣產品通過EMC認證將變得更容易。

審核編輯:何安

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • emi
    emi
    +關注

    關注

    54

    文章

    3883

    瀏覽量

    135347
  • PCB設計
    +關注

    關注

    396

    文章

    4922

    瀏覽量

    95336
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    電子工程師看書的四個階段 #電子 #硬件工程師 #電子愛好者 #反轉 #揚興科技

    硬件工程師
    揚興科技
    發(fā)布于 :2026年01月17日 17:29:53

    硬件工程師都在逛的7個論壇你都知道嗎? #科普 #電子 #硬件工程師 #電子愛好者

    硬件工程師
    揚興科技
    發(fā)布于 :2025年12月25日 18:32:00

    電子工程師硬件設計開發(fā)指南

    電子工程師硬件設計開發(fā)指南 作為電子工程師硬件設計開發(fā)過程中,規(guī)范的文檔和清晰的設計思路至關
    的頭像 發(fā)表于 12-10 15:05 ?583次閱讀

    硬件工程師面試必會:10個核心考點#硬件設計 #硬件工程師 #電路設計 #電路設計

    硬件工程師
    安泰小課堂
    發(fā)布于 :2025年09月23日 18:00:33

    【華秋DFM】V4.6正式上線:工程師PCB設計“好搭子”來了!

    作為深耕PCB設計檢查的專業(yè)工具,華秋DFM歷經多年迭代,已從最初的基礎設計檢查工具發(fā)展為覆蓋全流程的智能制造解決方案。通過持續(xù)優(yōu)化 1200+細項檢查規(guī)則 ,累計服務 超40萬工程師用戶 ,成為
    發(fā)表于 05-22 16:07

    問,成為硬件工程師需要幾只手?#硬件工程師 #YXC晶振 #揚興科技 #搞笑

    硬件工程師
    揚興科技
    發(fā)布于 :2025年04月25日 17:15:37

    硬件工程師手冊(全套)

    §1.2.1 硬件工程師職責 一個技術領先、運行可靠的硬件平臺是公司產品質量的基礎,硬件工程師職 責神圣,責任重大。yf-f4-06-
    發(fā)表于 04-22 15:05

    從“設計到生產”的蛻變:華秋DFM如何讓工程師們“輕松上陣”?

    如何找到 設計與生產的橋梁 ,讓PCB制造更簡單呢? PCB設計助手——健康體檢專家 傳統(tǒng)流程中,PCB設計完成后,工程師需要手動檢查設計
    發(fā)表于 04-16 15:57

    PCB設計容易遇到的問題

    印制電路板(PCB)設計是電子產品開發(fā)中的關鍵環(huán)節(jié),其質量直接影響產品的性能和可靠性。下面將分享幾個PCB設計容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?1168次閱讀

    硬件工程師:回答我!#回答我 #硬件工程師 #YXC晶振 #揚興科技

    硬件工程師
    揚興科技
    發(fā)布于 :2025年03月25日 18:46:59

    華為技術資料合集(硬件開發(fā)/C語言/PCB設計/天線通信)

    本帖最后由 yuu_cool 于 2025-3-17 09:54 編輯 本資料內容介紹:包含 華為硬件工程師手冊_全(159頁), 華為C語言編程規(guī)范, 華為PCB設計規(guī)范, 華為PC
    發(fā)表于 03-17 09:54