91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【紫光同創(chuàng)國產(chǎn)FPGA教程】【第五章】串口收發(fā)實驗

FPGA技術(shù)專欄 ? 來源:芯驛電子科技 ? 作者:芯驛電子科技 ? 2021-02-04 13:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

原創(chuàng)聲明:

本原創(chuàng)教程由芯驛電子科技(上海)有限公司(ALINX)創(chuàng)作,版權(quán)歸本公司所有,如需轉(zhuǎn)載,需授權(quán)并注明出處(alinx.com)。

適用于板卡型號:

PGL22G/PGL12G

1. 文檔簡介

本文主要講解如何編寫FPGA串口通信的收發(fā)程序,在程序中使用了狀態(tài)機,是學習狀態(tài)機的重要實驗。

2. 實驗環(huán)境

  • 開發(fā)板

  • 串口調(diào)試助手

3. 實驗原理

3.1 串口通信簡介

本文所述的串口指異步串行通信,異步串行是指UART(Universal Asynchronous Receiver/Transmitter),通用異步接收/發(fā)送。UART是一個并行輸入成為串行輸出的芯片,通常集成在主板上。UART包含TTL電平的串口和RS232電平的串口。 TTL電平是3.3V的,而RS232是負邏輯電平,它定義+5~+12V為低電平,而-12~-5V為高電平,MDS2710、MDS SD4、EL805等是RS232接口,EL806有TTL接口。

串行接口按電氣標準及協(xié)議來分包括RS-232-C、RS-422、RS485等。RS-232-C、RS-422與RS-485標準只對接口的電氣特性做出規(guī)定,不涉及接插件、電纜或協(xié)議。

開發(fā)板的串口通信通過USB轉(zhuǎn)串口方式,主要是解決很多人電腦不帶串口接口的問題,所以這里不涉及到電氣協(xié)議標準,用法和TTL電平串口類似。FPGA芯片使用2個IO口和USB轉(zhuǎn)串口芯片CP2102相連

pIYBAGAY4eeADCSsAAB2rq6b7Ek854.jpg

開發(fā)板USB轉(zhuǎn)串口部分

3.2 異步串口通信協(xié)議

消息幀從一個低位起始位開始,后面是7個或8個數(shù)據(jù)位,一個可用的奇偶位和一個或幾個高位停止位。接收器發(fā)現(xiàn)開始位時它就知道數(shù)據(jù)準備發(fā)送,并嘗試與發(fā)送器時鐘頻率同步。如果選擇了奇偶校驗,UART就在數(shù)據(jù)位后面加上奇偶位。奇偶位可用來幫助錯誤校驗。在接收過程中,UART從消息幀中去掉起始位和結(jié)束位,對進來的字節(jié)進行奇偶校驗,并將數(shù)據(jù)字節(jié)從串行轉(zhuǎn)換成并行。UART 傳輸時序如下圖所示:

o4YBAGAY4eeAQeAbAACfK7PW-bI146.jpg

從波形上可以看出起始位是低電平,停止位和空閑位都是高電平,也就是說沒有數(shù)據(jù)傳輸時是高電平,利用這個特點我們可以準確接收數(shù)據(jù),當一個下降沿事件發(fā)生時,我們認為將進行一次數(shù)據(jù)傳輸。

3.3 關(guān)于波特率

常見的串口通信波特率有2400 、9600、115200等,發(fā)送和接收波特率必須保持一致才能正確通信。波特率是指1秒最大傳輸?shù)臄?shù)據(jù)位數(shù),包括起始位、數(shù)據(jù)位、校驗位、停止位。假如通信波特率設(shè)定為9600,那么一個數(shù)據(jù)位的時間長度是1/9600秒。

4. 程序設(shè)計

4.1 接收模塊設(shè)計

串口接收模塊是個參數(shù)化可配置模塊,參數(shù)“CLK_FRE”定義接收模塊的系統(tǒng)時鐘頻率,單位是Mhz,參數(shù)“BAUD_RATE”是波特率。接收狀態(tài)機狀態(tài)轉(zhuǎn)換圖如下:

pIYBAGAY4eiAH5QIAAAYzAjClXI855.jpg

“S_IDLE”狀態(tài)為空閑狀態(tài),上電后進入“S_IDLE”,如果信號“rx_pin”有下降沿,我們認為是串口的起始位,進入狀態(tài)“S_START”,等一個BIT時間起始位結(jié)束后進入數(shù)據(jù)位接收狀態(tài)“S_REC_BYTE”,本實驗中數(shù)據(jù)位設(shè)計是8位,接收完成以后進入“S_STOP”狀態(tài),在“S_STOP”沒有等待一個BIT周期,只等待了半個BIT時間,這是因為如果等待了一個周期,有可能會錯過下一個數(shù)據(jù)的起始位判斷,最后進入“S_DATA”狀態(tài),將接收到的數(shù)據(jù)送到其他模塊。在這個模塊我們提一點:為了滿足采樣定理,在接受數(shù)據(jù)時每個數(shù)據(jù)都在波特率計數(shù)器的時間中點進行采樣,以避免數(shù)據(jù)出錯的情況:

//receiveserialdatabitdataalways@(posedgeclkornegedgerst_n)begin
	if(rst_n==1'b0)
		rx_bits<=8'd0;
	elseif(state?==?S_REC_BYTE?&&?cycle_cnt?==?CYCLE/2-1)
		rx_bits[bit_cnt]<=?rx_pin;
	else
		rx_bits?<=?rx_bits;end

注意:本實驗沒有設(shè)計奇偶校驗位。

信號名稱 方向 寬度(bit) 說明
clk in 1 系統(tǒng)時鐘
rst_n in 1 異步復位,低電平復位
rx_data out 8 接收到的串口數(shù)據(jù)(8位數(shù)據(jù))
rx_data_valid out 1 接收到的串口數(shù)據(jù)有效(高有效)
rx_data_ready in 1 可以接收數(shù)據(jù),當rx_data_ready和rx_data_valid都為高時數(shù)據(jù)送出
rx_pin in 1 串口接收數(shù)據(jù)輸入

串口接收模塊端口

4.2 發(fā)送模塊設(shè)計

發(fā)送模式設(shè)計和接收模塊相似,也是使用狀態(tài)機,狀態(tài)轉(zhuǎn)換圖如下:

o4YBAGAY4eiAJSObAAAUvLYchQQ496.jpg

上電后進入“S_IDLE”空閑狀態(tài),如果有發(fā)送請求,進入發(fā)送起始位狀態(tài)“S_START”,起始位發(fā)送完成后進入發(fā)送數(shù)據(jù)位狀態(tài)“S_SEND_BYTE”,數(shù)據(jù)位發(fā)送完成后進入發(fā)送停止位狀態(tài)“S_STOP”,停止位發(fā)送完成后又進入空閑狀態(tài)。在數(shù)據(jù)發(fā)送模塊中,從頂層模塊寫入的數(shù)據(jù)直接傳遞給寄存器‘tx_reg’,并通過‘tx_reg’寄存器模擬串口傳輸協(xié)議在狀態(tài)機的條件轉(zhuǎn)換下進行數(shù)據(jù)傳送:

always@(posedgeclkornegedgerst_n)begin
	if(rst_n==1'b0)
		tx_reg<=1'b1;
	else
		case(state)
			S_IDLE,S_STOP:
				tx_reg?<=1'b1;
			S_START:
				tx_reg?<=1'b0;
			S_SEND_BYTE:
				tx_reg?<=?tx_data_latch[bit_cnt];
			default:
				tx_reg?<=1'b1;
		endcaseend	
信號名稱 方向 寬度(bit) 說明
clk in 1 系統(tǒng)時鐘
rst_n in 1 異步復位,低電平復位
tx_data in 8 要發(fā)送的串口數(shù)據(jù)(8位數(shù)據(jù))
tx_data_valid in 1 發(fā)送的串口數(shù)據(jù)有效(高有效)
tx_data_ready out 1 可以發(fā)送數(shù)據(jù),當tx_data_ready和tx_data_valid都為高時數(shù)據(jù)被發(fā)送
tx_pin out 1 串口發(fā)送數(shù)據(jù)發(fā)送

串口發(fā)送模塊端口

4.3 測試程序

測試程序設(shè)計FPGA為1秒向串口發(fā)送一次“HELLO ALINX\r\n”,不發(fā)送期間,如果接受到串口數(shù)據(jù),直接把接收到的數(shù)據(jù)送到發(fā)送模塊再返回?!癨r\n”,在這里和C語言中表示一致,都是回車換行。

測試程序分別例化了發(fā)送模塊和接收模塊,同時將參數(shù)傳遞進去,波特率設(shè)置為115200。

always@(posedgesys_clkornegedgerst_n)begin
	if(rst_n==1'b0)
	begin
		wait_cnt<=32'd0;
		tx_data?<=8'd0;
		state?<=?IDLE;
		tx_cnt?<=8'd0;
		tx_data_valid?<=1'b0;
	end
	else
	case(state)
		IDLE:
			state?<=?SEND;
		SEND:
		begin
			wait_cnt?<=32'd0;
			tx_data?<=?tx_str;

			if(tx_data_valid?==1'b1&&?tx_data_ready?==1'b1&&?tx_cnt?<8'd12)//Send?12?bytes?data			begin
				tx_cnt?<=?tx_cnt?+8'd1;//Send?data?counter			end
			elseif(tx_data_valid?&&?tx_data_ready)//last?byte?sent?is?complete			begin
				tx_cnt?<=8'd0;
				tx_data_valid?<=1'b0;
				state?<=?WAIT;
			end
			elseif(~tx_data_valid)
			begin
				tx_data_valid?<=1'b1;
			end
		end
		WAIT:
		begin
			wait_cnt?<=?wait_cnt?+32'd1;

			if(rx_data_valid?==1'b1)
			begin
				tx_data_valid?<=1'b1;
				tx_data?<=?rx_data;//?send?uart?received?data			end
			elseif(tx_data_valid?&&?tx_data_ready)
			begin
				tx_data_valid?<=1'b0;
			end
			elseif(wait_cnt?>=CLK_FRE*1000000)//waitfor1second				state<=?SEND;
		end
		default:
			state?<=?IDLE;
	endcaseend//combinational?logic//Send?"HELLO?ALINX\r\n"always@(*)begin
	case(tx_cnt)
		8'd0:??tx_str?<="H";
		8'd1:??tx_str?<="E";
		8'd2:??tx_str?<="L";
		8'd3:??tx_str?<="L";
		8'd4:??tx_str?<="O";
		8'd5:??tx_str?<="";
		8'd6:??tx_str?<="A";
		8'd7:??tx_str?<="L";
		8'd8:??tx_str?<="I";
		8'd9:??tx_str?<="N";
		8'd10:??tx_str?<="X";
		8'd11:??tx_str?<="\r";
		8'd12:??tx_str?<="\n";
		default:tx_str?<=8'd0;
	endcaseenduart_rx#(.CLK_FRE(CLK_FRE),.BAUD_RATE(115200))?uart_rx_inst(.clk????????????????????????(sys_clk??????????????????),.rst_n??????????????????????(rst_n????????????????????),.rx_data????????????????????(rx_data??????????????????),.rx_data_valid??????????????(rx_data_valid????????????),.rx_data_ready??????????????(rx_data_ready????????????),.rx_pin?????????????????????(uart_rx??????????????????));uart_tx#(.CLK_FRE(CLK_FRE),.BAUD_RATE(115200))?uart_tx_inst(.clk????????????????????????(sys_clk??????????????????),.rst_n??????????????????????(rst_n????????????????????),.tx_data????????????????????(tx_data??????????????????),.tx_data_valid??????????????(tx_data_valid????????????),.tx_data_ready??????????????(tx_data_ready????????????),.tx_pin?????????????????????(uart_tx??????????????????));

5. 仿真

這里我們添加了一個串口接收的激勵程序vtf_uart_test.v文件,用來仿真uart串口接收。這里向串口模塊的uart_rx發(fā)送0xa3的數(shù)據(jù), 每位的數(shù)據(jù)按115200的波特率發(fā)送,1位起始位,8位數(shù)據(jù)位和1位停止位。

pIYBAGAY4emACAtXAAAUd7b93e8801.jpg

仿真的結(jié)果如下,當程序接收到8位數(shù)據(jù)的時候,rx_data_valid有效,rx_data[7:0]的數(shù)據(jù)位a3。

o4YBAGAY4emAOUxEAABzZ2oXb8s174.jpg

6. 實驗測試

由于開發(fā)板的串口使用USB轉(zhuǎn)串口芯片,首先要安裝串口驅(qū)動程序,正確安裝驅(qū)動狀態(tài)如下圖所示(當然要連接串口的USB到電腦)。如果沒有正確連接請參考本文附錄“串口驅(qū)動的安裝”。

pIYBAGAY4eqAHX5BAACTB1r6WW4300.jpg

串口驅(qū)動正常的狀態(tài)

從圖中可以看出系統(tǒng)給串口分配的串口號是“COM3”,串口號的分配是系統(tǒng)完成的,自動分配情況下每臺電腦可能會有差異,筆者這里是“COM3”,使用串口號時要根據(jù)自己的分配情況選擇。

打開串口調(diào)試,端口選擇“COM3”(根據(jù)自己情況選擇),波特率設(shè)置115200,檢驗位選None,數(shù)據(jù)位選8,停止位選1,然后點擊“打開串口”。如果找不到這個小軟件使用windows搜索功能,在黑金給的資料文件夾里搜索“串口調(diào)試”。

o4YBAGAY4euAQiR0AAB-S4bkx8c591.jpg

打開串口以后,每秒可收到“HELLO ALINX”,在發(fā)送區(qū)輸入框輸入要發(fā)送的文字,點擊“手動發(fā)送”,可以看到接收到自己發(fā)送的字符。

pIYBAGAY4euAdjj9AAB7u6KxnDk086.jpg

7. 附錄

7.1 串口驅(qū)動安裝

沒有安裝驅(qū)動插入usb轉(zhuǎn)串口以后設(shè)備管理器下會出現(xiàn)如下情況:

o4YBAGAY4eyANRFpAAAQtSZICrY901.jpg

驅(qū)動程序的安裝文件可以在我們提供的資料里的“軟件工具及驅(qū)動\USB轉(zhuǎn)串口驅(qū)動”目錄下找到,如果操作系統(tǒng)是32位的用戶雙擊CP210x_VCPInstaller_x86.exe開始安裝; 如果操作系統(tǒng)是64位的用戶雙擊CP210x_VCPInstaller_x64.exe開始安裝;

pIYBAGAY4eyACp7dAADOtBUtHaE398.jpg

驅(qū)動安裝成功后,再打開“設(shè)備管理器”, 打開“端口(COM和LPT)”,會出現(xiàn)對應的COM Number。分配的編號由系統(tǒng)決定。

o4YBAGAY4e2AXXEdAAAb10UrcHk884.jpg

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22415

    瀏覽量

    636526
  • 串口
    +關(guān)注

    關(guān)注

    15

    文章

    1619

    瀏覽量

    82864
  • uart
    +關(guān)注

    關(guān)注

    22

    文章

    1314

    瀏覽量

    106675
  • 開發(fā)板
    +關(guān)注

    關(guān)注

    26

    文章

    6293

    瀏覽量

    118231
  • 紫光同創(chuàng)
    +關(guān)注

    關(guān)注

    6

    文章

    136

    瀏覽量

    29453
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    產(chǎn)教融合新標桿:小眼睛科技助力北理工-紫光同創(chuàng)國產(chǎn)FPGA課賽結(jié)合實驗室隆重揭牌!

    為深化產(chǎn)教融合、加速國產(chǎn)FPGA人才培養(yǎng)體系建設(shè),紫光同創(chuàng)與北京理工大學集成電路與電子學院達成戰(zhàn)略合作,共建國產(chǎn)
    的頭像 發(fā)表于 02-06 10:36 ?387次閱讀
    產(chǎn)教融合新標桿:小眼睛科技助力北理工-<b class='flag-5'>紫光</b><b class='flag-5'>同創(chuàng)</b><b class='flag-5'>國產(chǎn)</b><b class='flag-5'>FPGA</b>課賽結(jié)合<b class='flag-5'>實驗</b>室隆重揭牌!

    北京理工大學集成電路與電子學院和紫光同創(chuàng)國產(chǎn)FPGA課賽結(jié)合實驗室揭牌

    2月5日,北京理工大學集成電路與電子學院-紫光同創(chuàng)國產(chǎn)FPGA課賽結(jié)合實驗室”揭牌儀式在北京理工大學集成電路與電子學院4號教學樓301教室
    的頭像 發(fā)表于 02-06 10:03 ?448次閱讀

    第三屆華南理工大學“紫光同創(chuàng)杯”FPGA大賽成功舉辦

    1月24日,第三屆華南理工大學“紫光同創(chuàng)杯”FPGA大賽成功舉辦。本屆“紫光同創(chuàng)杯”由華南理工大學微電子學院和深圳市
    的頭像 發(fā)表于 02-02 14:03 ?565次閱讀

    合見工軟與紫光同創(chuàng)合作推動國產(chǎn)EDA和FPGA產(chǎn)業(yè)快速發(fā)展

    中國數(shù)字EDA/IP龍頭企業(yè)上海合見工業(yè)軟件集團有限公司(簡稱“合見工軟”)與深圳市紫光同創(chuàng)電子股份有限公司(簡稱“紫光同創(chuàng)”)聯(lián)合宣布,正式攜手共建
    的頭像 發(fā)表于 11-20 15:38 ?3383次閱讀

    【「高速數(shù)字設(shè)計(基礎(chǔ)篇)」閱讀體驗】第五章 去耦電容

    最近在啃《高速數(shù)字設(shè)計》,第五章“去耦電容:遠交近攻”把高速電路里電源噪聲的問題講透了,對于做硬件設(shè)計的同學來說,這簡直是“電源完整性”的入門必讀。 為啥去耦電容是剛需? 數(shù)字IC切換邏輯狀態(tài)
    發(fā)表于 11-19 20:35

    發(fā)力5G通信、汽車和工業(yè)應用,紫光同創(chuàng)FPGA亮相Semi-e深圳半導體展

    9月10日,在Semi-e深圳國際半導體展的13號展館,國產(chǎn)FPGA的領(lǐng)軍企業(yè)紫光同創(chuàng)展出了多核異構(gòu)SoPC家族PG2K100、高性能FPGA
    的頭像 發(fā)表于 09-21 10:34 ?6756次閱讀
    發(fā)力5G通信、汽車和工業(yè)應用,<b class='flag-5'>紫光</b><b class='flag-5'>同創(chuàng)</b><b class='flag-5'>FPGA</b>亮相Semi-e深圳半導體展

    【賽題補充說明】2025全國大學生FPGA創(chuàng)新設(shè)計競賽紫光同創(chuàng)杯賽

    【賽題發(fā)布】2025年全國大學生FPGA創(chuàng)新設(shè)計競賽紫光同創(chuàng)杯賽邀您鴻圖展翼共赴芯程!【賽題知多少】紫光同創(chuàng)賽題答疑專場|2025年全國大學
    的頭像 發(fā)表于 09-12 16:03 ?2110次閱讀
    【賽題補充說明】2025全國大學生<b class='flag-5'>FPGA</b>創(chuàng)新設(shè)計競賽<b class='flag-5'>紫光</b><b class='flag-5'>同創(chuàng)</b>杯賽

    2025紫光同創(chuàng)FPGA技術(shù)研討會成都站成功舉辦

    近日,“2025紫光同創(chuàng)FPGA技術(shù)研討會”成都站成功舉辦,來自通信、工業(yè)、圖像視頻、消費、汽車等領(lǐng)域近200名專業(yè)觀眾參會交流,現(xiàn)場座無虛席,氣氛熱烈。自此,本年度紫光
    的頭像 發(fā)表于 09-08 17:26 ?1356次閱讀

    從應用場景看國產(chǎn)FPGA潛力,紫光同創(chuàng)研討會武漢·北京站回顧

    領(lǐng)域的近 200 位行業(yè)專家齊聚一堂,通過主題演講《紫光同創(chuàng)器件 ALINX 工程應用案例》及 DEMO 演示,展現(xiàn)國產(chǎn) FPGA 在工程落地的技術(shù)實力。 ? 武漢站 (ALINX工程
    的頭像 發(fā)表于 08-15 10:09 ?1025次閱讀
    從應用場景看<b class='flag-5'>國產(chǎn)</b>化<b class='flag-5'>FPGA</b>潛力,<b class='flag-5'>紫光</b><b class='flag-5'>同創(chuàng)</b>研討會武漢·北京站回顧

    開源FPGA硬件|FPGA LAYOUT評審,紫光同創(chuàng)定制公仔派送中

    為核心的設(shè)計公司,致力于為客戶提供專業(yè)的定制化FPGA及嵌入式解決方案和服務。此次開源FPGA開發(fā)板項目由小眼睛科技和紫光同創(chuàng)、電子發(fā)燒友聯(lián)合推出,將基于
    的頭像 發(fā)表于 08-12 12:33 ?1203次閱讀
    開源<b class='flag-5'>FPGA</b>硬件|<b class='flag-5'>FPGA</b> LAYOUT評審,<b class='flag-5'>紫光</b><b class='flag-5'>同創(chuàng)</b>定制公仔派送中

    紫光同創(chuàng)亮相第一屆國產(chǎn)FPGA教育大會

    近日,“第一屆國產(chǎn)FPGA教育大會”在重慶成功舉辦,紫光同創(chuàng)受邀參會并分享了公司在高校國產(chǎn)FPGA
    的頭像 發(fā)表于 05-29 15:24 ?1326次閱讀

    紫光同創(chuàng)Logos2+RK3568開發(fā)板|國產(chǎn)器件強強聯(lián)合開啟嵌入式開發(fā)新篇章

    的技術(shù)支持,加速項目的開發(fā)進程。? FPGA** demo** ? 紫光同創(chuàng)IP core 的使用及添加 ? 鍵控LED 實驗 ? Pango的時鐘資源--鎖相環(huán) ? ROM、RAM、
    發(fā)表于 05-14 18:04

    2025紫光同創(chuàng)FPGA技術(shù)研討會深圳/廣州站:小眼睛科技國產(chǎn)FPGA方案助您開啟智能新紀元

    “2025紫光同創(chuàng)FPGA技術(shù)研討會”深圳站&廣州站即將盛大啟航!作為紫光同創(chuàng)生態(tài)合作伙伴,小眼睛科技將攜多個基于
    的頭像 發(fā)表于 05-13 08:03 ?2231次閱讀
    2025<b class='flag-5'>紫光</b><b class='flag-5'>同創(chuàng)</b><b class='flag-5'>FPGA</b>技術(shù)研討會深圳/廣州站:小眼睛科技<b class='flag-5'>國產(chǎn)</b><b class='flag-5'>FPGA</b>方案助您開啟智能新紀元

    紫光同創(chuàng)FPGA教程:呼吸燈——盤古系列PGX-Nano開發(fā)板實驗例程

    PGX-Nano是一套以紫光同創(chuàng)FPGA為核心的開發(fā)板,選用紫光同創(chuàng)Logos2系列28nm工藝的PG2L50H_MBG324。板卡集成下載
    的頭像 發(fā)表于 04-14 09:59 ?1335次閱讀
    <b class='flag-5'>紫光</b><b class='flag-5'>同創(chuàng)</b><b class='flag-5'>FPGA</b>教程:呼吸燈——盤古系列PGX-Nano開發(fā)板<b class='flag-5'>實驗</b>例程

    小眼睛科技泰坦系列等FPGA新品亮相2024紫光同創(chuàng)FPGA研討會武漢站&amp;amp;南京站

    近日,2024紫光同創(chuàng)FPGA研討會武漢站、南京站圓滿召開。小眼睛科技攜全新泰坦、盤古系列產(chǎn)品及多款FPGA解決方案亮相紫光
    的頭像 發(fā)表于 04-14 09:57 ?981次閱讀
    小眼睛科技泰坦系列等<b class='flag-5'>FPGA</b>新品亮相2024<b class='flag-5'>紫光</b><b class='flag-5'>同創(chuàng)</b><b class='flag-5'>FPGA</b>研討會武漢站&amp;amp;南京站