91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA入門系列15--SPI總線介紹

e9Zb_gh_8734352 ? 來源:FPGA技術(shù)聯(lián)盟 ? 作者:FPGA技術(shù)聯(lián)盟 ? 2021-03-04 16:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本系列文章主要針對FPGA初學(xué)者編寫,包括FPGA的模塊書寫、基礎(chǔ)語法、狀態(tài)機、RAM、UART、SPI、VGA、以及功能驗證等。將每一個知識點作為一個章節(jié)進行講解,旨在更快速的提升初學(xué)者在FPGA開發(fā)方面的能力,每一個章節(jié)中都有針對性的代碼書寫以及代碼的講解,可作為讀者參考。

16

第十六章:SPI

SPI簡介

電子系統(tǒng)設(shè)計中,往往被IIC/SPI/UART等總線搞的暈頭轉(zhuǎn)向,本文詳細(xì)介紹SPI總線的接口協(xié)議和應(yīng)用。

SPI總線是一種同步串行外設(shè)接口,它可以使MCU/FPGA/DSP控制器與各種外圍設(shè)備以串行方式進行通信。其具有通信速度快,同步設(shè)計以及控制協(xié)議簡單等特點,是電子系統(tǒng)設(shè)計的常用選擇之一。很多芯片的控制都提供SPI接口。

SPI 是英語 Serial Peripheral Interface 的縮寫,顧名思義就是串行外圍設(shè)備接口。是一種高速的,全雙工,同步的通信總線,并且在芯片的管腳上只占用四根線,最早由Motorola提出的。由于其簡單易用的特性,現(xiàn)在很多的芯片都集成了SPI通信協(xié)議。

SPI傳輸串行數(shù)據(jù)時首先傳輸最高位。波特率可以高達(dá)5Mbps,具體速度大小取決于SPI硬件。例如,Xicor公司的SPI串行器件傳輸速度能達(dá)到5MHz。

SPI flash 芯片應(yīng)用十分廣泛,在很多電子產(chǎn)品上面或多或少都有它的蹤影,如手機、數(shù)碼、液晶顯示器、機頂盒、電腦主板等。主要應(yīng)用在EEPROM,F(xiàn)LASH,實時時鐘,AD轉(zhuǎn)換器,還有數(shù)字信號處理器和數(shù)字信號解碼器等,也是很多復(fù)雜芯片參數(shù)配置的常用接口。

SPI總線介紹

SPI 接口一般使用 4 條線通信,包括片選線(cs_n)、時鐘線(sclk/sck)、輸入數(shù)據(jù)線(sdi/miso) 和輸出數(shù)據(jù)線(sdo/mosi):

SCLK:串行時鐘線,由主設(shè)備產(chǎn)生;

MISO:主設(shè)備數(shù)據(jù)輸入,從設(shè)備輸出;

MOSI:主設(shè)備數(shù)據(jù)輸出,從設(shè)備輸入;

CS:從設(shè)備片選信號,由主設(shè)備控制。

0e61a438-7b3c-11eb-8b86-12bb97331649.png

其中CS是片選信號,可以預(yù)先規(guī)定其為高使能或者低使能有效時,對此芯片的操作才有效。這就允許在同一總線上連接多個SPI設(shè)備。

SPI接口在Master控制下產(chǎn)生的從器件使能信號和時鐘信號,兩個雙向移位寄存器按位傳輸進行數(shù)據(jù)交換,傳輸數(shù)據(jù)高位在前,低位在后(MSB)。在SCK的下降沿數(shù)據(jù)改變,上升沿一位數(shù)據(jù)被存入移位寄存器,如圖所示:

0efbd364-7b3c-11eb-8b86-12bb97331649.png

SPI總線通信特點

1.采用主-從模式(Master-Slave) 的控制方式

SPI 規(guī)定了兩個 SPI 設(shè)備之間通信必須由主設(shè)備 (Master) 來控制從設(shè)備 (Slave). 一個 Master 設(shè)備可以通過提供 Clock 以及對 Slave 設(shè)備進行片選來控制多個 Slave 設(shè)備。

2.采用同步方式(Synchronous)傳輸數(shù)據(jù)

Master 設(shè)備會根據(jù)將要交換的數(shù)據(jù)來產(chǎn)生相應(yīng)的時鐘脈沖(Clock Pulse), 時鐘脈沖組成了時鐘信號(Clock Signal) , 時鐘信號通過時鐘極性 (CPOL) 和 時鐘相位 (CPHA) 控制著兩個 SPI 設(shè)備間何時數(shù)據(jù)交換以及何時對接收到的數(shù)據(jù)進行采樣, 來保證數(shù)據(jù)在兩個設(shè)備之間是同步傳輸?shù)摹?/p>

3.數(shù)據(jù)交換(Data Exchanges)

SPI設(shè)備間的數(shù)據(jù)傳輸之所以又被稱為數(shù)據(jù)交換, 是因為 SPI 協(xié)議規(guī)定一個 SPI 設(shè)備不能在數(shù)據(jù)通信過程中僅僅只充當(dāng)一個"發(fā)送(Transmitter)" 或者 "接收者(Receiver)". 在每個 Clock 周期內(nèi), SPI 設(shè)備都會發(fā)送并接收一個 bit 大小的數(shù)據(jù), 相當(dāng)于該設(shè)備有一個 bit 大小的數(shù)據(jù)被交換了。

0f3b1e0c-7b3c-11eb-8b86-12bb97331649.png

SPI FLASH讀寫介紹

對flash芯片的操作,一般包括對flash芯片的擦除,編程和讀取,各大廠商的SPI flash芯片都大同小異,操作命令基本是沒什么變化的,當(dāng)我們拿到一款芯片,要特別注意芯片的容量,操作分區(qū)等。

其實,無論是對芯片的擦除,編程還是讀取操作,我們大致可以按照以下的套路來:寫命令---寫地址---寫(讀)數(shù)據(jù)。正如以下的時序圖一樣清晰明了,我們先把片選信號拉低,再依次寫指令,地址和數(shù)據(jù),就可以對FLASH芯片進行操作。

0f75a6bc-7b3c-11eb-8b86-12bb97331649.png

在第十七章中將通過SPI總線控制Flash為例講解擦除的實現(xiàn)。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1661

    文章

    22437

    瀏覽量

    637191
  • 通信
    +關(guān)注

    關(guān)注

    18

    文章

    6405

    瀏覽量

    140101
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1886

    瀏覽量

    101432

原文標(biāo)題:FPGA入門系列15--SPI

文章出處:【微信號:gh_873435264fd4,微信公眾號:FPGA技術(shù)聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    使用PicoScope示波器解碼SPI總線信號

    串行外設(shè)接口(SPI, Serial Peripheral Interface)總線最早由 Motorola 開發(fā),用于其微控制器產(chǎn)品。由于其結(jié)構(gòu)簡單、實現(xiàn)直接,隨后被其它廠商廣泛采用,目前已在嵌入式系統(tǒng)領(lǐng)域的各類器件中得到普及。
    的頭像 發(fā)表于 02-04 09:49 ?7311次閱讀
    使用PicoScope示波器解碼<b class='flag-5'>SPI</b><b class='flag-5'>總線</b>信號

    瑞薩RA系列FSP庫開發(fā)實戰(zhàn)指南之SPI通訊協(xié)議的物理層和協(xié)議層簡介

    RA芯片的SPI分為簡單SPI和普通SPI,簡單SPI就是SCI模塊(Serial Communications Interface)中的SPI
    的頭像 發(fā)表于 02-04 08:23 ?1.1w次閱讀
    瑞薩RA<b class='flag-5'>系列</b>FSP庫開發(fā)實戰(zhàn)指南之<b class='flag-5'>SPI</b>通訊協(xié)議的物理層和協(xié)議層簡介

    Altera FPGA的Avalon MM總線接口規(guī)范介紹

    Avalon總線是一種協(xié)議較為簡單的片內(nèi)總線,主要用于連接片內(nèi)處理器與外設(shè),以構(gòu)成片上可編程系統(tǒng)(SOPC)。使用Avalon接口能夠輕松連接Intel FPGA中的各個組件,從而簡化了系統(tǒng)
    的頭像 發(fā)表于 01-29 16:43 ?7055次閱讀
    Altera <b class='flag-5'>FPGA</b>的Avalon MM<b class='flag-5'>總線</b>接口規(guī)范<b class='flag-5'>介紹</b>

    FPGA 入門必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    很多開發(fā)者第一次接觸FPGA,都會有同樣的疑問:FPGA是硬件,不是軟件,怎么寫程序?答案就是用硬件描述語言(HDL),最常用的就是Verilog和VHDL。今天,我們就帶你入門,搞清楚FPG
    的頭像 發(fā)表于 01-19 09:05 ?521次閱讀
    <b class='flag-5'>FPGA</b> <b class='flag-5'>入門</b>必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    汽車級SPI總線I/O擴展器TXE81XX-Q1:特性、應(yīng)用與設(shè)計要點

    系列汽車級16位和24位SPI總線I/O擴展器,為解決這一問題提供了有效的解決方案。本文將詳細(xì)介紹TXE81XX-Q1的特性、應(yīng)用場景以及設(shè)計過程中的關(guān)鍵要點。 文件下載: txe81
    的頭像 發(fā)表于 12-15 15:20 ?412次閱讀

    汽車級SPI總線I/O擴展器TXE81XX-Q1:特性、應(yīng)用與設(shè)計指南

    汽車級SPI總線I/O擴展器TXE81XX-Q1:特性、應(yīng)用與設(shè)計指南 在汽車電子系統(tǒng)日益復(fù)雜的今天,對于I/O端口數(shù)量和功能的需求也在不斷增加。TXE81XX-Q1系列汽車級16位和24位S
    的頭像 發(fā)表于 12-15 15:05 ?489次閱讀

    FPGA實現(xiàn)基于SPI協(xié)議的Flash驅(qū)動控制芯片擦除

    本篇博客具體包括SPI協(xié)議的基本原理、模式選擇以及時序邏輯要求,采用FPGA(EPCE4),通過SPI通信協(xié)議,對flash(W25Q16BV)存儲的固化程序進行芯片擦除操作。
    的頭像 發(fā)表于 12-02 10:00 ?2661次閱讀
    <b class='flag-5'>FPGA</b>實現(xiàn)基于<b class='flag-5'>SPI</b>協(xié)議的Flash驅(qū)動控制芯片擦除

    SPI的缺點介紹

    的系統(tǒng)中,可能需要在軟件級別實施額外的錯誤檢查和處理過程。這可能涉及校驗和、CRC(循環(huán)冗余校驗)或數(shù)據(jù)包確認(rèn)機制等技術(shù),以確??煽康臄?shù)據(jù)傳輸。 可擴展性有限: 隨著 SPI 總線中設(shè)備數(shù)量的增加,所需
    發(fā)表于 11-26 06:41

    RVMCU課堂「15」: 手把手教你玩轉(zhuǎn)RVSTAR—SPI總線通信篇

    SPI是一種同步、高速、全雙工的通信總線,全稱為Serial Peripheral Interface(串行外設(shè)接口),由Motorola公司提出。在嵌入式系統(tǒng)設(shè)計時,常使用SPI接口連接一些傳感器
    發(fā)表于 10-31 07:00

    GPIOB模擬spi的方法及l(fā)cd屏幕的接入

    越高,數(shù)據(jù)傳輸速率越快。由于spi接口較為簡單,同時《RISC-V架構(gòu)與嵌入式開發(fā)快速入門》書中也詳細(xì)介紹過,在此原理部分介紹從略。 二、spi
    發(fā)表于 10-30 07:59

    深入剖析SPI協(xié)議

    SPI,全稱(Serial Peripheral interface)是由摩托羅拉公司首先定義的協(xié)議,中文名為串型外圍設(shè)備接口。SPI是一種高速全雙工的總線協(xié)議。
    的頭像 發(fā)表于 08-21 15:04 ?4122次閱讀
    深入剖析<b class='flag-5'>SPI</b>協(xié)議

    【PZ7020-StarLite 入門級開發(fā)板】——FPGA 開發(fā)的理想起點,入門與工業(yè)場景的雙重優(yōu)選

    對于初入 FPGA 與嵌入式系統(tǒng)開發(fā)領(lǐng)域的工程師而言,一款兼具專業(yè)性與易用性的入門級開發(fā)板是快速建立技術(shù)認(rèn)知、提升實踐能力的關(guān)鍵工具。璞致電子科技(上海)有限公司深耕 SDR 及 ARM/FPGA
    的頭像 發(fā)表于 08-08 14:53 ?1287次閱讀
    【PZ7020-StarLite <b class='flag-5'>入門</b>級開發(fā)板】——<b class='flag-5'>FPGA</b> 開發(fā)的理想起點,<b class='flag-5'>入門</b>與工業(yè)場景的雙重優(yōu)選

    使用nRFF54L15初始化一個SPI

    新建一個nrf5l15dk_nrf54l15_cpuapp.overlay 添加需要的內(nèi)容 }; }; spi22_sleep_alt : spi22_sleep_alt { group1 {
    的頭像 發(fā)表于 06-27 14:55 ?847次閱讀
    使用nRFF54L<b class='flag-5'>15</b>初始化一個<b class='flag-5'>SPI</b>

    第十七章 SPI——讀寫串行FLASH

    本章介紹SPI協(xié)議,其為高速全雙工通信總線,含物理層、協(xié)議層內(nèi)容,還講解W55MH32的SPI特性、初始化及DMA相關(guān)配置。
    的頭像 發(fā)表于 06-19 17:06 ?1323次閱讀
    第十七章 <b class='flag-5'>SPI</b>——讀寫串行FLASH

    看完這篇,SPI其實也很簡單嘛(可下載)

    首先我們來簡單介紹一下SPISPI是串行外設(shè)接口(SerialPeripheralInterface)簡單來講就是它一種高速的,全雙工,同步的通信總線被各種
    發(fā)表于 03-26 14:29 ?2次下載