91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如果FPGA配置失敗的應(yīng)對措施解析

Hx ? 來源:ZYNQ ? 作者:ZYNQ ? 2021-04-21 15:49 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前言:

都知道FPGA的啟動(dòng)方式有很多種,比如JTAG、SPI,BPI,SeletMAP,Serial等等吧,又分為主從即Master和Slave(時(shí)鐘由FPGA的管腳發(fā)出,專用的CCLK信號(hào)為主,否則為從,有的配置有輔助時(shí)鐘EMCCLK,它由外部的晶振提供,從FPGA的EMCCLK輸入,經(jīng)過專用的邏輯,再從CCLK管腳輸出給想用的器件,),那么問題來了,配置失敗怎么辦呢??????????????看DONE管腳呀,你已經(jīng)失敗了 ,一般情況下DONE管腳是低電平,另尋途徑了 只有。。。。。。

只有一個(gè)辦法,廠家已經(jīng)給你想好了 看狀態(tài)寄存器(相應(yīng)手冊的),它可以很快的輔助你找到配置失敗的原因,不管你是哪個(gè)系列的或者使用的是ISE也好,Vivado也罷,Xilinx FPGA的狀態(tài)字,在它的所有系列器件當(dāng)中,關(guān)于狀態(tài)位的定義基本保持一直,但是也有一些細(xì)微的差別,建議看相應(yīng)系列的數(shù)據(jù)手冊,比如我所要調(diào)試的時(shí)V-7,我查看Ug470

100061512-121408-2.png

100061512-121410-3.png

100061512-121411-4.png

每一位的解釋已經(jīng)很清楚了 ,那么我們怎么讀出這些狀態(tài)字呢,首先我們拿出一塊FPGA,連接好下載線和板子,板子上電,打開JTAG,Hardware Manager 窗口顯示如下:

100061512-121412-5.png

將鼠標(biāo)選中1(我們的器件),擦看2處,點(diǎn)擊3處,查看4處,我們來展開配置狀態(tài)的寄存器,同時(shí)對照上面的對每一位的解釋大概說一下把,

100061512-121413-6.png

只有BIT02 PLL_LOCK, BIT03 DCI_MATCH, BIT11 INIT_B_INTERNAL, BIT12 INIT_B_PIN(即初始化狀態(tài)和時(shí)鐘及DCI部分)的值必須是1;

BIT08-10 MODE PINS(配置模式),BIT21 SECURITY_STATUS, BIT25-26 BUS_WIDTH,BIT28 PUDC_B根據(jù)FPGA和板子具體的設(shè)定,可以為1或者0,其他都必須是0。

這樣大概就能夠判斷你的板子的狀態(tài)了,如果出現(xiàn)其他的值,那么可以能你的配置電路出現(xiàn)了問題,還有其他的出現(xiàn)的比較典型的值,下次再給大家討論吧。
編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22416

    瀏覽量

    636583
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    857

    瀏覽量

    71145
  • 狀態(tài)寄存器
    +關(guān)注

    關(guān)注

    0

    文章

    39

    瀏覽量

    7404
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    Atmel AT17LV系列FPGA配置EEPROM的全面解析

    Atmel AT17LV系列FPGA配置EEPROM的全面解析FPGA設(shè)計(jì)領(lǐng)域,配置存儲(chǔ)器的選擇至關(guān)重要。Atmel的AT17LV系列
    的頭像 發(fā)表于 02-27 16:15 ?185次閱讀

    深入解析FSA8049音頻插孔檢測與配置開關(guān)

    深入解析FSA8049音頻插孔檢測與配置開關(guān) 在音頻設(shè)備的設(shè)計(jì)中,音頻插孔的檢測與配置是一個(gè)關(guān)鍵環(huán)節(jié)。今天,我們就來深入了解一下Fairchild(現(xiàn)屬ON Semiconductor
    的頭像 發(fā)表于 01-27 15:50 ?1020次閱讀

    FPGA 入門必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    的基礎(chǔ)概念和實(shí)踐方法。一、FPGA與MCU/MPU的區(qū)別MCU/MPU:順序執(zhí)行程序,CPU負(fù)責(zé)所有邏輯FPGA:可編程邏輯陣列,邏輯電路可按需求重新配置,實(shí)現(xiàn)并
    的頭像 發(fā)表于 01-19 09:05 ?475次閱讀
    <b class='flag-5'>FPGA</b> 入門必看:Verilog 與 VHDL 編程基礎(chǔ)<b class='flag-5'>解析</b>!

    【ALINX 教程】FPGA Multiboot 功能實(shí)現(xiàn)——基于 ALINX Artix US+ AXAU25 開發(fā)板

    教程目的 本教程介紹如何在 ?ALINX Artix US+ AXAU25 FPGA ?開發(fā)板上,通過? Multiboot ?實(shí)現(xiàn)多個(gè) bitstream 的存儲(chǔ)與動(dòng)態(tài)切換,并在配置失敗時(shí)自動(dòng)回退
    的頭像 發(fā)表于 01-05 15:41 ?1252次閱讀
    【ALINX 教程】<b class='flag-5'>FPGA</b> Multiboot 功能實(shí)現(xiàn)——基于 ALINX Artix US+ AXAU25 開發(fā)板

    電能質(zhì)量在線監(jiān)測裝置精度等級校準(zhǔn)失敗后,有哪些補(bǔ)救措施

    校準(zhǔn)失敗后,核心補(bǔ)救邏輯是 “ 先止損隔離→定位根因→分層處理→重新校準(zhǔn)→閉環(huán)追溯 ”,避免錯(cuò)誤數(shù)據(jù)影響生產(chǎn)或合規(guī)判定,具體措施按 “緊急處理→原因排查→針對性解決→驗(yàn)證閉環(huán)” 四步落地: 一、緊急
    的頭像 發(fā)表于 11-12 09:54 ?624次閱讀

    mqtt dns解析失敗是為什么?

    解析域名的ip地址就能正常連上,而直接解析域名就不行,為什么呢
    發(fā)表于 09-16 06:38

    一文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進(jìn)而配置用到引腳的含義(手冊上相關(guān)引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場景),熟悉xilinx 7系列配置流程,以及設(shè)計(jì)原理圖時(shí)需要注意的一些事項(xiàng),比如flash與
    的頭像 發(fā)表于 08-30 14:35 ?1.1w次閱讀
    一文詳解xilinx 7系列<b class='flag-5'>FPGA</b><b class='flag-5'>配置</b>技巧

    如果配置位中啟用了看門狗(WDT)功能,是否會(huì)影響ISP升級過程呢?

    。 新唐 ISP 引導(dǎo)加載程序不包含看門狗功能。如果配置位開啟了看門狗(WDT)功能,ISP升級時(shí)間超過26.3秒,則會(huì)出現(xiàn)看門狗復(fù)位,ISP升級失敗。 因此,如果用戶在使用新唐科
    發(fā)表于 08-18 08:26

    變壓器過負(fù)荷如何處理,五個(gè)應(yīng)對措施讓你輕松應(yīng)對

    變壓器是電力系統(tǒng)中非常重要的設(shè)備之一,用于電壓變換,但在實(shí)際使用時(shí),變壓器會(huì)遇到負(fù)荷的情況,若不及時(shí)處理,會(huì)導(dǎo)致變壓器過熱,縮短其使用壽命,甚至引起變壓器損壞,那么當(dāng)變壓器過負(fù)荷時(shí),我們應(yīng)該采取哪些應(yīng)對措施呢?本文將詳細(xì)介紹變壓器過負(fù)荷時(shí)應(yīng)采取的各種
    的頭像 發(fā)表于 08-15 15:10 ?1259次閱讀
    變壓器過負(fù)荷如何處理,五個(gè)<b class='flag-5'>應(yīng)對</b><b class='flag-5'>措施</b>讓你輕松<b class='flag-5'>應(yīng)對</b>

    寬溫啟動(dòng)失敗?聚徽揭秘防爆顯示屏-40℃低溫啟動(dòng)的加熱膜配置技術(shù)

    防爆顯示屏的低溫啟動(dòng)難題,解析加熱膜配置的核心技術(shù),為工業(yè)場景提供可靠解決方案。 一、低溫啟動(dòng)失敗的核心挑戰(zhàn) 1. 液晶材料性能衰減 在-40℃環(huán)境下,液晶材料粘度增加,響應(yīng)時(shí)間延長,導(dǎo)致顯示延遲或色彩失真。例如,某防爆
    的頭像 發(fā)表于 06-18 16:17 ?908次閱讀

    【經(jīng)驗(yàn)分享】玩轉(zhuǎn)FPGA串口通信:從“幻覺調(diào)試”到代碼解析

    FPGA開發(fā),思路先行!玩FPGA板子,讀代碼是基本功!尤其對從C語言轉(zhuǎn)戰(zhàn)FPGA的“寶貝們”來說,適應(yīng)流水線(pipeline)編程可能需要點(diǎn)時(shí)間。上篇點(diǎn)燈代碼解讀了基礎(chǔ),而如果能親
    的頭像 發(fā)表于 06-05 08:05 ?1114次閱讀
    【經(jīng)驗(yàn)分享】玩轉(zhuǎn)<b class='flag-5'>FPGA</b>串口通信:從“幻覺調(diào)試”到代碼<b class='flag-5'>解析</b>

    如何應(yīng)對步進(jìn)電機(jī)的各種干攏問題

    步進(jìn)電機(jī)的干擾問題是一個(gè)復(fù)雜且常見的話題,這些干擾可能來源于步進(jìn)電機(jī)本身,也可能來自外部環(huán)境。為了有效地應(yīng)對這些干擾,可以從以下幾個(gè)方面進(jìn)行考慮和解決。 一、步進(jìn)電機(jī)對外部的干擾及其應(yīng)對措施 步進(jìn)
    的頭像 發(fā)表于 05-11 17:38 ?1324次閱讀
    如何<b class='flag-5'>應(yīng)對</b>步進(jìn)電機(jī)的各種干攏問題

    NVIDIA技術(shù)幫助科研人員與開發(fā)者應(yīng)對挑戰(zhàn)

    NVIDIA 正在幫助人們了解野生動(dòng)物面臨的威脅、氣候問題、災(zāi)害風(fēng)險(xiǎn)及應(yīng)對措施
    的頭像 發(fā)表于 05-09 14:55 ?794次閱讀

    Linux內(nèi)核編譯失敗?移動(dòng)硬盤和虛擬機(jī)的那些事兒

    Linux開發(fā)中,編譯內(nèi)核是一項(xiàng)常見任務(wù),但不少開發(fā)者在移動(dòng)硬盤或虛擬機(jī)環(huán)境下嘗試時(shí)會(huì)遭遇失敗。本文將簡要探討這些問題的成因,并介紹一些虛擬機(jī)使用技巧,幫助大家更好地應(yīng)對相關(guān)問題。在移動(dòng)硬盤里編譯
    的頭像 發(fā)表于 04-11 11:36 ?1005次閱讀
    Linux內(nèi)核編譯<b class='flag-5'>失敗</b>?移動(dòng)硬盤和虛擬機(jī)的那些事兒

    芯片流片失敗都有哪些原因

    最近和某行業(yè)大佬聊天的時(shí)候聊到芯片流片失敗這件事,我覺得這是一個(gè)蠻有意思的話題,遂在網(wǎng)上搜集了一些芯片流片失敗的原因,放在這里和大家一起分享。1.Design的版本拿錯(cuò),這個(gè)問題比較要命,如果ROM
    的頭像 發(fā)表于 03-28 10:03 ?2471次閱讀
    芯片流片<b class='flag-5'>失敗</b>都有哪些原因