91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在走線的Via孔附近加接地Via孔的作用及原理是什么?

奈因PCB電路板設(shè)計 ? 來源:PCB電路板設(shè)計 ? 作者:PCB電路板設(shè)計 ? 2021-04-02 08:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1).在走線的Via孔附近加接地Via孔的作用及原理是什么?

=====================================

pcb板的過孔,按其作用分類,可以分為以下幾種:

1、信號過孔 (過孔結(jié)構(gòu)要求對信號影響最?。?/p>

2、電源、地過孔 (過孔結(jié)構(gòu)要求過孔的分布電感最?。?/p>

3、散熱過孔 (過孔結(jié)構(gòu)要求過孔的熱阻最?。?/p>

上面所說的過孔屬于接地類型的過孔,在走線的Via孔附近加接地Via孔的作用是給信號提供一個最短的回流路徑。注意:信號在換層的過孔,就是一個阻抗的不連續(xù)點,信號的回流路徑將從這里斷開,為了減小信號的回流路徑所包圍的面積,必須在信號過孔的周圍打一些地過孔提供最短的信號回流路徑,減小信號的 EMI輻射。這種輻射隨之信號頻率的提高而明顯增加。

2).請問在哪些情況下應(yīng)該多打地孔?有一種說法:多打地孔,會破壞地層的連續(xù)和完整。效果反而適得其反

=====================================

首先,如果多打過孔,造成了電源層、地層的連續(xù)和完整,這種情況使用堅決避免的。這些過孔將影響到電源完整性,從而導(dǎo)致信號完整性問題,危害很大。打地孔,通常發(fā)生在如下的三種情況:

1、打地孔用于散熱;

2、打地孔用于連接多層板的地層;

3、打地孔用于高速信號的換層的過孔的位置;

3).但所有的這些情況,應(yīng)該是在保證電源完整性的情況下進(jìn)行的。那就是說,只要控制好地孔的間隔,多打地孔是允許的嗎?在五分之一的波長為間隔打地孔沒有問題嗎?

假如我為了保證多層板的地的連接,多打地孔,雖然沒有隔斷,那會不會影響地層和電源層的完整呢?

=====================================

如果電源層和地層的銅皮沒有被隔斷影響是不大的。在目前的電子產(chǎn)品中,一般EMI的測試范圍最高為1Ghz。那么1Ghz信號的波長為30cm,1Ghz 信號1/4 波長為7.5cm=2952mil。也即過孔的間隔如果能夠小于2952mil 的間隔打,就可以很好的滿足地層的連接,起到良好的屏蔽作用。一般我們推薦每1000mil打地過孔就足夠了。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    988

    瀏覽量

    49272
  • 信號
    +關(guān)注

    關(guān)注

    12

    文章

    2915

    瀏覽量

    80180
  • Via
    Via
    +關(guān)注

    關(guān)注

    0

    文章

    44

    瀏覽量

    19741

原文標(biāo)題:過孔的作用和原理問答

文章出處:【微信號:pcbgood,微信公眾號:奈因PCB電路板設(shè)計】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB設(shè)計避坑指南——/槽篇

    避開常見的“坑”!一、設(shè)計:別讓“錯認(rèn)身份”毀了整塊板PCB上的因功能不同,有著嚴(yán)格的“身份劃分”。一旦錯認(rèn)過孔(Via)和焊盤(PAD),生產(chǎn)出的PCB就會
    的頭像 發(fā)表于 01-28 07:33 ?1604次閱讀
    PCB設(shè)計避坑指南——<b class='flag-5'>孔</b>/槽篇

    PCB設(shè)計避坑指南——/槽篇

    :使用“結(jié)構(gòu)”,這才是真正意義上的“單獨”,無焊盤。 PCB類功能與屬性對照表如下: 實操要點:99Se、AD、Pads等EDA設(shè)計軟件中使用
    發(fā)表于 01-23 14:01

    PCB工程師必看!通、盲、埋的判定技巧

    方法及特性分析: ? 多層板上通,埋,盲判定方法 一、判定方法 通(Through Via) 穿透層次:完全貫穿整個PCB板,從頂層
    的頭像 發(fā)表于 12-03 09:27 ?1244次閱讀
    PCB工程師必看!通<b class='flag-5'>孔</b>、盲<b class='flag-5'>孔</b>、埋<b class='flag-5'>孔</b>的判定技巧

    端子觀察有什么作用?

    端子觀察核心要點: 1、確保接線精準(zhǔn)到位:可直接觀察導(dǎo)線導(dǎo)體是否完全進(jìn)入端子導(dǎo)電腔,避免插入過淺導(dǎo)致虛接發(fā)熱、過深破損絕緣層的問題,批量接線場景中快速排查不合格接線,提升施工效率。 2、驗證壓
    發(fā)表于 11-26 10:53

    高性能隔離放大器技術(shù)解析:Vishay VIA0050DD電流檢測中的應(yīng)用

    15ppm/°C的低增益漂移,確保整個溫度范圍內(nèi)具有良好的精度。VIA0050DD具有無與倫比的100kV/μs CMTI,可在嘈雜環(huán)境中實現(xiàn)精確測量。該隔離放大器無鹵、無鉛,符合RoHS標(biāo)準(zhǔn)
    的頭像 發(fā)表于 11-10 15:14 ?643次閱讀
    高性能隔離放大器技術(shù)解析:Vishay <b class='flag-5'>VIA</b>0050DD<b class='flag-5'>在</b>電流檢測中的應(yīng)用

    TSV制造工藝概述

    硅通(Through Silicon Via,TSV)技術(shù)是一種通過硅介質(zhì)層中制作垂直導(dǎo)通并填充導(dǎo)電材料來實現(xiàn)芯片間垂直互連的先進(jìn)封裝技術(shù)。
    的頭像 發(fā)表于 10-13 10:41 ?3688次閱讀
    TSV制造工藝概述

    技術(shù)資訊 I Allegro PCB設(shè)計中的扇出操作

    ,扇出是為印刷電路板上的表面貼裝器件創(chuàng)建分散通的過程。上期我們介紹了布線操作中的布線優(yōu)化操作,實現(xiàn)PCB的合理規(guī)范;本期我們將講解
    的頭像 發(fā)表于 09-19 15:55 ?6968次閱讀
    技術(shù)資訊 I Allegro PCB設(shè)計中的扇出<b class='flag-5'>孔</b>操作

    pcb四層板中為什么很多的盲,有什么作用

    pcb四層板中為什么很多的盲有什么作用
    的頭像 發(fā)表于 09-06 11:32 ?1170次閱讀

    技術(shù)資訊 I Allegro 設(shè)計中的約束設(shè)計

    ,能夠的時候清楚的知道目標(biāo)在哪里,允許的誤差是多少、最小間距等。上期我們介紹了如何使用cadenceAllegro的規(guī)則“約束”,實現(xiàn)一鍵式快速生成
    的頭像 發(fā)表于 09-05 15:19 ?1353次閱讀
    技術(shù)資訊 I Allegro 設(shè)計中的<b class='flag-5'>走</b><b class='flag-5'>線</b>約束設(shè)計

    多層PCB盲與埋工藝詳解

    ,孔徑通?!?.15mm,深度控制0.2-0.3mm?。 埋(Buried Via)? 完全隱藏于內(nèi)層之間(如L2-L4),不觸及表層,適用于內(nèi)層信號傳輸?。 需層壓前鉆孔,工藝
    的頭像 發(fā)表于 08-29 11:30 ?1643次閱讀

    PCB板中塞和埋的區(qū)別

    PCB板中塞和埋很多方面都存在明顯區(qū)別,下面咱們一起來看看: 一、定義? 塞是指在壁鍍銅之后,用環(huán)氧樹脂等材料填平過孔,再在表面鍍
    的頭像 發(fā)表于 08-11 16:22 ?1019次閱讀

    高密PCB設(shè)計秘籍:BB Via制作流程全解析

    大家好!今天我們來介紹高密PCB設(shè)計中通常會使用到的類型BBVia制作流程。BBVia:BBVia是通過多層PCB板中的表面覆銅層、內(nèi)部覆銅層或內(nèi)部掩銅層連接的盲和埋結(jié)構(gòu)。應(yīng)用
    的頭像 發(fā)表于 05-23 21:34 ?1103次閱讀
    高密PCB設(shè)計秘籍:BB <b class='flag-5'>Via</b>制作流程全解析

    電鍍填工藝研究與優(yōu)化

    為了提高高密度互連印制電路板的導(dǎo)電導(dǎo)熱性和可靠性,實現(xiàn)通與盲同時填電鍍的目的,以某公司已有的電鍍填盲工藝為參考,適當(dāng)調(diào)整填盲電鍍液
    的頭像 發(fā)表于 04-18 15:54 ?2302次閱讀
    通<b class='flag-5'>孔</b>電鍍填<b class='flag-5'>孔</b>工藝研究與優(yōu)化

    TSV硅通填充材料

    電子發(fā)燒友網(wǎng)報道(文/黃山明)TSV(Through Silicon Via)即硅通技術(shù),是通過芯片和芯片之間、晶圓和晶圓之間制作垂直導(dǎo)通,實現(xiàn)芯片之間互連的技術(shù),是2.5D/3D封裝的關(guān)鍵
    的頭像 發(fā)表于 04-14 01:15 ?2869次閱讀

    Allegro Skill封裝功能之添加禁布區(qū)介紹

    定位用于固定元件的位置,當(dāng)元件受到外力作用時,定位周圍的PCB板可能會發(fā)生變形或彎曲,進(jìn)而導(dǎo)致附近
    的頭像 發(fā)表于 04-07 17:09 ?1612次閱讀
    Allegro Skill封裝功能之添加禁布區(qū)介紹