91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于ZC706評估板的IBERT誤碼率測試和眼圖掃描詳細(xì)分析

Hx ? 來源:FPGA探索者 ? 作者:FPGA探索者 ? 2021-04-27 16:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、IBERT與GT收發(fā)器概述

1. IBERT

IBERT(Integrated Bit ErrorRatio Tester,集成誤比特率測試工具),是Xilinx提供用于調(diào)試FPGA高速串行接口比特誤碼率性能的工具,最常用在GT高速串行收發(fā)器測試:

(1)基于PRBS模塊的誤碼率測試;

(2)測量眼圖;

IBERT核心是為PMA評估和演示而設(shè)計(jì),GT收發(fā)器的所有主要物理介質(zhì)連接(PMA)功能都得到支持和可控,包括:TX預(yù)加重/后加重、TX差速擺動(dòng)、RX均衡、決策反饋均衡器(DFE)、鎖相環(huán)(PLL)分頻設(shè)置等。

2. GT

GT(Gigabyte Transceiver,G比特收發(fā)器),通常也稱Serdes、高速收發(fā)器。Xilinx的7系列FPGA根據(jù)不同的器件類型,集成了GTP、GTX、GTH以及GTZ四種串行高速收發(fā)器。按支持的最高線速率排序,GTP是最低的,用于A7系列;GTZ最高,用于少數(shù)V7系列;K7和V7中常見的是GTX和GTH。ZC706中包含16個(gè)GTX。

GT的應(yīng)用非常廣泛,高速ADCDAC使用的JESD204B、高速接口SRIO(Serial RapidIO)、Aurora、PCIE、千兆網(wǎng)、XAUI萬兆網(wǎng)等都是基于GT實(shí)現(xiàn)。在使用GT之前,首先需要進(jìn)行IBERT測試,給出誤碼率、眼圖等信息,保證GT收發(fā)器工作正常。若IBERT測試不通過,則根據(jù)近端、自環(huán)和遠(yuǎn)端的測試去排除PCB走線、阻抗、時(shí)鐘、復(fù)位、電源等原因。

二、IBERT配置

1. 在“IP Catalog”中找到IBERT

雙擊IP核進(jìn)行配置。

100062789-125347-01.png

2. 第一頁配置高速串行協(xié)議

第一頁協(xié)議選項(xiàng)中默認(rèn)為Custom1,可以自行輸入線速率、時(shí)鐘等參數(shù),其余協(xié)議選項(xiàng)是對應(yīng)著固定的線速率和時(shí)鐘,比如tenGBASE-R對應(yīng)10.3125G通信速率的萬兆網(wǎng)通信,使用時(shí)鐘頻率156.25MHz,選擇使用QPLL鎖相環(huán),選擇后整個(gè)Quad的4個(gè)GT共用一個(gè)QPLL(Quad PLL),否則每個(gè)Channel通道各自使用自己的CPLL(Channel PLL)。

100062789-125348-02.png

ZC706原理圖第8頁(公眾號回復(fù)【ZC706原理圖】獲?。?,ZC706中的BANK109~112四個(gè)Bank是高速收發(fā)器Bnak,每個(gè)Bnak中含有4個(gè)獨(dú)立的GT收發(fā)器和一個(gè)QPLL,組成一個(gè)Quad,每個(gè)GT稱為一個(gè)Channel。其中,Quad109和Quad110是FMC_HPD,Quad111支持Channel0是FMC_LPC,Channel1使用SMA接口輸出,Channel2連接光纖SFP+,Channel3直接TX和RX連接形成自環(huán),用于測試GT,Quad112用于PCIE。

在使用過程中,出于對時(shí)鐘的考慮:

Quad109的參考時(shí)鐘0來源于FMC_HPC板卡,參考時(shí)鐘1未連接(NC);

Quad110的參考時(shí)鐘0來源于FMC_HPC板卡,參考時(shí)鐘1來源于一個(gè)時(shí)鐘芯片SI5324,但是需要進(jìn)行相應(yīng)配置才能輸出(IIC配置寄存器);

Quad111的參考時(shí)鐘0來源于FMC_LPC板卡,參考時(shí)鐘1通過SMA接頭由外部輸入;

Quad112的參考時(shí)鐘0來源于PCIE設(shè)備,參考時(shí)鐘1未連接(NC);

綜上考慮,在ZC706沒有連接FMC和PCIE設(shè)備情況下,只能使用Quad111的參考時(shí)鐘1,通過外部SMA接入差分的參考時(shí)鐘。Quad111中的Channel3恰好已經(jīng)設(shè)計(jì)成自環(huán),剛好選定Quad111進(jìn)行IBERT測試。

重要!由于相鄰Bnak可以相互借用時(shí)鐘,所以,這里在使用Bnak111的參考時(shí)鐘1的前提下,也可以選擇Bnak110和Bnak112上的GT進(jìn)行IBERT測試,但是不能使用Bnak109,因?yàn)锽ank111的時(shí)鐘無法給Bank109使用,但是可以給Bnak110和Bank112使用。

100062789-125349-03.png

在ZC706板上,如下圖所示,有一個(gè)一上電就會輸出的差分時(shí)鐘USRCLK,默認(rèn)輸出頻率156.25MHz,恰好可以用來作為時(shí)鐘,并將其通過SMA接頭的USER_SMA_CLOCK輸出,外部使用SMA接頭射頻線將USRCLK和USER_SMA_CLOCK連接,即為Quad111引入了一組156.25MHz的差分時(shí)鐘。(注意!兩根射頻線必須等長)

100062789-125350-04.png

標(biāo)號9和10的兩對SMA接口使用等長的射頻線連接,絲印號P端連接P端,N端連接N端。

100062789-125351-05.png

3. 第二頁配置Quad和參考時(shí)鐘

根據(jù)2的說明,這里選擇QUAD_111,并將參考時(shí)鐘選擇Quad111的參考時(shí)鐘1(MGTREFCLK1),由于使用整個(gè)Quad的四個(gè)通道,并且使用QPLL,所以這里的Channel任選一個(gè)Channel0 ~ Channel3即可。

100062789-125352-06.png

4. 第三頁配置時(shí)鐘來源

時(shí)鐘來源配置為Quad111的參考時(shí)鐘1。

100062789-125353-07.png

三、示例工程

示例工程生成參考:如何使用Xilinx官方例程和手冊學(xué)習(xí)IP核的使用——以高速接口SRIO為例

100062789-125354-08.png

100062789-125355-09.png

四、時(shí)鐘配置

增加差分輸入時(shí)鐘USRCLK,首先輸入使用IBUFDS差分輸入轉(zhuǎn)單端得到user_clk信號,然后使用全局緩沖BUFG資源將user_clk綁定全局時(shí)鐘網(wǎng)絡(luò),最后使用OBUFDS單端轉(zhuǎn)差分輸出。

FPGA從外部輸入時(shí)鐘時(shí),必須使用全局時(shí)鐘輸入管腳輸入,必須經(jīng)過全局時(shí)鐘緩沖IBUFG(單端時(shí)鐘)或IBUFGDS(差分時(shí)鐘),否則布線報(bào)錯(cuò),常見的使用方式是IBUF或IBUFDS后加一個(gè)BUFG組合。

BUFG,全局緩沖,輸出到達(dá)FPGA內(nèi)部個(gè)邏輯單元的時(shí)鐘延遲和抖動(dòng)最小。

參考 https://blog.csdn.net/zkf0100007/article/details/82559250

wire user_clk; IBUFDSIBUFDS_inst_user_clk( .O(user_clk), // Buffer output .I(USRCLK_P_I), // Diff_p bufferinput .IB(USRCLK_N_I) //Diff_n buffer input ); wireuser_clk_bufg; BUFGBUFG_inst_user_clk ( .O(user_clk_bufg), // 1-bit output: Clock output .I(user_clk) ); OBUFDSOBUFDS_inst_user_clock ( .O (USER_SMA_CLOCK_P_O), // Diff_p output .OB(USER_SMA_CLOCK_N_O), //Diff_n output .I (user_clk_bufg) //Buffer input );

IBUFDS+BUFG+OBUFDS。

100062789-125356-10.png

設(shè)置XDC時(shí)鐘約束和管腳約束:

create_clock -name usrclk -period 6.4 [get_ports USRCLK_P_I] create_clock -name user_sma_clk -period 6.4 [get_portsUSER_SMA_CLOCK_P_O] set_property PACKAGE_PIN AF14 [get_ports USRCLK_P_I] set_property IOSTANDARD LVDS_25 [get_ports USRCLK_P_I] set_property PACKAGE_PIN AD18 [get_ports USER_SMA_CLOCK_P_O] set_property IOSTANDARD LVDS_25 [get_ports USER_SMA_CLOCK_P_O]

五、誤碼率及眼圖測試

編譯、布局布線并生成Bitstream,下載到ZC706。在Vivado下方出現(xiàn)“Serial I/O Links”,點(diǎn)擊Auto-detect links會自動(dòng)檢測已經(jīng)連通的鏈路,點(diǎn)擊Create Link可以觀察工程中配置的所有鏈路。

100062789-125357-11.png

點(diǎn)擊Create Link,點(diǎn)擊“+”號選擇上方的鏈路,點(diǎn)擊4次選擇4個(gè)鏈路。

100062789-125358-12.png

由于Quad111的Channel3是直接TX和RX直連構(gòu)成自環(huán),所以下載IBERT后在Link3上就已經(jīng)實(shí)現(xiàn)連通,通信速率10.313Gbps,誤碼率10的-13次方,測試時(shí)可以點(diǎn)擊Reset復(fù)位重測,更改Links里面的配置時(shí)也需要Reset復(fù)位一下,否則誤碼率較高。

100062789-125359-13.png

配置4個(gè)通道均為近端PCS自環(huán)或者近端PMA自環(huán)(Near-End),內(nèi)部構(gòu)成自環(huán),4個(gè)鏈路均進(jìn)行近端內(nèi)部自環(huán)測試,兩個(gè)FPGA通信時(shí)可以配置遠(yuǎn)端PCS自環(huán)或者遠(yuǎn)端PMA自環(huán)測試鏈路(Far-End)。

100062789-125360-14.png

更改上述配置后,先Reset復(fù)位,否則誤碼率較高。

100062789-125361-15.png

創(chuàng)建眼圖的掃描。

100062789-125362-16.png

100062789-125363-17.png

可見在中心位置處眼圖張的比較開(藍(lán)色),信道質(zhì)量較好,橫著看張開的范圍較小,主要原因是運(yùn)行的線速率太高,如果使用1.25G的千兆網(wǎng)協(xié)議,則眼圖會更好。

從信號完整性的角度來看,眼圖中間的藍(lán)色區(qū)域越大,GTX所對應(yīng)的PCB高速電路的信號完整性越好。

100062789-125364-18.png

100062789-125365-19.png

編輯:lyn

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3822

    瀏覽量

    111225
  • IP核
    +關(guān)注

    關(guān)注

    4

    文章

    344

    瀏覽量

    51968
  • GT
    GT
    +關(guān)注

    關(guān)注

    0

    文章

    15

    瀏覽量

    24996
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    測試用什么探頭?

    測試的探頭選擇,核心是匹配信號類型和測試速率——高速差分信號優(yōu)先選差分探頭,低速單端信號可選用單端探頭,特殊場景搭配輔助探頭即可,不用盲目追求高端型號,適配才是關(guān)鍵。 日常
    的頭像 發(fā)表于 03-05 08:55 ?332次閱讀
    <b class='flag-5'>眼</b><b class='flag-5'>圖</b><b class='flag-5'>測試</b>用什么探頭?

    AI級供電紋波與噪聲的精確測量

    AI級供電的電壓已經(jīng)低至1V以內(nèi),這就要求有更低的疊加在電壓母線上的紋波和噪聲進(jìn)行測試,以確保良好的電源完整性,避免影響AI芯片的正常工作,確保信號完整性,降低誤碼率。
    的頭像 發(fā)表于 01-29 15:46 ?233次閱讀
    AI<b class='flag-5'>板</b>級供電紋波與噪聲的精確測量

    普源示波器MSO8204的分析與應(yīng)用

    在高速數(shù)字信號調(diào)試領(lǐng)域,分析評估信號完整性和傳輸質(zhì)量的核心手段。普源精電(RIGOL)自主研發(fā)的MSO8204數(shù)字示波器,憑借其突破性的實(shí)時(shí)
    的頭像 發(fā)表于 01-08 17:54 ?1102次閱讀
    普源示波器MSO8204的<b class='flag-5'>眼</b><b class='flag-5'>圖</b><b class='flag-5'>分析</b>與應(yīng)用

    渾圓天成!Profinet轉(zhuǎn)EtherCAT網(wǎng)關(guān)模塊配置的詳細(xì)分析

    渾圓天成!Profinet轉(zhuǎn)EtherCAT網(wǎng)關(guān)模塊配置的詳細(xì)分析 渾圓天成!Profinet轉(zhuǎn)EtherCAT網(wǎng)關(guān)模塊配置的詳細(xì)分析 在某工廠的生產(chǎn)系統(tǒng)中,需實(shí)現(xiàn)西門子S7-1200PLC與伺服
    的頭像 發(fā)表于 12-24 17:27 ?582次閱讀
    渾圓天成!Profinet轉(zhuǎn)EtherCAT網(wǎng)關(guān)模塊配置的<b class='flag-5'>詳細(xì)分析</b>

    如何用泰克示波器進(jìn)行分析

    在現(xiàn)代高速數(shù)字通信系統(tǒng)中,分析評估信號完整性和傳輸質(zhì)量的核心工具。泰克示波器憑借其高精度和豐富的分析功能,成為工程師進(jìn)行
    的頭像 發(fā)表于 12-10 17:26 ?1161次閱讀
    如何用泰克示波器進(jìn)行<b class='flag-5'>眼</b><b class='flag-5'>圖</b><b class='flag-5'>分析</b>

    IBERT GT收發(fā)器誤碼率測試實(shí)例

    IBERT(Integrated Bit Error Ratio Tester),集成誤碼率測試儀。作為用戶來說可以使用這個(gè)工具對自己設(shè)計(jì)的板子中的高速串行收發(fā)器進(jìn)行簡單測試,從而判斷
    的頭像 發(fā)表于 11-24 09:11 ?2976次閱讀
    <b class='flag-5'>IBERT</b> GT收發(fā)器<b class='flag-5'>誤碼率</b><b class='flag-5'>測試</b>實(shí)例

    告別“斷聯(lián)地獄”:Profibus光纖轉(zhuǎn)接,主站從站“一鍵”通聯(lián),誤碼率歸零!

    “掉線不服”! ?痛點(diǎn)扎心:銅纜的“短命”魔咒? 傳統(tǒng)Profibus銅纜,120米是極限!變頻器密集的車間,電機(jī)啟停、高頻開關(guān)電源攪得電磁場高達(dá)100V/m,誤碼率飆到15%+,PLC指令延遲50ms+。某汽車廠曾因信號抖動(dòng),導(dǎo)致伺服定位偏移0.5mm,良率直接掉坑里……這
    的頭像 發(fā)表于 11-10 14:45 ?1181次閱讀
    告別“斷聯(lián)地獄”:Profibus光纖轉(zhuǎn)接,主站從站“一鍵”通聯(lián),<b class='flag-5'>誤碼率</b>歸零!

    比特誤碼率測試儀接收端受限自動(dòng)校準(zhǔn)最佳實(shí)踐

    Tektronix提供針對PCIe 6.0 CEM測試的 比特誤碼率測試儀 (BERT) 接收端 (RX) 受限自動(dòng)校準(zhǔn)。該軟件名為Te
    的頭像 發(fā)表于 10-24 16:16 ?4078次閱讀
    比特<b class='flag-5'>誤碼率</b><b class='flag-5'>測試</b>儀接收端受限<b class='flag-5'>眼</b><b class='flag-5'>圖</b>自動(dòng)校準(zhǔn)最佳實(shí)踐

    影響電解電容壽命的主要因素及其詳細(xì)分析

    電解電容的壽命受多種因素影響,這些因素相互作用,共同決定了電容在實(shí)際使用中的可靠性和穩(wěn)定性。以下是影響電解電容壽命的主要因素及其詳細(xì)分析: 一、核心影響因素:溫度 高溫加速老化 化學(xué)機(jī)制 :電解液中
    的頭像 發(fā)表于 08-08 16:15 ?1896次閱讀

    智多晶XSBERT讓高速串行接口調(diào)試化繁為簡

    高速串行接口(如PCIe、以太網(wǎng)、HDMI等)是芯片設(shè)計(jì)的“高速公路”,但調(diào)試過程卻常讓人抓狂——信號質(zhì)量差、誤碼率高、模糊……耗時(shí)耗力的測試流程,是否讓你無數(shù)次想對屏幕喊“太難了
    的頭像 發(fā)表于 05-30 14:30 ?1044次閱讀
    智多晶XSBERT讓高速串行接口調(diào)試化繁為簡

    網(wǎng)絡(luò)分析儀的測試和TDR

    高速信號在傳輸過程中對傳輸線的阻抗有明確的要求。如果阻抗不連續(xù),可能會導(dǎo)致信號完整性問題,例如信號反射、抖動(dòng)增大、誤碼率上升,甚至可能引發(fā)電磁干擾(EMI)問題。因此,高速信號路徑中的各個(gè)環(huán)節(jié),包括
    的頭像 發(fā)表于 05-21 10:39 ?3183次閱讀
    網(wǎng)絡(luò)<b class='flag-5'>分析</b>儀的<b class='flag-5'>眼</b><b class='flag-5'>圖</b><b class='flag-5'>測試</b>和TDR

    M8040A/M8199助力數(shù)據(jù)中心收發(fā)信機(jī)測試

    隨著數(shù)字通信和大數(shù)據(jù)的不斷發(fā)展,誤碼率測試變得越來越重要。高性能誤碼率測試儀作為一種關(guān)鍵的測試設(shè)備,可以對數(shù)字信號進(jìn)行高速、高精度的
    的頭像 發(fā)表于 05-12 16:57 ?719次閱讀
    M8040A/M8199助力數(shù)據(jù)中心收發(fā)信機(jī)<b class='flag-5'>測試</b>

    泰克示波器MDO32分析全指南

    在現(xiàn)代高速數(shù)字通信系統(tǒng)中,分析評估信號完整性的核心工具。泰克MDO32系列示波器憑借其強(qiáng)大的混合域分析能力,為工程師提供了經(jīng)濟(jì)高效的
    的頭像 發(fā)表于 04-30 15:14 ?1135次閱讀
    泰克示波器MDO32<b class='flag-5'>眼</b><b class='flag-5'>圖</b><b class='flag-5'>分析</b>全指南

    怎么使用STM32F723的開發(fā)測試HS的

    請問怎么使用STM32F723的開發(fā)測試HS的,開發(fā)程序包含USBD_HS_TESTMODE_ENABLE后按教程修改了USBD_L
    發(fā)表于 03-13 07:32

    PCB仿真相同損耗下,28G NRZ的產(chǎn)品不能直接升級到56G PAM4?

    沒眼花吧,每種電平只有5個(gè)顏色嗎?不是說好的從1dB到6dB一共6個(gè)損耗量級的掃描嗎?對的,你沒看錯(cuò),誤碼率
    發(fā)表于 03-11 11:32