作為Xilinx 7nm芯片,Versal在架構(gòu)上與前一代芯片UltraScale相比有諸多不同,這里我們就來(lái)看看都有哪些不同。
時(shí)鐘資源
從時(shí)鐘Buffer角度看,多了一種BUFG_FABRIC,專門用于驅(qū)動(dòng)高扇出網(wǎng)線,從而降低了BUFG的利用率,緩解了布線資源的壓力,其在芯片中的位置如圖中紅色標(biāo)記所示。
可配置邏輯模塊
再看CLB,Versal中一個(gè)CLB規(guī)模相當(dāng)于UltraScale中的兩個(gè)CLB,故其包含16個(gè)觸發(fā)器和64個(gè)LUT。同時(shí),這64個(gè)LUT中有32個(gè)LUT可配置為RAM/ROM/或移位寄存器。這意味著,Versal中的CLB不再有CLB_LL和CLB_LM之分。此外,CLB內(nèi)部列方向相鄰的LUT是可級(jí)聯(lián)的,這對(duì)于緩解CLB外部的布線壓力是有益的。
CLB內(nèi)部還增加了Inverse Multipliexer Register (Imux Register),用于改善Fmax、解決保持時(shí)間違例。另一方面,CLB內(nèi)部不再包含F(xiàn)7/8/9MUX,改由LUT實(shí)現(xiàn)相應(yīng)的功能。
DSP58
Versal中的乘法器為DSP58,可支持27x24有符號(hào)數(shù)乘法,與UltraScale中的27x18相比有所提升。同時(shí),就復(fù)數(shù)乘法而言,對(duì)于18-bit復(fù)數(shù),只需要消耗2個(gè)DSP58。在UltraScale中,則要消耗3個(gè)DSP48。DSP58的另一亮點(diǎn)是可支持向量乘,也就是說(shuō)27x24的乘法器可分解為3個(gè)9x8的乘法器,從而可方便地實(shí)現(xiàn)兩個(gè)長(zhǎng)度為3的向量乘法,這對(duì)于快速實(shí)現(xiàn)矩陣乘法是很有利的。此外,DSP58還支持浮點(diǎn)乘法和浮點(diǎn)加法。DSP48則需要額外的資源實(shí)現(xiàn)浮點(diǎn)運(yùn)算。
URAM288
在UltraScale中,URAM288可支持的位寬是固定的72位,且初始值只能為0。但在Versal中,URAM288可支持4中位寬,分別為9/18/36/72,同時(shí),初始值是用戶可定義的。
Block RAM
在UltraScale中,一個(gè)RAMB36可配置的位寬為1/2/4/9/18/36/72,但在Versal中,1/2/4這些位寬不再支持。
復(fù)位
從復(fù)位角度看,Versal中的BRAM和DSP內(nèi)部寄存器既支持同步復(fù)位又支持異步復(fù)位,而UltraScale中的BRAM和DSP僅支持同步復(fù)位。
編輯:jq
-
dsp
+關(guān)注
關(guān)注
561文章
8248瀏覽量
366772 -
驅(qū)動(dòng)
+關(guān)注
關(guān)注
12文章
1957瀏覽量
88566 -
Xilinx
+關(guān)注
關(guān)注
73文章
2200瀏覽量
131195 -
7nm芯片
+關(guān)注
關(guān)注
0文章
24瀏覽量
7361
原文標(biāo)題:與UltraScale相比,Versal有哪些不同?
文章出處:【微信號(hào):Lauren_FPGA,微信公眾號(hào):FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對(duì)接
探索AMD XILINX Versal Prime Series VMK180評(píng)估套件,開啟硬件創(chuàng)新之旅
AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析
AMD Versal自適應(yīng)SoC內(nèi)置自校準(zhǔn)的工作原理
AMD Vivado IP integrator的基本功能特性
AMD 7nm Versal系列器件NoC的使用及注意事項(xiàng)
在AMD Versal自適應(yīng)SoC上使用QEMU+協(xié)同仿真示例
一文詳解Advanced IO wizard異步模式
AMD Power Design Manager 2025.1現(xiàn)已推出
基于AMD Versal器件實(shí)現(xiàn)PCIe5 DMA功能
AMD Vivado Design Suite 2025.1現(xiàn)已推出
AMD第二代Versal AI Edge和Versal Prime系列加速量產(chǎn) 為嵌入式系統(tǒng)實(shí)現(xiàn)單芯片智能
第二代AMD Versal Premium系列SoC滿足各種CXL應(yīng)用需求
Xilinx Ultrascale系列FPGA的時(shí)鐘資源與架構(gòu)解析
面向AI與機(jī)器學(xué)習(xí)應(yīng)用的開發(fā)平臺(tái) AMD/Xilinx Versal? AI Edge VEK280
UltraScale和Versal之間有哪些不同?
評(píng)論