91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA的重構(gòu)是什么,具有哪些要點

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2021-07-02 17:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

“重構(gòu)”對于剛接觸FPGA的人來說,可謂十分神秘,對于已經(jīng)入門的人來說很“簡單”,但是你真的了解FPGA的重構(gòu)嗎?

術(shù)語“重構(gòu)”是指FPGA已經(jīng)配置后的重新編程。FPGA的重構(gòu)有兩種類型:完全的和部分的。完全重構(gòu)將整個FPGA重新編程,而部分重構(gòu)只取代設(shè)計的一部分,設(shè)計的剩下部分仍正常工作。部分重構(gòu)不被視為完全重構(gòu)的特殊情況,因為兩者基本相同。對FPGA執(zhí)行部分重構(gòu)通過使用與完全重構(gòu)(JTAG、CAP或SelectMAP接口)相同的方法來進行,如上一節(jié)所述。比特流的結(jié)構(gòu)對于完全和部分重構(gòu)來說都是相同的。

FPGA重構(gòu)具有以下幾個優(yōu)點。它允許多個設(shè)計共享同一個FPGA架構(gòu),這反過來又降低了FPGA的面積、成本和系統(tǒng)復(fù)雜性。完全和部分重構(gòu)為許多FPGA的創(chuàng)新應(yīng)用程序提供了可能,否則,高昂的成本將影響應(yīng)用程序?qū)崿F(xiàn)。利用FPGA重構(gòu)優(yōu)勢的一些應(yīng)用如DSP音頻或視頻處理器等,它們根據(jù)用戶輸人,由包括集成深度包檢測的通信控制器修改處理算法,以改變基于協(xié)議的數(shù)據(jù)包處理器。很多工業(yè)和學(xué)術(shù)性的FPGA重構(gòu)方面的研究不斷產(chǎn)生有價值的應(yīng)用、研究論文和學(xué)位論文。

雖然部分重構(gòu)技術(shù)不是一項新功能,也不是主流的研究方向,但是設(shè)計和實現(xiàn)流程、工具支持甚至名詞術(shù)語都在不斷發(fā)展,用戶界面越來越友好。最終目標是向FPGA開發(fā)者提供簡單和透明的設(shè)計流程,無須詳細了解配置邏輯和比特流結(jié)構(gòu)。部分重構(gòu)是一項復(fù)雜過程,在設(shè)計實現(xiàn)、工具流程和重構(gòu)本身的過程中充斥著多重挑戰(zhàn)。面臨的一個挑戰(zhàn)是在FPGA配置的變化過程中,完成平滑切換而無須中斷剩余設(shè)計功能或損害其完整性。而在完全重構(gòu)過程中,F(xiàn)PGA架構(gòu)和10不能保持在復(fù)位。另一項挑戰(zhàn)是在改變過程中,防止設(shè)計的未改動部分進入無效狀態(tài)。設(shè)計者必須正確界定和約束未改動和改動部分之間的接口。這樣,F(xiàn)PGA物理實現(xiàn)工具才能進行配置并使用完全相同的布線資源。

有三個部分重構(gòu)流程可用于Xilinx FPGA基于差異的(difference based)、基于分層的(partition based)及使用動態(tài)重構(gòu)端口。基于差異的部分重構(gòu)基于差異的部分重構(gòu)[2]最適合用于將小型設(shè)計轉(zhuǎn)化為LUT方程、IO特征和BRAM中的內(nèi)容。以下是一個簡單的、基于差異的部分重構(gòu)代碼和流程舉例,它可以運行在Xilinx開發(fā)板上。

//原始模塊:當(dāng)兩個按鈕都按下時,點亮LED

module top(input btn0,btnl,output led); assign led=btn0&btnl;endmodule//top

//部分重構(gòu)模塊:當(dāng)兩個按鈕之一按下時,點亮LEDbutton is pressed

module top_pr(input btn0,btn1,output led); assign led=btn0 | btn1;endmodule//top_pr

#約朿文件:對兩個設(shè)計都相同

NET “btnO” LOC= “A18” ;NET “btnl” LOC= “H17” ;NET “l(fā)ed” LOC= “AD21”;

#實現(xiàn)LED功能的LUT被鎖定到特定邏輯片中#對于原始設(shè)計,LUT函數(shù)是btn0 & btn1#對于部分重構(gòu)設(shè)計,LUT函數(shù)是btn0|btn1

INST “l(fā)ed” AREA_GROUP=“l(fā)ed”;AREA_GROUP “l(fā)ed” RANGE = SLICE_X65Y168:SLICE_X65Y168;

#bitgen命令用于產(chǎn)生部分重構(gòu)比特流#ActiveReconfig和Persist選項在配置變化期間置為全局復(fù)位

$bitgen -g ActiveReconfig:Yes -g Persist:Yes -r top_orig.bittop_pr.ncd top_pr.bittop_orig.bit:原始設(shè)計的比特流top_pr.ncd:部分重構(gòu)設(shè)計的布局布線后輸出top_pr.bit:得到的部分重構(gòu)比特流結(jié)果

上面例子中基于差異的部分重構(gòu)流程包括以下步驟:

(1)編譯top模塊。結(jié)果是比特流文件top_orig.bit。(2)編譯top_pr模塊。結(jié)果是布局布線后文件top_pr.ncd。(3)使用top.orig.bit比特流和top_pr.ncd,生成包含兩個設(shè)計之間LED LUT方程差異的比特流。

基于分層的部分重構(gòu)

與基于差異的重構(gòu)不同,基于分層的部分重構(gòu)流程支持重構(gòu)大型部件FPGA設(shè)計。PlanAhead工具它提供了用于配置、實現(xiàn)和使用分層管理部分重構(gòu)項目的集成環(huán)境。設(shè)計和實現(xiàn)流程的簡要概述如下所示

:?FPGA開發(fā)者指定待配置的部分設(shè)計

?在FPGA芯片上包含所需邏輯、嵌入式存儲器、10和其他資源的區(qū)域。?開發(fā)者定義覆蓋該區(qū)域的所有可能設(shè)計變量。

?PlanAhead工具管理所有諸如編譯設(shè)計的細節(jié),包括管理多個網(wǎng)表、靜態(tài)的和可重構(gòu)的設(shè)計部分,執(zhí)行DRC,并產(chǎn)生合適的比特流。

Xilinx應(yīng)用提示XAPP883提供了使用部分重構(gòu)的示例,以允許嵌入式PCI Exress接口模塊的快速配置。

動態(tài)重構(gòu)端口

改變Xilinx GTX收發(fā)器、混合模式時鐘管理器(MMCM)和System Monitor原語設(shè)置的另一種方法,是使用動態(tài)重構(gòu)端口(DRP)DRP提供了一個簡單的用戶邏輯接口,不需要更多地了解配置寄存器和比特流結(jié)構(gòu)。例如,DRP允許輸出時鐘頻率、相位和MMCM的占空比動態(tài)變化。

文章出處:【微信公眾號:OpenFPGA】

責(zé)任編輯:gt


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22416

    瀏覽量

    636583
  • 控制器
    +關(guān)注

    關(guān)注

    114

    文章

    17799

    瀏覽量

    193426
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9525

    瀏覽量

    157079

原文標題:FPGA 的重構(gòu)

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    電子工程師設(shè)計相關(guān)要點與案例分析

    電子工程師設(shè)計相關(guān)要點與案例分析 在電子工程師的設(shè)計工作中,涉及到眾多不同類型的設(shè)計,下面將結(jié)合幾個典型案例來探討電子設(shè)計的要點。 文件下載: ADM8710.pdf 基于FPGA的電子秤
    的頭像 發(fā)表于 02-27 09:30 ?99次閱讀

    小型自重構(gòu)機器人能不能幫忙做一個?

    當(dāng)然可以!我直接**給你一套能做、能跑、能自己變形的小型自重構(gòu)機器人完整方案**,適合 ESP32S3 + 舵機 + 簡單結(jié)構(gòu),不用復(fù)雜加工,能跑、能拼接、能變形。 我給你做**最容易實現(xiàn)、成本
    發(fā)表于 02-21 19:24

    【OFDR】實時感知、動態(tài)重構(gòu)與歷史狀態(tài)回溯!昊衡科技-三維場重構(gòu)軟件

    三維場重構(gòu)軟件三維場重構(gòu)軟件通過TCP協(xié)議獲取傳感數(shù)據(jù),并實時重構(gòu)三維溫度/應(yīng)變場。軟件支持導(dǎo)入三維模型(.wrl格式)與二維圖片(.jpeg格式),實現(xiàn)“數(shù)據(jù)-空間位置”的精準映射。二維直線
    的頭像 發(fā)表于 01-29 17:40 ?1330次閱讀
    【OFDR】實時感知、動態(tài)<b class='flag-5'>重構(gòu)</b>與歷史狀態(tài)回溯!昊衡科技-三維場<b class='flag-5'>重構(gòu)</b>軟件

    探索TI LMH系列SDI串行器:特性、應(yīng)用與設(shè)計要點

    和LMH0340系列SDI串行器,憑借其出色的性能和豐富的特性,成為了眾多視頻應(yīng)用的理想選擇。今天,我們就來深入探討這些器件的特點、應(yīng)用場景以及設(shè)計過程中的關(guān)鍵要點。 文件下載: lmh0070.pdf 器件特性一覽 接口與時鐘優(yōu)勢 該系列器件采用LVDS接口與主機FPGA
    的頭像 發(fā)表于 12-26 09:10 ?461次閱讀

    具有極性控制功能的TCAN4420 CAN收發(fā)器:特性、應(yīng)用與設(shè)計要點

    具有極性控制功能的TCAN4420 CAN收發(fā)器:特性、應(yīng)用與設(shè)計要點 在電子工程領(lǐng)域,CAN收發(fā)器作為高速控制器局域網(wǎng)(CAN)的關(guān)鍵組件,對于實現(xiàn)可靠的數(shù)據(jù)通信起著至關(guān)重要的作用。今天,我們將
    的頭像 發(fā)表于 12-18 14:20 ?411次閱讀

    AMD利用可重構(gòu)FPGA設(shè)備Moku實現(xiàn)自定義激光探測解決方案

    摘要本文介紹了AdvancedMicroDevices,AMD公司如何基于可重構(gòu)FPGA設(shè)備自定義激光探測解決方案,替代傳統(tǒng)的儀器配置,通過靈活且可定制的FPGA設(shè)備Moku提供更高效和靈活的激光
    的頭像 發(fā)表于 11-20 17:28 ?1718次閱讀
    AMD利用可<b class='flag-5'>重構(gòu)</b><b class='flag-5'>FPGA</b>設(shè)備Moku實現(xiàn)自定義激光探測解決方案

    MarketsandMarkets FPGA行業(yè)報告,2026~2030 FPGA市場洞察

    ,F(xiàn)ield-Programmable Gate Array)是一種高度靈活、可重構(gòu)的集成電路。與傳統(tǒng) ASIC 不同,FPGA 制造完成后仍可以在終端重新編程,在 高性能并行計算、實時信號處理、通信加速 等領(lǐng)域具有獨特優(yōu)勢。
    的頭像 發(fā)表于 11-20 13:20 ?501次閱讀
    MarketsandMarkets <b class='flag-5'>FPGA</b>行業(yè)報告,2026~2030 <b class='flag-5'>FPGA</b>市場洞察

    OFDR技術(shù)與三維重構(gòu)的協(xié)同價值

    概述OFDR分布式光頻域反射技術(shù)具有光纖傳感器體積小、重量輕、測試精度高的特性,能夠精準捕捉結(jié)構(gòu)各位置的微小應(yīng)變或溫度變化。三維重構(gòu)軟件可作為連接數(shù)據(jù)與實際應(yīng)用的結(jié)構(gòu)——通過顏色映射將數(shù)據(jù)直觀呈現(xiàn)
    的頭像 發(fā)表于 11-14 17:36 ?1332次閱讀
    OFDR技術(shù)與三維<b class='flag-5'>重構(gòu)</b>的協(xié)同價值

    AES和SM4算法的可重構(gòu)分析

    為:Y=A(AX+C)^-1+C 。 通過對比以上兩個計算公式可以發(fā)現(xiàn),它們都具有的仿射變換操作和求逆操作,于是可以通過以下流程圖對AES和SM4算法進行S盒的可重構(gòu)。具體實現(xiàn)過程需要具備有限域上的知識,感興趣的讀者可參考本文末尾列出的鏈接進行延伸閱讀。
    發(fā)表于 10-23 07:26

    ADC和FPGA之間LVDS接口設(shè)計需要考慮的因素

    本文描述了ADC和FPGA之間LVDS接口設(shè)計需要考慮的因素,包括LVDS數(shù)據(jù)標準、LVDS接口數(shù)據(jù)時序違例解決方法以及硬件設(shè)計要點。
    的頭像 發(fā)表于 07-29 10:01 ?5419次閱讀
    ADC和<b class='flag-5'>FPGA</b>之間LVDS接口設(shè)計需要考慮的因素

    中科億海微可重構(gòu)智能超表面電磁單元控制方案:多維調(diào)控電磁波,助力6G無線中繼

    重構(gòu)智能超表面(RIS)技術(shù)是一種新興的人工電磁表面技術(shù),它通過可編程的方式對電磁波進行智能調(diào)控,具有低成本、低能耗、可編程、易部署等特點。通過構(gòu)建智能可控?zé)o線環(huán)境,有機會突破傳統(tǒng)無線通信的約束
    的頭像 發(fā)表于 06-12 11:06 ?917次閱讀
    中科億海微可<b class='flag-5'>重構(gòu)</b>智能超表面電磁單元控制方案:多維調(diào)控電磁波,助力6G無線中繼

    【經(jīng)驗分享】玩轉(zhuǎn)FPGA串口通信:從“幻覺調(diào)試”到代碼解析

    FPGA開發(fā),思路先行!玩FPGA板子,讀代碼是基本功!尤其對從C語言轉(zhuǎn)戰(zhàn)FPGA的“寶貝們”來說,適應(yīng)流水線(pipeline)編程可能需要點時間。上篇點燈代碼解讀了基礎(chǔ),而如果能親
    的頭像 發(fā)表于 06-05 08:05 ?1114次閱讀
    【經(jīng)驗分享】玩轉(zhuǎn)<b class='flag-5'>FPGA</b>串口通信:從“幻覺調(diào)試”到代碼解析

    FPGA芯片的概念和結(jié)構(gòu)

    FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列),是一種可在出廠后由用戶根據(jù)實際需求進行編程配置的集成電路。與專用集成電路(如ASIC)不同,FPGA在硬件層面具備高度的可重構(gòu)性,能夠靈活
    的頭像 發(fā)表于 05-12 09:30 ?2937次閱讀

    屏排線FPC設(shè)計要點

    屏排線FPC設(shè)計要點
    的頭像 發(fā)表于 04-30 18:41 ?795次閱讀
    屏排線FPC設(shè)計<b class='flag-5'>要點</b>

    深控技術(shù)不需要點表的工業(yè)數(shù)采動態(tài)產(chǎn)線重構(gòu)支持方案

    深控技術(shù)不需要點表的工業(yè)數(shù)采網(wǎng)關(guān)“動態(tài)產(chǎn)線重構(gòu)支持”方案通過語義化建模、多Agent系統(tǒng)、協(xié)議自適應(yīng)等核心技術(shù),解決了傳統(tǒng)MES系統(tǒng)在柔性制造場景下的剛性瓶頸。其價值不僅體現(xiàn)在維護成本降低50
    的頭像 發(fā)表于 03-18 15:16 ?767次閱讀
    深控技術(shù)不需<b class='flag-5'>要點</b>表的工業(yè)數(shù)采動態(tài)產(chǎn)線<b class='flag-5'>重構(gòu)</b>支持方案