91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何使用Icarus Verilog+GTKWave來進行verilog文件的編譯和仿真

FPGA之家 ? 來源:數(shù)字ICer ? 作者:數(shù)字ICer ? 2021-07-27 09:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文將介紹如何使用Icarus Verilog+GTKWave來進行verilog文件的編譯和仿真。

Icarus Verilog

Icarus Verilog極其小巧,支持全平臺Windows+Linux+MacOS,并且源代碼開源。通過tb文件可以生成對應的仿真波形數(shù)據(jù)文件,通過GTKWave可以查看仿真波形圖,支持將Verilog轉(zhuǎn)換為VHDL文件。

1.安裝iverilog:

sudo apt-get install iverilog

16b4030c-e10c-11eb-9e57-12bb97331649.png

安裝完成查看版本

iverilog -v

16becfbc-e10c-11eb-9e57-12bb97331649.png

2.安裝gtkwave:

sudo apt-get install gtkwave

16dc2bac-e10c-11eb-9e57-12bb97331649.png

安裝完成查看版本

gtkwave -v

16e89fcc-e10c-11eb-9e57-12bb97331649.png

Tb中添加

16f67e26-e10c-11eb-9e57-12bb97331649.png

3.編譯:

進入文件目錄,輸入命令:

iverilog *.v

170039de-e10c-11eb-9e57-12bb97331649.png

編譯完成出現(xiàn).out文件

172cf410-e10c-11eb-9e57-12bb97331649.png

生成.vcd文件

vpp a.out

173bbcfc-e10c-11eb-9e57-12bb97331649.png

執(zhí)行后產(chǎn)生的文件如下:

17447cc0-e10c-11eb-9e57-12bb97331649.png

4.用GTKWave打開VCD文件:

gtkwave glitch.vcd

175038e4-e10c-11eb-9e57-12bb97331649.png

執(zhí)行完成后,彈出界面

添加波形的時候卡死

glitch.vcd文件太大???

17ec8f28-e10c-11eb-9e57-12bb97331649.png

解決:

gtkwave,icarus支持vcd,lxt,lxt2 dump.

vcd通用但vcd dump太大,gtkwave不能很好的查看波形,導致崩潰。所以最好之前用lxt或?qū)cd轉(zhuǎn)化為lxt格式。lxt格式是gtkwave的專用格式。

cp glitch.vcd glitch.lxt

18151416-e10c-11eb-9e57-12bb97331649.png

添加波形

182e8248-e10c-11eb-9e57-12bb97331649.png

5.Verilog轉(zhuǎn)換為VHDL

將glitch.v文件轉(zhuǎn)換為VHDL文件glitch.vhd

iverilog -tvhdl -o glitch.vhd glitch.v

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真
    +關(guān)注

    關(guān)注

    54

    文章

    4486

    瀏覽量

    138315

原文標題:開源verilog仿真工具iverilog+GTKWave初體驗

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    一文詳解SystemC仿真庫的編譯

    AMD Vivado 設計套件以文件和庫的形式提供仿真模型。仿真庫包含器件和 IP 的行為和時序模型。編譯后的庫可供多個設計項目使用。用戶必須在設計
    的頭像 發(fā)表于 12-12 15:08 ?4836次閱讀
    一文詳解SystemC<b class='flag-5'>仿真</b>庫的<b class='flag-5'>編譯</b>

    請問測試用例.verilog文件是怎么生成的呢?

    仿真時可以通過添加.verilog文件,直接讀入ITCM中,從而在仿真時我們就可以知道處理器的運行結(jié)果,例如打印hello_world字樣。
    發(fā)表于 11-11 07:56

    請問verilog文件開頭部分的@00080000是什么意思?

    請問verilog文件開頭部分的@00080000是什么意思??
    發(fā)表于 11-06 08:10

    利用 NucleiStudio IDE 和 vivado 進行軟硬件聯(lián)合仿真

    ;${BuildArtifactFileBaseName}.verilog"; 使編譯之后能生成.verilog文件。 4.編譯
    發(fā)表于 11-05 13:56

    使用NucleiStudio生成tb仿真需要的.verilog文件

    打開仿真頂層文件tb_top.v,存放在ITCM模塊里面的指令是通過readmemh函數(shù)讀入.verilog文件實現(xiàn)的: 下面通過對NucleiStudio IDE
    發(fā)表于 11-05 07:07

    Hbirdv2在vivado2018.3上的仿真工作

    可以在官方給的文件中獲得實例.verilog文件,如果我們想要仿真自己C程序編譯出來的對應.verilo
    發(fā)表于 10-31 08:43

    Vivado仿真e203_hbirdv2跑whetstone跑分(開源)

    直接打開并進行仿真的e203_hbirdv2工程,選擇的板子是DDR200T;提供可以在NucleiStudio_IDE直接打開并進行編譯的whetstone源程序。 Github:h
    發(fā)表于 10-27 07:21

    e203移植開發(fā)分享(二)——仿真文件簡述與itcm固化程序

    可以在makefile中設置自己想要仿真的testcase,這里使用的rv32ui-p-add.verilog,這里我們把的這個文件復制的上次分享建立的文件testcase中,讀取
    發(fā)表于 10-27 06:04

    在Linux系統(tǒng)下編譯C語言仿真蜂鳥E203(二)

    目錄下,運行makefile腳本,采用ILM方式編譯產(chǎn)生coremark.verilog二進制文件 如下所示: 通過readmem的方式將文件加載到itcm中,采用VCS
    發(fā)表于 10-24 13:38

    在Ubuntu上安裝iverilog 12.0方法

    autoconf automake gperf libtool bison flex libreadline-dev pkg-config gtkwave 3、從Icarus Verilog項目
    發(fā)表于 10-24 12:24

    NucleiStudio如何生成.verilog文件和.dasm文件,以及對.dasm文件中自定義指令反匯編結(jié)果分析

    硬件設計需要.verilog文件運行加NICE后的tb仿真、軟件組需要.dasm確定自定義指令有無被正確
    發(fā)表于 10-24 06:33

    Nucleistudio+Vivado協(xié)同仿真教程

    編譯完成后,我們會在工程目錄下發(fā)現(xiàn)生成了.verilog文件,此即為我們仿真需用到的文件,可以將改
    發(fā)表于 10-23 06:22

    Linux使用coremark程序進行vcs仿真的注意事項

    coremark.h中額外定義CFG_SIMULATION,使得該程序執(zhí)行的輪數(shù)iteration=2加快仿真速度: 修改完c程序后,我們需要對其進行重新編譯,在上述終端中執(zhí)行ma
    發(fā)表于 10-20 09:02

    verilog模塊的調(diào)用、任務和函數(shù)

    在做模塊劃分時,通常會出現(xiàn)這種情形,某個大的模塊中包含了一個或多個功能子模塊,verilog是通過模塊調(diào)用或稱為模塊實例化的方式實現(xiàn)這些子模塊與高層模塊的連接的.
    的頭像 發(fā)表于 05-03 10:29 ?1575次閱讀
    <b class='flag-5'>verilog</b>模塊的調(diào)用、任務和函數(shù)

    FPGA Verilog HDL語法之編譯預處理

    的語句)。Verilog HDL編譯系統(tǒng)通常先對這些特殊的命令進行“預處理”,然后將預處理的結(jié)果和源程序一起在進行通常的編譯處理。
    的頭像 發(fā)表于 03-27 13:30 ?1444次閱讀
    FPGA <b class='flag-5'>Verilog</b> HDL語法之<b class='flag-5'>編譯</b>預處理