91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡(jiǎn)述FPGA時(shí)鐘約束時(shí)鐘余量超差解決方法

FPGA設(shè)計(jì)論壇 ? 來(lái)源:Chinaunix ? 作者:sunhenu ? 2021-10-11 14:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在設(shè)計(jì)FPGA項(xiàng)目的時(shí)候,對(duì)時(shí)鐘進(jìn)行約束,但是因?yàn)?a href="http://www.makelele.cn/v/tag/2562/" target="_blank">算法或者硬件的原因,都使得時(shí)鐘約束出現(xiàn)超差現(xiàn)象,接下來(lái)主要就是解決時(shí)鐘超差問(wèn)題,主要方法有以下幾點(diǎn)。

第一:換一個(gè)速度更快點(diǎn)的芯片,altera公司的cyclone系列FPGA,有6,7,8速度等級(jí)的,8的最慢,6的最快,或者cyclone系統(tǒng)4,5更快的芯片,當(dāng)然了成本會(huì)增加些的。

第二:盡量避免在FPGA中做乘法和除法的運(yùn)算,除非這個(gè)FPGA有硬件乘法器。我使用的這個(gè)FPGA沒(méi)有硬件乘法器,我就盡量利用左移或者右移來(lái)做乘法和除法運(yùn)算。

c7ccd63c-2a45-11ec-82a8-dac502259ad0.jpg

第三:重新分配一下IO管腳,這樣在布局布線的時(shí)候,會(huì)提高一定程度的時(shí)鐘余量。下圖是調(diào)整IO分配以后,時(shí)鐘余量提高了0.2ns。

c82ede40-2a45-11ec-82a8-dac502259ad0.jpg

c8a7aa46-2a45-11ec-82a8-dac502259ad0.jpg

第四:就是看看超差的那個(gè)線路,增加一些中間寄存器,或者使用流水線技術(shù),就是將組合邏輯和時(shí)序邏輯分開(kāi),大的時(shí)序邏輯,盡量?jī)?yōu)化成由很多小的時(shí)序邏輯組成一個(gè)大的時(shí)序邏輯?;蛘吒?a target="_blank">程序代碼,更該算法。到這一步就是沒(méi)有辦法的辦法了。

第五:有些時(shí)候在程序中加入一些和項(xiàng)目不相關(guān)的代碼,也可以提高正常程序的時(shí)鐘約束余量,估計(jì)是不相關(guān)代碼擠占了一些邏輯單元,使得正常程序在布局布線的時(shí)候,選擇了其他路徑吧。這個(gè)辦法不固定,瞎貓碰死耗子的事情。

主要就是這幾種方法了,首先要選好芯片,這是最重要的,不然為了省成本,最后發(fā)現(xiàn)芯片速度不夠,很煩人的。

最后提一下有些網(wǎng)友提到FPGA發(fā)熱厲害的現(xiàn)象,看看你在項(xiàng)目中是不是將unused pin 接地了,這樣芯片會(huì)發(fā)熱,最好將unused pin 微上拉,或者設(shè)置為輸入即可。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22415

    瀏覽量

    636551
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54018

    瀏覽量

    466333
  • 乘法器
    +關(guān)注

    關(guān)注

    9

    文章

    221

    瀏覽量

    38821

原文標(biāo)題:FPGA時(shí)鐘約束時(shí)鐘余量超差解決方法

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    深入剖析 CDCLVP215:低電壓雙分 1:5 LVPECL 時(shí)鐘驅(qū)動(dòng)器

    深入剖析 CDCLVP215:低電壓雙分 1:5 LVPECL 時(shí)鐘驅(qū)動(dòng)器 在電子設(shè)計(jì)領(lǐng)域,時(shí)鐘驅(qū)動(dòng)器是確保系統(tǒng)時(shí)鐘信號(hào)穩(wěn)定、準(zhǔn)確傳輸?shù)年P(guān)鍵組件。今天,我們將詳細(xì)探討 Texas
    的頭像 發(fā)表于 02-09 16:30 ?119次閱讀

    輸入引腳時(shí)鐘約束_Xilinx FPGA編程技巧-常用時(shí)序約束詳解

    基本的約束方法 為了保證成功的設(shè)計(jì),所有路徑的時(shí)序要求必須能夠讓執(zhí)行工具獲取。最普遍的三種路徑以及異常路徑為: 輸入路徑(Input Path),使用輸入約束 寄存器到寄存器路徑
    發(fā)表于 01-16 08:19

    鐵路時(shí)鐘系統(tǒng)介紹、時(shí)鐘系統(tǒng)、授時(shí)服務(wù)器

    時(shí)鐘系統(tǒng)
    西安同步電子科技有限公司
    發(fā)布于 :2025年11月12日 17:39:23

    E203軟核提高CPU時(shí)鐘頻率方法

    運(yùn)行時(shí),無(wú)法達(dá)到100MHZ的時(shí)鐘速度,超過(guò)33MHZ左右就會(huì)出現(xiàn)時(shí)序約束違例。 因此我們通過(guò)修改IP_MMCM中的16MHZ的clk輸出,將其修改為32MHZ,重新綜合,實(shí)現(xiàn),燒寫(xiě)到FPGA。即可
    發(fā)表于 10-29 06:19

    板子的時(shí)鐘如何正確地轉(zhuǎn)化為單端

    ,將輸入信號(hào)設(shè)置為diff,即為分含義 但是這種方法,最后通過(guò)約束之后得到的時(shí)序是有問(wèn)題的。一種正確的解決方法如下 解決方法② 使用IB
    發(fā)表于 10-27 07:29

    E203移植genesys2(時(shí)鐘板)生成比特流文件全過(guò)程

    是100Mhz,輸入選擇單時(shí)鐘源,輸出只需要16Mhz。 添加完ip和自定義的分頻文件之后記得在system.v中例化。 4.設(shè)置頭文件與注釋 添加`define FPGA_SOURCE 5.修改約束
    發(fā)表于 10-27 07:16

    ?CDCLVP215 低電壓雙分1:5 LVPECL時(shí)鐘驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    CDCLVP215時(shí)鐘驅(qū)動(dòng)器將兩倍的一對(duì)時(shí)鐘對(duì)LVPECL(CLKA、CLKB)分配給5對(duì)分LVPECL時(shí)鐘(QA0..QA4、QB0
    的頭像 發(fā)表于 09-18 10:20 ?688次閱讀
    ?CDCLVP215 低電壓雙<b class='flag-5'>差</b>分1:5 LVPECL<b class='flag-5'>時(shí)鐘</b>驅(qū)動(dòng)器技術(shù)文檔總結(jié)

    LMK1D1208P LVDS時(shí)鐘緩沖器技術(shù)解析

    Texas Instruments LMK1D1208P 8通道輸出LVDS時(shí)鐘緩沖器將兩個(gè)中的一個(gè)可選時(shí)鐘輸入(IN0和IN1)分配給八對(duì)分LVDS時(shí)鐘輸出(OUT0至OUT7)。
    的頭像 發(fā)表于 09-18 09:52 ?809次閱讀
    LMK1D1208P LVDS<b class='flag-5'>時(shí)鐘</b>緩沖器技術(shù)解析

    指針式時(shí)鐘 單面網(wǎng)絡(luò)子鐘

    時(shí)鐘
    jf_47371611
    發(fā)布于 :2025年09月12日 13:38:52

    HAC00304QN型低抖動(dòng)時(shí)鐘緩沖器發(fā)布

    HAC00304QN是一款2.1 GHz、4路輸出的高性能時(shí)鐘扇出緩沖器,輸入時(shí)鐘可從兩個(gè)通用輸入和一個(gè)晶體輸入中選擇。所選定的輸入時(shí)鐘被分配到三組輸出,包含兩組2個(gè)
    的頭像 發(fā)表于 07-13 15:27 ?709次閱讀
    HAC00304QN型低抖動(dòng)<b class='flag-5'>差</b>分<b class='flag-5'>時(shí)鐘</b>緩沖器發(fā)布

    分晶振在高速 FPGA 上的應(yīng)用

    分晶振在高速 FPGA 設(shè)計(jì)中具有非常重要的應(yīng)用,尤其是在對(duì)時(shí)鐘精度、抗干擾能力、信號(hào)完整性要求高的系統(tǒng)中
    的頭像 發(fā)表于 07-11 14:24 ?893次閱讀
    <b class='flag-5'>差</b>分晶振在高速 <b class='flag-5'>FPGA</b> 上的應(yīng)用

    晶振頻偏?這5個(gè)核心因素正在悄悄改變你的時(shí)鐘精度

    在電子設(shè)備中,晶振作為時(shí)鐘信號(hào)的核心部件,其精度直接影響著整個(gè)系統(tǒng)的穩(wěn)定性和可靠性。然而,晶振頻偏的問(wèn)題卻時(shí)常出現(xiàn),嚴(yán)重影響設(shè)備的正常工作。 一、溫度漂移:晶振頻率的"溫度敏感癥" 在晶振
    的頭像 發(fā)表于 05-22 15:22 ?1017次閱讀
    晶振頻偏<b class='flag-5'>超</b><b class='flag-5'>差</b>?這5個(gè)核心因素正在悄悄改變你的<b class='flag-5'>時(shí)鐘</b>精度

    FPGA時(shí)序約束之設(shè)置時(shí)鐘

    Vivado中時(shí)序分析工具默認(rèn)會(huì)分析設(shè)計(jì)中所有時(shí)鐘相關(guān)的時(shí)序路徑,除非時(shí)序約束中設(shè)置了時(shí)鐘組或false路徑。使用set_clock_groups命令可以使時(shí)序分析工具不分析時(shí)鐘組中
    的頭像 發(fā)表于 04-23 09:50 ?1364次閱讀
    <b class='flag-5'>FPGA</b>時(shí)序<b class='flag-5'>約束</b>之設(shè)置<b class='flag-5'>時(shí)鐘</b>組

    AD9577帶雙路PLL、擴(kuò)頻和余量微調(diào)功能的時(shí)鐘發(fā)生器技術(shù)手冊(cè)

    的網(wǎng)絡(luò)性能。PLL具有I^2^C 可編程輸出頻率和格式。小數(shù)N分頻PLL可支持?jǐn)U頻時(shí)鐘功能,降低EMI輻射的峰值功率。兩個(gè)PLL均可支持頻率余量微調(diào)功能。
    的頭像 發(fā)表于 04-10 15:29 ?1056次閱讀
    AD9577帶雙路PLL、擴(kuò)頻和<b class='flag-5'>余量</b>微調(diào)功能的<b class='flag-5'>時(shí)鐘</b>發(fā)生器技術(shù)手冊(cè)

    FPGA是什么?應(yīng)用領(lǐng)域、分晶振作用及常用頻率全面解析

    FPGA是什么?了解FPGA應(yīng)用領(lǐng)域、分晶振在FPGA中的作用、常用頻率、典型案例及FCom分振蕩器解決方案,為高速通信、數(shù)據(jù)中心、工業(yè)
    的頭像 發(fā)表于 03-24 13:03 ?4338次閱讀
    <b class='flag-5'>FPGA</b>是什么?應(yīng)用領(lǐng)域、<b class='flag-5'>差</b>分晶振作用及常用頻率全面解析