91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

教大家如何解決鎖相環(huán)無法鎖定

電子設(shè)計 ? 來源:網(wǎng)友電子設(shè)計發(fā)布 ? 作者:網(wǎng)友電子設(shè)計發(fā)布 ? 2021-11-26 16:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在嘗試將鎖相環(huán)(PLL)鎖定時,你是否碰到過麻煩?草率的判斷會延長調(diào)試過程,調(diào)試過程變得更加單調(diào)乏味。根據(jù)以下驗證通行與建立鎖定的程序,調(diào)試過程可以變得非常簡單。

第1步:驗證通信

第一步是驗證PLL響應(yīng)編程的能力。如果PLL沒有鎖定,無法讀回,則嘗試發(fā)送需要最小量硬件命令工作的軟件命令。一種方法是通過軟件(而非引腳)調(diào)節(jié)PLL的通電斷電尋找引腳的可預(yù)測電流變化或偏置電壓電平變化。許多PLL在其輸入(OSCin)引腳的電平在通電時為Vcc/2,在斷電時為0V。

如果PLL集成了壓控振蕩器(VCO),則查看低壓差(LDO)輸出引腳電壓是否對通電和斷電命令做出反應(yīng)。還可能可以切換輸入/輸出 (I/O)引腳,比如許多LMX系列PLL的MUXout引腳。如果采用上述方法能夠驗證通信,就可以繼續(xù)嘗試進行鎖定。

如果無法驗證通信,則查找常見的原因,例如以下原因:

編程串行

鎖存使能(也稱為芯片選擇條(CSB))過高

對軟件輸入的低通濾波過多

與串行外圍設(shè)備接口總線(SPI)存在時序問題

電源引腳焊接有誤

第2步:建立鎖定

驗證通信后,下一步就是嘗試對PLL進行鎖定。下面是PLL無法鎖定的一些更常見的原因:

對鎖定檢測引腳的錯誤解讀。如果配置有誤,鎖定檢測引腳會在實際已經(jīng)鎖定的情況下顯示出PLL未鎖定??梢酝ㄟ^查看頻譜分析儀輸出或VCO調(diào)諧電壓驗證這一情況。

編程問題。向PLL發(fā)送錯誤的信息會很容易導(dǎo)致無法鎖定。一些常見的編程錯誤包括:VCO編程頻率超出范圍、VCO校準設(shè)置不正確或寄存器時序有誤。

VCO校準問題。對于集成VCO的PLL而言,頻率范圍通常分成幾個不同的頻段。錯誤的編程會導(dǎo)致VCO鎖定錯誤的頻段。對特定寄存器的編程通常會啟動VCO校準;因此必須確定在編程此寄存器時,其他軟件和硬件(尤其是基準輸入)狀態(tài)正確,以確保校準正常工作。

輸入或反饋路徑問題。如果VCO輸入或基準輸入因電源水平較低、壓擺率較低、匹配較差或諧波較高而存在問題,會導(dǎo)致PLL打開鎖定。大多數(shù)PLL有方法輸出內(nèi)部頻率計數(shù)器的實際頻率輸出,將其發(fā)送到引腳。

環(huán)路濾波器中與地連接或短路??梢酝ㄟ^查看調(diào)諧電壓或切換鑒相器兩極,根據(jù)頻率變化確定連接或短路。

PLL環(huán)路濾波器不穩(wěn)定。如果降低電荷泵電流導(dǎo)致PLL鎖定通常是不穩(wěn)定的表現(xiàn),但是僅憑這項技術(shù)不起作用不能排除不穩(wěn)定這一因素。導(dǎo)致環(huán)路濾波器不穩(wěn)定的產(chǎn)檢原因有忽略考慮VCO輸入電容;使用過度限制環(huán)路帶寬的集成濾波器;或者使用與PLL初始設(shè)計不同的PLL設(shè)置(電荷泵增益、VCO頻率或鑒相器頻率)。許多TI的工具如PLLatinum?模擬器工具能夠模擬環(huán)路濾波器的不穩(wěn)定性。

遵循系統(tǒng)的方法,不作出草率的假設(shè)能夠使PLL鎖定調(diào)試程序變得簡單許多。圖1為指導(dǎo)此程序的流程圖。

poYBAGGKXwqAMmssAADdOritU74923.jpg

圖1:PLL調(diào)試流程圖

如欲了解關(guān)于未鎖定PLL的更多信息,請下載《PLL性能模擬與設(shè)計手冊》或查看TI鎖相環(huán)產(chǎn)品組合。

其它資源:

使用以下工具開始設(shè)計:

時鐘與合成器(TICS)編程軟件。

用于設(shè)計寄存器編程的代碼加載器軟件。

原文鏈接:

http://e2e.ti.com/blogs_/b/analogwire/archive/2016/07/12/what-to-do-when-your-pll-does-not-lock

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 鎖相環(huán)
    +關(guān)注

    關(guān)注

    36

    文章

    635

    瀏覽量

    91154
  • 振蕩器
    +關(guān)注

    關(guān)注

    28

    文章

    4176

    瀏覽量

    142954
  • ldo
    ldo
    +關(guān)注

    關(guān)注

    35

    文章

    2446

    瀏覽量

    160083
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    983

    瀏覽量

    138204
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Altera公司鎖相環(huán)IP核介紹

    鎖相環(huán)(PLL,Phase Lock Loop)的主要作用是實現(xiàn)輸出時鐘對輸入?yún)⒖紩r鐘的相位與頻率的精確跟蹤和同步。鎖相環(huán)(PLL)的主要模塊包括相位頻率檢測器(PFD)、電荷泵、環(huán)路濾波器
    的頭像 發(fā)表于 03-06 15:58 ?113次閱讀
    Altera公司<b class='flag-5'>鎖相環(huán)</b>IP核介紹

    探索CDC516:高性能3.3V鎖相環(huán)時鐘驅(qū)動器

    探索CDC516:高性能3.3V鎖相環(huán)時鐘驅(qū)動器 在電子設(shè)計領(lǐng)域,時鐘驅(qū)動器對于確保系統(tǒng)的穩(wěn)定運行至關(guān)重要。今天我們要深入探討的是德州儀器(Texas Instruments)的CDC516,一款
    的頭像 發(fā)表于 02-10 14:55 ?123次閱讀

    CDC2516:高性能鎖相環(huán)時鐘驅(qū)動器的深度解析

    CDC2516:高性能鎖相環(huán)時鐘驅(qū)動器的深度解析 在電子設(shè)計領(lǐng)域,時鐘驅(qū)動器是確保系統(tǒng)穩(wěn)定運行的關(guān)鍵組件之一。今天,我們就來詳細探討一款高性能的鎖相環(huán)時鐘驅(qū)動器——CDC2516。 文件下載
    的頭像 發(fā)表于 02-10 14:50 ?147次閱讀

    CDC509:高性能3.3V鎖相環(huán)時鐘驅(qū)動器

    CDC509:高性能3.3V鎖相環(huán)時鐘驅(qū)動器 在電子設(shè)計領(lǐng)域,時鐘驅(qū)動是一項關(guān)鍵技術(shù),尤其是在同步DRAM應(yīng)用中,需要高精度、低抖動的時鐘信號來確保數(shù)據(jù)的準確傳輸。德州儀器(Texas
    的頭像 發(fā)表于 02-10 14:40 ?221次閱讀

    CDCVF2505 3.3 - V 時鐘鎖相環(huán)時鐘驅(qū)動器:設(shè)計與應(yīng)用指南

    CDCVF2505 3.3 - V 時鐘鎖相環(huán)時鐘驅(qū)動器:設(shè)計與應(yīng)用指南 作為電子工程師,在設(shè)計電路時,時鐘驅(qū)動器的選擇至關(guān)重要。今天我們來深入探討 Texas Instruments
    的頭像 發(fā)表于 02-10 14:25 ?149次閱讀

    CDCVF25081:高性能鎖相環(huán)時鐘驅(qū)動器深度解析

    CDCVF25081:高性能鎖相環(huán)時鐘驅(qū)動器深度解析 引言 在電子設(shè)計領(lǐng)域,時鐘驅(qū)動器起著至關(guān)重要的作用,它直接影響著系統(tǒng)的穩(wěn)定性和性能。今天我們要深入探討的是德州儀器(TI)的CDCVF25081
    的頭像 發(fā)表于 02-10 14:20 ?139次閱讀

    TLC2932A高性能鎖相環(huán)芯片詳解:設(shè)計與應(yīng)用指南

    TLC2932A高性能鎖相環(huán)芯片詳解:設(shè)計與應(yīng)用指南 在電子設(shè)計領(lǐng)域,鎖相環(huán)(PLL)是一種至關(guān)重要的電路,它能夠?qū)崿F(xiàn)信號的相位同步和頻率合成,廣泛應(yīng)用于通信、雷達、儀器儀表等眾多領(lǐng)域。今天要給大家
    的頭像 發(fā)表于 02-10 11:10 ?189次閱讀

    探索TLC2933A高性能鎖相環(huán):特性、應(yīng)用與設(shè)計要點

    探索TLC2933A高性能鎖相環(huán):特性、應(yīng)用與設(shè)計要點 在電子設(shè)計領(lǐng)域,鎖相環(huán)(PLL)是實現(xiàn)頻率合成、信號同步等功能的關(guān)鍵組件。今天,我們將深入探討德州儀器(TI)的TLC2933A高性能鎖相環(huán)
    的頭像 發(fā)表于 02-10 11:10 ?187次閱讀

    ?CDCVF2510 3.3V鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)

    該CDCVF2510是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅(qū)動器。它使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出與時鐘 (CLK) 輸入信號在頻率和相位上精確對齊。它專為
    的頭像 發(fā)表于 10-08 10:00 ?784次閱讀
    ?CDCVF2510 3.3V<b class='flag-5'>鎖相環(huán)</b>時鐘驅(qū)動器技術(shù)文檔總結(jié)

    ?CDCVF25081 3.3-V 鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)

    CDCVF25081是一款高性能、低偏斜、低抖動、鎖相環(huán)時鐘驅(qū)動器。它使用 PLL 將輸出時鐘在頻率和相位上精確對齊輸入時鐘信號。輸出分為 2 個組,總共 8 個緩沖 CLKIN 輸出。當不存在 CLKIN 信號時,該器件會自動將輸出置于低電平狀態(tài)(掉電模式)。
    的頭像 發(fā)表于 09-22 15:39 ?817次閱讀
    ?CDCVF25081 3.3-V <b class='flag-5'>鎖相環(huán)</b>時鐘驅(qū)動器技術(shù)文檔總結(jié)

    ?CDCVF2510A 3.3V鎖相環(huán)時鐘驅(qū)動器技術(shù)文檔總結(jié)

    該CDCVF2510A是一款高性能、低偏斜、低抖動、鎖相環(huán) (PLL) 時鐘驅(qū)動器。該CDCVF2510A使用鎖相環(huán) (PLL) 將反饋 (FBOUT) 輸出在頻率和相位上精確對齊到時鐘 (CLK
    的頭像 發(fā)表于 09-22 09:21 ?480次閱讀
    ?CDCVF2510A 3.3V<b class='flag-5'>鎖相環(huán)</b>時鐘驅(qū)動器技術(shù)文檔總結(jié)

    基于鎖相環(huán)的無軸承同步磁阻電機無速度傳感器檢測技術(shù)

    使用場合。為實現(xiàn)無軸承同步磁阻電機高速超高速、低成本、實用化運行,提出了一種基于鎖相環(huán)法的無速度傳感自檢測技術(shù)。通過應(yīng)用鎖相環(huán)原理,設(shè)計出無軸承同步磁阻電機無速度傳感器,并基于 Matlab
    發(fā)表于 07-29 16:22

    【RK3568+PG2L50H開發(fā)板實驗例程】FPGA部分 | Pango 的時鐘資源——鎖相環(huán)

    : Window11 PDS2022.2-SP6.4 芯片型號: PG2L50H-484 2.實驗原理 2.1. PLL 介紹 鎖相環(huán)作為一種反饋控制電路,其特點是利用外部輸入的參考信號來控制環(huán)路內(nèi)部
    發(fā)表于 07-10 10:28

    高壓放大器在鎖相環(huán)穩(wěn)定重復(fù)頻率研究中的應(yīng)用

    實驗名稱: 鎖相環(huán)穩(wěn)定重復(fù)頻率的系統(tǒng)分析 實驗內(nèi)容: 針對重復(fù)頻率的漂移,引入兩套鎖相環(huán)系統(tǒng)反饋控制兩個激光器的重復(fù)頻率,將其鎖定在同一個穩(wěn)定的時鐘源上。本章主要闡述了經(jīng)典鎖相環(huán)的原理
    的頭像 發(fā)表于 06-06 18:36 ?721次閱讀
    高壓放大器在<b class='flag-5'>鎖相環(huán)</b>穩(wěn)定重復(fù)頻率研究中的應(yīng)用

    鎖相環(huán)(PLL)電路設(shè)計與應(yīng)用(全9章)

    內(nèi)容介紹本文檔主要介紹鎖相環(huán)(PLL)電路的設(shè)計與應(yīng)用,內(nèi)容包括PLL工作原理與電路構(gòu)成、PLL電路的傳輸特性、PLL電路中環(huán)路濾波器的設(shè)計方法、PLL電路的測試與評價方法、PLL特性改善技術(shù)
    發(fā)表于 04-18 15:34