91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

詳解FPGA中建立時間與保持時間

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-26 16:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

經(jīng)典面試題:建立時間與保持時間

我曾背過這個答案N多遍,但是依然沒有理解。

直到...

一、同步電路設(shè)計

同步電路系統(tǒng)設(shè)計將系統(tǒng)狀態(tài)的變化與時鐘信號同步,并通過這種理想化的方式降低電路設(shè)計難度。同步電路設(shè)計是FPGA設(shè)計的基礎(chǔ)。

但是伴隨著集成電路的微縮化和大規(guī)?;?,同步式電路的一些問題也顯現(xiàn)出來。有研究提出了基于異步電路實現(xiàn)FPGA的思路。這個后面再談。

二、觸發(fā)器

觸發(fā)器(Flip Flip,F(xiàn)F)是一種只能存儲1個二進制位(bit)的存儲單元,可以用作時序邏輯電路的記憶元件。FPGA邏輯單元的D觸發(fā)器(DFF)就是一種在時鐘的上升沿將輸入信號的變化傳送至輸出的邊沿D觸發(fā)器。DFF的符號和真值表如下圖所示:

詳解FPGA中建立時間與保持時間

詳解FPGA中建立時間與保持時間

2.1 D觸發(fā)器結(jié)構(gòu)

CMOS傳輸門構(gòu)成的D邊沿觸發(fā)器電路如下圖所示:

詳解FPGA中建立時間與保持時間

CMOS工藝下的D-FF結(jié)構(gòu)如下圖所示:

詳解FPGA中建立時間與保持時間

先由傳輸門和兩個反相器組成一個循環(huán)電路(鎖存器),再有前后兩級鎖存器按主從結(jié)構(gòu)連接而成。這里的傳輸門起開關(guān)作用,隨著CLK的狀態(tài)切換開關(guān)。只看輸出的話,前級鎖存器的值會隨著時鐘輸入的變化井然有序的傳入后級鎖存器。為了防止時鐘信號變化時輸入信號發(fā)生冒險,從而使輸入數(shù)據(jù)穩(wěn)定的進入前級鎖存器,前級鎖存器的時鐘相位應(yīng)與輸入數(shù)據(jù)的電路時鐘相位相反。

2.2 D觸發(fā)器工作原理

D-FF的工作原理,如下圖所示:

詳解FPGA中建立時間與保持時間

當CLK=0時(主鎖存器工作),位于前級的主鎖存器將輸入D的值保存進來,后級的從鎖存器將維持上一個時鐘周期的數(shù)據(jù)。由于此時前級與后級的反相器環(huán)路之間的傳輸門是關(guān)閉狀態(tài),所以前級的信號不會傳到后級。

當CLK=1時(從鎖存器工作),前級主鎖存器的值將會傳到后級,同時輸入D的信號將會被隔離在外。此時如果前級反相器環(huán)路中的信號沒有循環(huán)一圈以上,就會出現(xiàn)如下圖所示的在0和1之間搖擺的中間電位,這就是所謂的亞穩(wěn)態(tài)。

三、建立時間和保持時間

由于亞穩(wěn)態(tài)時間比延遲時間長,在該階段讀取數(shù)據(jù)可能會引起錯誤,所以我們引入建立時間(setup time)來約束在時鐘上升沿到來之前輸入D保持穩(wěn)定的時間。

當CLK=1時,如果輸入D在傳輸門關(guān)閉之前就發(fā)生變化,那么本該在下一周期讀取的數(shù)據(jù)就會提前進入鎖存器,從而引起反相器環(huán)路振蕩或產(chǎn)生亞穩(wěn)態(tài)。因此在CLK=1之后也需要輸入D維持一定的時間,我們稱之為保持時間(hold time)約束。

詳解FPGA中建立時間與保持時間

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22423

    瀏覽量

    636679
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2056

    瀏覽量

    63420
  • 同步電路
    +關(guān)注

    關(guān)注

    1

    文章

    61

    瀏覽量

    13759
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    鎖存器時間借用概念與靜態(tài)時序分析

    對于基于鎖存器的設(shè)計,靜態(tài)時序分析會應(yīng)用一個稱為時間借用的概念。本篇博文解釋了時間借用的概念,若您的設(shè)計包含鎖存器且時序報告存在時間借用
    的頭像 發(fā)表于 12-31 15:25 ?5510次閱讀
    鎖存器<b class='flag-5'>中</b>的<b class='flag-5'>時間</b>借用概念與靜態(tài)時序分析

    時間頻率標準源有什么功能

    時間頻率
    西安同步電子科技有限公司
    發(fā)布于 :2025年11月04日 17:58:08

    關(guān)于綜合保持時間約束不滿足的問題

    1、將 nuclei-config.xdc 和 nuclei-master.xdc 加入到項目工程,綜合得到時序約束報告如下: 保持時間約束不滿足,分析原因,發(fā)現(xiàn)所有不滿足均出現(xiàn)在
    發(fā)表于 10-24 07:42

    NTP時間同步技術(shù):保證網(wǎng)絡(luò)時間精確無比

    解一下NTP時間同步的基本原理。NTP是通過客戶端-服務(wù)器模式進行工作的。在這個模式,有一個或多個NTP服務(wù)器被配置為時間源,其他的計算機或設(shè)備會向這些服務(wù)器請求
    的頭像 發(fā)表于 10-21 14:45 ?553次閱讀
    NTP<b class='flag-5'>時間</b>同步技術(shù):保證網(wǎng)絡(luò)<b class='flag-5'>時間</b>精確無比

    聊聊FPGA的TDC原理

    今天我們不談高大上的物理學(xué),只聊聊如何在 FPGA ,用一串加法器和 D 觸發(fā)器,“數(shù)清楚時間”——這就是時間數(shù)字轉(zhuǎn)換器(TDC)的魅力。
    的頭像 發(fā)表于 09-02 15:15 ?2194次閱讀
    聊聊<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的TDC原理

    是誰偷走了我的時間?RTC時間異常的秘密

    的重要性在嵌入式產(chǎn)品,RTC(實時時鐘)模塊負責(zé)維持時間的準確性,確保設(shè)備在各種條件下都能保持時間的正確同步。RTC的準確性直接影響數(shù)據(jù)記錄的可靠性、系統(tǒng)協(xié)調(diào)的
    的頭像 發(fā)表于 09-02 11:35 ?2363次閱讀
    是誰偷走了我的<b class='flag-5'>時間</b>?RTC<b class='flag-5'>時間</b>異常的秘密

    復(fù)位引腳保持低電平邏輯以觸發(fā)MCU復(fù)位需要多長時間

    復(fù)位引腳保持低電平邏輯以觸發(fā)MCU復(fù)位需要多長時間?
    發(fā)表于 08-25 06:16

    請問復(fù)位引腳保持低電平邏輯以觸發(fā)MCU復(fù)位需要多長時間

    復(fù)位引腳保持低電平邏輯以觸發(fā)MCU復(fù)位需要多長時間?
    發(fā)表于 08-21 06:01

    賽思高保持小型時鐘模塊:精確時間的守護者

    在我們的日常生活時間是一切的基礎(chǔ)。無論是工作、學(xué)習(xí)還是生活,我們都需要依賴于時間來規(guī)劃和安排。而在這個快節(jié)奏的社會中,如何準確地掌握時間成為了我們必須面對的問題。這時,高
    的頭像 發(fā)表于 07-22 14:37 ?459次閱讀
    賽思高<b class='flag-5'>保持</b>小型時鐘模塊:精確<b class='flag-5'>時間</b>的守護者

    cyusb3104在長時間bulk in上傳數(shù)據(jù)時會突然卡死flaga和flagb標志線不正常一直為低,為什么?

    我這幾天又試了試,確認不是fpga側(cè)的問題,slwr信號每個buffer拉低8192個字,且用時序約束語句保證它和pclk的上升沿有足夠的建立時間,具體如下: set_output_delay
    發(fā)表于 07-15 06:30

    常見電子類硬件筆試題整理(含答案)

    ,那么超過量就分別被稱為建立時間裕量和保持時間裕量。 4、什么是競爭與冒險現(xiàn)象?怎樣判斷?如何消除?(漢王筆試) 在組合邏輯,由于門的輸入信號通路中經(jīng)過了不同的延時,導(dǎo)致到達該門的
    發(fā)表于 06-27 15:05

    最全的硬件工程師筆試試題集

    要求。建立時間(Setup Time)是指觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據(jù)能夠保持穩(wěn)定不變的時間。輸入數(shù)據(jù)信號應(yīng)提前時鐘上升沿(如上升沿有效)T 時間到達芯片,這個 T 就是
    發(fā)表于 06-26 15:34

    NTP時間服務(wù)器在能源電力系統(tǒng)的應(yīng)用

    一、NTP時間服務(wù)器簡介網(wǎng)絡(luò)時間協(xié)議(NTP,NetworkTimeProtocol)是用于計算機網(wǎng)絡(luò)的鐘同步的協(xié)議,旨在使網(wǎng)絡(luò)的各個設(shè)備時間
    的頭像 發(fā)表于 06-03 14:49 ?754次閱讀
    NTP<b class='flag-5'>時間</b>服務(wù)器在能源電力系統(tǒng)的應(yīng)用

    常見電子類硬件筆試題整理(含答案)

    ,那么超過量就分別被稱為建立時間裕量和保持時間裕量。 4、什么是競爭與冒險現(xiàn)象?怎樣判斷?如何消除?(漢王筆試) 在組合邏輯,由于門的輸入信號通路中經(jīng)過了不同的延時,導(dǎo)致到達該門的
    發(fā)表于 05-26 14:30

    普源示波器時間精度測量方法詳解

    普源示波器作為電子測試領(lǐng)域的重要工具,能夠準確捕捉和分析電路的電壓和電流波形,其時間精度測量在電子電路設(shè)計和故障診斷扮演著至關(guān)重要的角色。本文將詳細介紹普源示波器時間精度的測量方法
    的頭像 發(fā)表于 04-03 18:02 ?1310次閱讀
    普源示波器<b class='flag-5'>時間</b>精度測量方法<b class='flag-5'>詳解</b>