閱讀本文前,請先閱讀:
(1)【教程】Xilinx Vivado/Vitis 2020.1創(chuàng)建最簡單的MicroBlaze工程運(yùn)行Hello World C語言程序(不使用外部DDR3內(nèi)存),并固化到SPI Flash
https://blog.csdn.net/ZLK1214/article/details/111824576
(2)Xilinx 2020.1 MIG核讀寫DDR3內(nèi)存,新建工程時(shí)配置MIG核的完整步驟
https://blog.csdn.net/ZLK1214/article/details/111349678
添加了DDR3內(nèi)存以后,程序既可以運(yùn)行在BRAM里面,也可以運(yùn)行在DDR3內(nèi)存里面。但如果運(yùn)行在DDR3內(nèi)存里面,固化起來會(huì)比較麻煩,需要借助SREC SPI Bootloader。
建立帶DDR3內(nèi)存的MicroBlaze工程的方法很簡單:以不帶DDR3的工程(1)為基礎(chǔ),只需要在Clocking Wizard和Processor System Reset之間插入一個(gè)MIG IP核就可以了。

原本,Clocking Wizard輸出的時(shí)鐘是100MHz,是直接接到Processor System Reset上的。
修改后,兩者中間插入了一個(gè)MIG。Clocking Wizard的時(shí)鐘輸出變成了200MHz,給MIG提供時(shí)鐘。在MIG的內(nèi)部由PLL倍頻到400MHz驅(qū)動(dòng)外部DDR3內(nèi)存,然后再分頻到100MHz從ui_clk引腳輸出出來,給Processor System Reset提供時(shí)鐘。
修改后,MicroBlaze的運(yùn)行頻率沒有變,仍然是100MHz。
建立工程的時(shí)候一定要小心使用Vivado的自動(dòng)連線的功能,操作不當(dāng)?shù)脑捄苋菀桩a(chǎn)生兩個(gè)Processor System Reset。
下面詳細(xì)說明一下工程的建立步驟。
首先在空白Block Design里面添加Clocking Wizard和MIG IP核:

修改Clocking Wizard的配置:

MIG的詳細(xì)配置請參考上面的文章(2),關(guān)鍵配置單獨(dú)挑出來說明一下:


現(xiàn)在可以添加MicroBlaze核了,添加后點(diǎn)擊Run Block Automation,請注意時(shí)鐘的選擇:


點(diǎn)擊Run Connection Automation,通過一個(gè)新建的AXI SmartConnect將MIG的S_AXI和MicroBlaze連接起來:

自動(dòng)連接剩余的接口:


添加AXI Uartlite串口,用于printf打印:

Run Connection Automation,將Uartlite與MicroBlaze連在一起:

最終連線結(jié)果:

地址分配:

引腳配置:

綜合時(shí)會(huì)提示BANKBONE錯(cuò)誤:

[Place 30-575] Sub-optimal placement for a clock-capable IO pin and MMCM pair. If this sub optimal condition is acceptable for this design, you may use the CLOCK_DEDICATED_ROUTE constraint in the .xdc file to demote this message to a WARNING. However, the use of this override is highly discouraged. These examples can be used directly in the .xdc file to override this clock rule.
design_1_i/clk_wiz_0/inst/clkin1_ibufg (IBUF.O) is locked to IOB_X1Y26
design_1_i/clk_wiz_0/inst/mmcm_adv_inst (MMCME2_ADV.CLKIN1) is provisionally placed by clockplacer on MMCME2_ADV_X1Y1
The above error could possibly be related to other connected instances. Following is a list of
all the related clock rules and their respective instances.
Clock Rule: rule_mmcm_bufg
Status: PASS
Rule Description: An MMCM driving a BUFG must be placed on the same half side (top/bottom) of the device
design_1_i/clk_wiz_0/inst/mmcm_adv_inst (MMCME2_ADV.CLKFBOUT) is provisionally placed by clockplacer on MMCME2_ADV_X1Y1
and design_1_i/clk_wiz_0/inst/clkf_buf (BUFG.I) is provisionally placed by clockplacer on BUFGCTRL_X0Y31
將錯(cuò)誤信息中提示的代碼加入xdc文件就可以屏蔽掉此錯(cuò)誤:


審核編輯:符乾江
-
DDR3
+關(guān)注
關(guān)注
2文章
288瀏覽量
44158 -
MicroBlaze
+關(guān)注
關(guān)注
3文章
68瀏覽量
22309
發(fā)布評論請先 登錄
C語言中實(shí)現(xiàn)函數(shù)宏的三種方式
VS Code運(yùn)行 pytest_hello_world.py
根據(jù)書上教程在eclipse環(huán)境下hello_world程序編譯成功,但是燒寫報(bào)錯(cuò),是什么原因?
蜂鳥E203能夠仿真運(yùn)行C語言程序嗎?
在Windows10上運(yùn)行vivado使用tcl文件創(chuàng)建E203項(xiàng)目路徑錯(cuò)誤的問題
ddr200t開發(fā)板運(yùn)行hello world
飛凌嵌入式ElfBoard-Vim編輯器之GCC的基本使用
創(chuàng)建stm32f103c8工程后為什么終端沒有打印Hello RT_Thread?
【Milk-V Duo S 開發(fā)板免費(fèi)體驗(yàn)】2 - 安裝編譯環(huán)境并測試Hello world!
【潤開鴻HH-SCDAYU800A開發(fā)板試用體驗(yàn)】Hello World
Vivado HLS設(shè)計(jì)流程
Xilinx Vivado創(chuàng)建MicroBlaze工程運(yùn)行Hello World C語言程序
評論