91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA中的有符號(hào)數(shù)乘法說明

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-16 16:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

?FPGA中乘法器是很稀缺的資源,但也是我們做算法必不可少的資源。7系列及之前的FPGA都是25x18的DSP,UltraScale中是27x18,我們可以通過調(diào)IP Core的方式或者原語的方式來進(jìn)行乘法操作。在里面可以設(shè)置有符號(hào)還是無符號(hào)數(shù)乘法。

poYBAGIMpoCAHqnrAAKVaCL3Jso537.png

pYYBAGIMpoGAKTaeAAJ6-aNWnxU862.png

當(dāng)然,我們也可以直接使用*符合來進(jìn)行乘法,對(duì)于無符號(hào)的乘法

reg [7:0] ubyte_a;
reg [7:0] ubyte_b;
(* *)
output reg[15:0] u_res;

always @ ( posedge clk ) begin
if(rst)
u_res else
u_res end

?有符號(hào)乘法可以在Verilog中使用signed來標(biāo)注。

reg signed [7:0] byte_a;
reg signed [7:0] byte_b;
(* *)
reg signed [15:0] res;

always @ ( posedge clk ) begin
if(rst)
res else
res end

當(dāng)然我們也要理解有符號(hào)數(shù)乘法的原理,其實(shí)就是擴(kuò)位乘法,把高位都補(bǔ)充為符號(hào)位。

有符號(hào)數(shù)乘法:

reg [7:0] ubyte_a;
reg [7:0] ubyte_b;
(* *)
reg [15:0] res_manul;

always @ ( posedge clk ) begin
if(rst)
res_manul else
res_manul end

關(guān)于乘法輸出的位寬,我們知道,兩個(gè)8bits的無符號(hào)數(shù)乘法,結(jié)果的位寬是16bits,但對(duì)于兩個(gè)8bits有符號(hào)數(shù)的乘法,只要兩個(gè)數(shù)不同時(shí)為-128,即二進(jìn)制0b1000_0000,那么輸出結(jié)果的高兩位都是符號(hào)位,我們只需要取低15bits即可。因此,如果我們可以保證兩個(gè)輸入的乘數(shù)不會(huì)同時(shí)為有符號(hào)數(shù)所能表示的負(fù)數(shù)最小值,那么乘法結(jié)果的高兩位都是符號(hào)位,只取其中一位即可。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22423

    瀏覽量

    636691
  • 乘法器
    +關(guān)注

    關(guān)注

    9

    文章

    221

    瀏覽量

    38826
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    使用Xilinx 7系列FPGA的四位乘法器設(shè)計(jì)

    (Shinshu University)研究團(tuán)隊(duì)的最新設(shè)計(jì),一個(gè)專為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個(gè) LUT + 2 個(gè) CARRY4 塊,關(guān)鍵路徑延遲達(dá)到 2.75 ns。這是一
    的頭像 發(fā)表于 11-17 09:49 ?3485次閱讀
    使用Xilinx 7系列<b class='flag-5'>FPGA</b>的四位<b class='flag-5'>乘法</b>器設(shè)計(jì)

    定點(diǎn)數(shù)表示實(shí)數(shù)的方法以及定點(diǎn)數(shù)在硬件上的運(yùn)算驗(yàn)證

    實(shí)現(xiàn),不建議使用除法,通常除法運(yùn)算較慢,將嚴(yán)重影響時(shí)序。 FPGA定點(diǎn)數(shù)乘法運(yùn)算 高版本的綜合工具已經(jīng)支持有符號(hào)整數(shù)運(yùn)算的綜合,我
    發(fā)表于 10-28 08:13

    一個(gè)提升蜂鳥E203性能的方法:乘除法器優(yōu)化

    ,同樣對(duì)于無符號(hào)乘法進(jìn)行一位符號(hào)擴(kuò)展后統(tǒng)一當(dāng)作符號(hào)數(shù)進(jìn)行運(yùn)算,另外,由于加減交替法迭代所得的結(jié)果存在著1比特精度的問題,因此還需要額外3個(gè)
    發(fā)表于 10-27 07:16

    E203V2長周期乘法器核心booth算法解讀

    E203V2乘法器所在模塊為e203_exu_alu_muldiv.v,其中包含乘法和除法兩大塊,這里僅對(duì)乘法模塊進(jìn)行解讀。 乘法模塊首先進(jìn)行booth編碼,其目的為方便兩個(gè)
    發(fā)表于 10-24 09:33

    (九)浮點(diǎn)乘法指令設(shè)計(jì)

    ⊕ sb,得到結(jié)果的符號(hào)位 階碼相加減 按照定點(diǎn)整數(shù)的加減法運(yùn)算方法對(duì)兩個(gè)浮點(diǎn)數(shù)的階碼進(jìn)行加減運(yùn)算,因?yàn)橐?guī)格化數(shù)的價(jià)碼e滿足1≤e≤254,而ec可能超出1~254范圍,所以當(dāng)1≤ec≤254,相乘結(jié)果
    發(fā)表于 10-24 07:11

    通過內(nèi)聯(lián)匯編調(diào)用乘法指令mulh\\mulhsu\\mulhu

    高32位 mulhsurd, rs1,rs2 將rs1當(dāng)作符號(hào)數(shù),rs2當(dāng)作無符號(hào)數(shù)相乘,取高32位 2.由于C語言中的乘法符號(hào)
    發(fā)表于 10-24 06:52

    e203乘除法模塊(e203_exu_alu_muldiv.v)的back2back和special case信號(hào)的含義

    alu加法器數(shù)據(jù)通路實(shí)現(xiàn)乘法,已知基4booth編碼的32位符號(hào)數(shù)乘法會(huì)產(chǎn)生部分積一條乘法的計(jì)算需要消耗十七個(gè)周期。 除法則采用加減交替法
    發(fā)表于 10-24 06:37

    Verilog實(shí)現(xiàn)使用Booth編碼和Wallace樹的定點(diǎn)補(bǔ)碼乘法器原理

    周期乘法器。乘法器,對(duì)于無符號(hào)乘法進(jìn)行一位符號(hào)擴(kuò)展后統(tǒng)一當(dāng)作
    發(fā)表于 10-23 08:01

    對(duì)于指令集中back2back情況的簡單介紹

    復(fù)雜,是因?yàn)榉e的長度是乘數(shù)和被乘數(shù)長度的和。將兩個(gè) 32 位數(shù)相乘得到的是 64 位的乘積。為了正確地得到一個(gè)符號(hào)或無符號(hào)的 64 位積,RISC-V 帶有四個(gè)
    發(fā)表于 10-23 06:52

    蜂鳥乘法器設(shè)計(jì)分享

    與其他指令復(fù)用一個(gè)加法器。 對(duì)于具體的乘法指令而言,包括MUL指令、MULH指令、MULHSU指令與MULHU指令,在四條乘法指令之中,僅有MUL指令是將乘法結(jié)果低32位寫入寄存器,
    發(fā)表于 10-22 08:21

    Booth編碼的原理及選擇

    Booth提出該算法的初衷是基于當(dāng)時(shí)計(jì)算機(jī)的移位運(yùn)算比加法運(yùn)算要快這個(gè)硬件環(huán)境,其目的是通過移位運(yùn)算代替部分加法運(yùn)算來提高乘法運(yùn)算速度。然而,Booth算法更大的優(yōu)勢在于,它對(duì)符號(hào)數(shù)
    發(fā)表于 10-22 07:53

    改進(jìn)型乘法器結(jié)構(gòu)設(shè)計(jì)

    表示源寄存器。4條乘法指令分別按符號(hào)擴(kuò)展操作和結(jié)果高低位選取操作生成相應(yīng)的控制信號(hào),MULHU指令乘法的兩個(gè)操作數(shù)(被乘數(shù)和乘數(shù))的符號(hào)擴(kuò)展位都為0;MULHSU指令被乘數(shù)的
    發(fā)表于 10-22 07:51

    e203乘法運(yùn)算結(jié)構(gòu)及算法原理

    乘法運(yùn)算。 考慮到E203的定位以及性能、功耗與芯片面積的平衡,E203采用了一些恰到好處的資源復(fù)用設(shè)計(jì)。 首先,乘法器每周器的加法操作是通過復(fù)用ALU的加法器實(shí)現(xiàn)的。由于
    發(fā)表于 10-22 06:43

    蜂鳥E203內(nèi)核乘法器的優(yōu)化

    符號(hào)位擴(kuò)展,34bit的乘數(shù)經(jīng)過booth4編碼后會(huì)生成17個(gè)部分積,因此一條乘法指令需要17個(gè)周期執(zhí)行完成(不考慮back-to-back情況),最后根據(jù)指令輸出32bit的結(jié)果。 我們將源碼迭代
    發(fā)表于 10-22 06:11

    RISC-V M擴(kuò)展介紹

    。 3.硬件乘法器將兩個(gè)操作數(shù)進(jìn)行乘法運(yùn)算,并將結(jié)果存放到指定的寄存器。 4.如果乘法結(jié)果超出了寄存器的位數(shù),需要進(jìn)行截?cái)嘁赃m應(yīng)寄存器的大小。 需要注意的是,RISC-V
    發(fā)表于 10-21 06:50