傳統(tǒng)上,晶體振蕩器 (XO) 一直是最常用的計(jì)時(shí)元件。然而,隨著先進(jìn)的硅技術(shù)的出現(xiàn),設(shè)計(jì)人員越來越普遍地使用可編程時(shí)鐘發(fā)生器來為他們的系統(tǒng)提供時(shí)鐘。此處的圖表比較顯示了這種更改可以在不犧牲性能的情況下節(jié)省空間:

當(dāng)您檢查時(shí),使用可編程時(shí)鐘解決方案的優(yōu)勢非常明顯:
節(jié)省空間
如上圖所示,這里節(jié)省了大量空間。
靈活性
可編程解決方案不僅限于常見頻率。它可以產(chǎn)生頻率范圍內(nèi)的任何頻率。這可以節(jié)省您購買定制振蕩器的時(shí)間,這通常需要更長的交貨時(shí)間。
一個(gè)部件可以驅(qū)動(dòng)多種邏輯類型(LVDS、HCSL、LVPECL、CMOS 等)和不同的電壓。
降低 BOM 成本為什么可編程時(shí)鐘優(yōu)于晶體振蕩器
當(dāng)更換多個(gè)晶體或 XO(通常超過兩個(gè))時(shí),可編程硅時(shí)序解決方案通常在 BOM 成本方面更好;特別是如果替換幾個(gè)自定義頻率和高于 70 MHz 的頻率。
降低擁有成本和物流成本
使用可編程解決方案,您可以一次性驗(yàn)證設(shè)備并在其他任何地方重復(fù)使用。認(rèn)證工作要少得多,并且您在批準(zhǔn)的供應(yīng)商列表上要管理的組件要少得多。
我們從客戶那里聽到了一些擔(dān)憂,主要是關(guān)于 EMI 和布局工作:
當(dāng)時(shí)鐘發(fā)生器不能靠近所有目標(biāo)輸入并且需要相對(duì)較長的時(shí)鐘走線時(shí),就會(huì)出現(xiàn)系統(tǒng) EMI 問題。在我們的時(shí)序設(shè)計(jì)中心進(jìn)行的測試表明,當(dāng) IC 旁路正確完成時(shí),可編程 IC 解決方案通常是更清潔的解決方案。有關(guān)測試圖和有關(guān)布局注意事項(xiàng)的更多詳細(xì)信息,請(qǐng)參閱應(yīng)用筆記VersaClock? 產(chǎn)品的布局注意事項(xiàng)。
IDT 的VersaClock 產(chǎn)品還具有擴(kuò)頻時(shí)鐘以降低 EMI。這將節(jié)省設(shè)計(jì)屏蔽機(jī)制的額外工作量。
乍一看,XO 似乎是一個(gè)更簡單的解決方案,但實(shí)際上,可編程時(shí)鐘提供了更多的靈活性,最終可以為您的設(shè)計(jì)帶來更優(yōu)雅的解決方案。
審核編輯:郭婷
-
振蕩器
+關(guān)注
關(guān)注
28文章
4174瀏覽量
142940 -
emi
+關(guān)注
關(guān)注
54文章
3883瀏覽量
135338
發(fā)布評(píng)論請(qǐng)先 登錄
深入剖析CDCE949與CDCEL949:高性能可編程時(shí)鐘發(fā)生器
CDCE18005:高性能可編程時(shí)鐘緩沖器的深度剖析
深入解析 CDCE949-Q1:可編程 4-PLL VCXO 時(shí)鐘合成器
CDCEL824可編程2 - PLL時(shí)鐘合成器:設(shè)計(jì)與應(yīng)用指南
探索MAX5426:可編程儀表放大器的精密電阻網(wǎng)絡(luò)解決方案
解析可編程輸出隔離型DC/DC轉(zhuǎn)換器的優(yōu)勢
CDCE925 可編程 2-PLL VCXO 時(shí)鐘合成器技術(shù)手冊(cè)
CDCE913 可編程1PLL VCXO時(shí)鐘合成器技術(shù)手冊(cè)
CDCE937 可編程 3-PLL VCXO 時(shí)鐘合成器技術(shù)手冊(cè)
?CDCEL824 可編程雙PLL時(shí)鐘合成器技術(shù)文檔總結(jié)
愛普生可編程晶振SG-8018CE通信設(shè)備精準(zhǔn)時(shí)鐘同步的理想之選
可編程SLIC語音芯片哪家好?
愛普生SG-8201CG可編程晶振高性能時(shí)鐘解決方案的卓越之選
愛普生可編程晶振產(chǎn)品如何選擇
愛普生可編程晶振SG-9101CA在醫(yī)療設(shè)備中的應(yīng)用
使用可編程時(shí)鐘解決方案的應(yīng)用優(yōu)勢
評(píng)論