91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于SelectIO的高速ADC時序?qū)崿F(xiàn)

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-05-18 10:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

基于SelectIO的高速ADC時序?qū)崿F(xiàn)

引言

??本文通過以高速ADS42LB69芯片為例進行實戰(zhàn),利用SelectIO IP快速快速高效完成驅(qū)動的生成。關(guān)于SelectIO IP的使用,可以參考。

ADS42LB69

芯片簡介

??ADS42LB49和ADS42LB69是高線性度、雙通道、14 和 16 位 250MSPS 模式轉(zhuǎn)換器 (ADC) 系列,支持 DDR 和 QDR LVDS 輸出接口。已緩沖模擬輸入在大大減少采樣保持毛刺脈沖能量的同時,在寬頻率范圍內(nèi)提供統(tǒng)一的輸入阻抗。采樣時鐘分頻器可實現(xiàn)更靈活的系統(tǒng)時鐘 架構(gòu)設(shè)計。ADS42LBx9 以低功耗在寬輸入頻率范圍內(nèi) 提供出色的無雜散動態(tài)范圍 (SFDR)。

40df0cee-d648-11ec-bce3-dac502259ad0.pngADS42LB69功能框圖
雙通道
14和16位分辨率
最大時鐘速率:250MSPS 
支持高阻抗輸入的模擬輸入緩沖器
支持1分頻,2分頻和4分頻的靈活輸入時鐘緩沖器
2VPP和2.5VPP差分滿量程輸入(SPI可編程)
雙倍數(shù)據(jù)速率(DDR)或四倍數(shù)據(jù)速率(QDR)低壓差分信令(LVDS)接口
功耗:820mW/通道
間隙抖動:85 fs 
通道隔離:100dB

參數(shù)配置

??用戶可以根據(jù)自己的需求將數(shù)據(jù)接口通過SPI配置成QDRDDR接口。在進行數(shù)據(jù)驗證時,也可以使用測試模式,對收發(fā)數(shù)據(jù)進行驗證以保證系統(tǒng)的正確性。另外,還可以對輸入時鐘進行延時調(diào)節(jié)或者通過SelectIO的delay、delayctrl功能對時鐘信號進行微調(diào),以滿足時序要求。此方面不是本文重點,不做展開,更多內(nèi)容參考官方data sheet。

4121b242-d648-11ec-bce3-dac502259ad0.pngSPI時序

引腳

??從下圖可以看到,數(shù)據(jù)接口引腳采用1.8V供電,故數(shù)據(jù)接口為差分1.8V。417b0dd8-d648-11ec-bce3-dac502259ad0.png

41a4b12e-d648-11ec-bce3-dac502259ad0.png數(shù)據(jù)端口信號

接口時序

??下圖為ADS42LB69的DDR模式時序圖,從圖中可以看出有1對時鐘接口,兩個8對數(shù)據(jù)接口(DA與DB),每對數(shù)據(jù)接口分別在時鐘的上升沿與下降沿采樣,經(jīng)過一個時鐘周期可以捕獲16位數(shù)據(jù)。

41bdb2d2-d648-11ec-bce3-dac502259ad0.pngADS42LB69的DDR模式時序圖

SelectIO GUI配置

??根據(jù)以上對ads42lb69的了解,就可以輕松的配置SelectIO IP的GUI界面了。

首先時鐘接口與數(shù)據(jù)接口都是input,該時鐘信號與RF模塊時鐘必須保持同源,以保證系統(tǒng)的相性。由于ads42lb69采用DDR模式,且所有數(shù)據(jù)引腳都是并行,所以不選擇串并轉(zhuǎn)換器SERDES。

421accb0-d648-11ec-bce3-dac502259ad0.pngData Bus Setup界面

??由于數(shù)據(jù)時鐘來源于ads42lb69引腳,故選擇外部時鐘,而非FPGA內(nèi)部時鐘。

4237ac4a-d648-11ec-bce3-dac502259ad0.pngClock Setup界面

??在實際處理高速數(shù)據(jù)時,往往存在由于布局布線導(dǎo)致的數(shù)據(jù)引腳之間的延時不相同,可以通過在每個數(shù)據(jù)引腳添加idelay、delayctrl模塊對齊進行微調(diào)?;蛘撸?span style="font-weight:700;color:rgb(248,57,41);">存在數(shù)據(jù)引腳與時鐘引腳之間不對齊,通常對時鐘引腳添加idelay、delayctrl模塊對其進行微調(diào)。

42692158-d648-11ec-bce3-dac502259ad0.pngData And Clock Delay界面

??IP生成之后,通過右擊選擇Open IP Example Design進行仿真以加強理解,在線DEBUG調(diào)試延時模塊,以達到設(shè)計要求。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54017

    瀏覽量

    466332
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    7513

    瀏覽量

    556082
  • 時序
    +關(guān)注

    關(guān)注

    5

    文章

    406

    瀏覽量

    38880

原文標題:基于SelectIO的高速ADC時序?qū)崿F(xiàn)

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    高速ADC:CBM14AD125Q

    ADC
    芯佰微電子
    發(fā)布于 :2026年01月09日 15:01:44

    用于窄帶匹配高速射頻ADC的全新方法

    本期,為大家?guī)淼氖恰队糜谡瓗ヅ?b class='flag-5'>高速射頻 ADC 的全新方法》,介紹了一種用于窄帶匹配高速射頻 ADC 的全新方法,以解決高中間頻率系統(tǒng)中 ADC
    的頭像 發(fā)表于 01-04 15:56 ?6362次閱讀
    用于窄帶匹配<b class='flag-5'>高速</b>射頻<b class='flag-5'>ADC</b>的全新方法

    高速低功耗ADC在流量計中的應(yīng)用

    在工業(yè)自動化系統(tǒng)中,流量計是實現(xiàn)精確過程控制與穩(wěn)定信號采集的關(guān)鍵設(shè)備。它負責將傳感器采集的模擬流量信號轉(zhuǎn)化為高精度的數(shù)字數(shù)據(jù),供后續(xù)處理與分析。英尚微電子提供的流量計解決方案,包括高速低功耗的ADC模數(shù)轉(zhuǎn)換器,專為高要求測量場景
    的頭像 發(fā)表于 12-03 14:57 ?314次閱讀

    高速低功耗利器:ADC08D1500 ADC深度解析

    ? 在當今的電子設(shè)計領(lǐng)域,高速、低功耗的模數(shù)轉(zhuǎn)換器(ADC)需求日益增長。TI的ADC08D1500就是這樣一款性能卓越的產(chǎn)品,它能在高速采樣的同時保持低功耗,為眾多應(yīng)用場景提供了理想
    的頭像 發(fā)表于 11-30 10:37 ?663次閱讀
    <b class='flag-5'>高速</b>低功耗利器:<b class='flag-5'>ADC</b>08D1500 <b class='flag-5'>ADC</b>深度解析

    ADC12D500RF 12 位中高速 RF 采樣 ADC 技術(shù)文檔總結(jié)

    12位1.6/1.0 GSPS ADC12D800/500RF是一種射頻采樣GSPS的ADC,可以直接實現(xiàn) 采樣輸入頻率最高可達2.7 GHz及以上。ADC12D800/500RF增強
    的頭像 發(fā)表于 11-18 15:15 ?686次閱讀
    <b class='flag-5'>ADC</b>12D500RF 12 位中<b class='flag-5'>高速</b> RF 采樣 <b class='flag-5'>ADC</b> 技術(shù)文檔總結(jié)

    ADC3683-SP 技術(shù)文檔總結(jié)

    ADC3683-SP 是一款低延遲、低噪聲和超低功耗 18 位 65MSPS 高速雙通道 ADC。該ADC專為實現(xiàn)最佳噪聲性能而設(shè)計,可提供
    的頭像 發(fā)表于 10-27 09:43 ?745次閱讀
    <b class='flag-5'>ADC</b>3683-SP 技術(shù)文檔總結(jié)

    ADC3910D065 10 位高速低功耗 ADC 技術(shù)文檔總結(jié)

    ADC3910Dx 和 ADC3910Sx 是系列超低功耗 10 位 125MSPS 高速單通道和雙通道模數(shù)轉(zhuǎn)換器。高速控制環(huán)路受益于僅 1 個時鐘周期的短延遲。
    的頭像 發(fā)表于 10-24 14:36 ?946次閱讀
    <b class='flag-5'>ADC</b>3910D065 10 位<b class='flag-5'>高速</b>低功耗 <b class='flag-5'>ADC</b> 技術(shù)文檔總結(jié)

    如何利用XPIO構(gòu)建并實現(xiàn)帶有Strobe的高速接口設(shè)計

    在 AMD Versal 自適應(yīng) SoC 器件中,SelectIO實現(xiàn)高速接口的重要組成部分。它為器件提供了靈活且高性能的通用 I/O 資源,支持多種工作模式,能夠滿足源同步接口、異步接口以及
    的頭像 發(fā)表于 10-17 09:22 ?2527次閱讀
    如何利用XPIO構(gòu)建并<b class='flag-5'>實現(xiàn)</b>帶有Strobe的<b class='flag-5'>高速</b>接口設(shè)計

    芯對話 | 高頻采集難?CBM41AD49QF 高速ADC有方案

    高速信號采集領(lǐng)域,模數(shù)轉(zhuǎn)換器(ADC)是模擬信號與數(shù)字信號轉(zhuǎn)換的‘咽喉要道’,其性能直接決定通信、雷達、衛(wèi)星等系統(tǒng)的整體表現(xiàn)。芯佰微電子推出的CBM41AD49QF作為一款14位250MSPS高速
    的頭像 發(fā)表于 09-30 11:10 ?1.1w次閱讀
    芯對話 | 高頻采集難?CBM41AD49QF <b class='flag-5'>高速</b><b class='flag-5'>ADC</b>有方案

    ?Texas Instruments ADC368x系列:低噪聲、低功耗18位高速ADC的技術(shù)解析

    Texas Instruments ADC368x低噪聲低功耗模數(shù)轉(zhuǎn)換器 (ADC) 是低噪聲、超低功耗18位65MSPS高速雙通道ADC系列。它設(shè)計用于
    的頭像 發(fā)表于 09-03 14:53 ?1182次閱讀
    ?Texas Instruments <b class='flag-5'>ADC</b>368x系列:低噪聲、低功耗18位<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>的技術(shù)解析

    ADC356x系列16位高速ADC技術(shù)解析與應(yīng)用指南

    出色的線性度和動態(tài)范圍,設(shè)計用于實現(xiàn)低功耗。ADC356x具有良好的直流精度和IF采樣支持,因此適合用于各種應(yīng)用。僅一個時鐘周期的短延遲對高速控制環(huán)路有益。ADC功耗隨采樣速率降低,6
    的頭像 發(fā)表于 09-03 14:28 ?1283次閱讀
    <b class='flag-5'>ADC</b>356x系列16位<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>技術(shù)解析與應(yīng)用指南

    Texas Instruments ADC3908Dx/ADC3908Sx 8位高速ADC數(shù)據(jù)手冊

    Texas Instruments ADC3908Dx/ADC3908Sx 8位高速模數(shù)轉(zhuǎn)換器(ADC)是一系列超低功耗8位125MSPS高速
    的頭像 發(fā)表于 07-17 11:50 ?935次閱讀
    Texas Instruments <b class='flag-5'>ADC</b>3908Dx/<b class='flag-5'>ADC</b>3908Sx 8位<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>數(shù)據(jù)手冊

    Texas Instruments ADS8661W 12位高速SAR ADC數(shù)據(jù)手冊

    Texas Instruments ADS8661W 12位高速SAR模數(shù)轉(zhuǎn)換器 (ADC) 是一款基于逐次逼近 (SAR) 模數(shù)轉(zhuǎn)換器 (ADC) 拓撲的集成式數(shù)據(jù)采集系統(tǒng)。該設(shè)備具有高速
    的頭像 發(fā)表于 07-03 10:35 ?846次閱讀
    Texas Instruments ADS8661W 12位<b class='flag-5'>高速</b>SAR <b class='flag-5'>ADC</b>數(shù)據(jù)手冊

    Altera FPGA與高速ADS4249和DAC3482的LVDS接口設(shè)計

    引言: 本文以TI的ADS4249(ADC)和DAC3482(DAC)之間的接口為例,介紹Altera FPGA與ADC/DAC之間的DDR LVDS接口設(shè)計以及時序約束詳細設(shè)計。本文介紹的實例可方便擴展到具有類似接口格式的其他
    的頭像 發(fā)表于 06-19 10:05 ?3194次閱讀
    Altera FPGA與<b class='flag-5'>高速</b>ADS4249和DAC3482的LVDS接口設(shè)計

    FPGA與高速ADC接口簡介

    本文介紹FPGA與高速ADC接口方式和標準以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?3173次閱讀
    FPGA與<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>接口簡介