91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

避免在PCB設(shè)計(jì)中出現(xiàn)電磁問(wèn)題的7個(gè)技巧

硬件筆記本 ? 來(lái)源:硬件筆記本 ? 作者:硬件筆記本 ? 2022-07-01 10:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電磁兼容性(EMC)及關(guān)聯(lián)的電磁干擾(EMI)歷來(lái)都需要系統(tǒng)設(shè)計(jì)工程師擦亮眼睛,在當(dāng)今電路板設(shè)計(jì)和元器件封裝不斷縮小、OEM要求更高速系統(tǒng)的情況下,這兩大問(wèn)題尤其令PCB布局和設(shè)計(jì)工程師頭痛。

EMC與電磁能的產(chǎn)生、傳播和接收密切相關(guān),PCB設(shè)計(jì)中不希望出現(xiàn)EMC。電磁能來(lái)自多個(gè)源頭,它們混合在一起,因此必須特別小心,確保不同的電路、走線、過(guò)孔和PCB材料協(xié)同工作時(shí),各種信號(hào)兼容且不會(huì)相互干擾。

另一方面,EMI是由EMC或不想要的電磁能產(chǎn)生的一種破壞性影響。在這種電磁環(huán)境下,PCB設(shè)計(jì)人員必須確保減少電磁能的產(chǎn)生,使干擾最小。

避免在PCB設(shè)計(jì)中出現(xiàn)電磁問(wèn)題的7個(gè)技巧

技巧1:將PCB接地

降低EMI的一個(gè)重要途徑是設(shè)計(jì)PCB接地層。第一步是使PCB電路板總面積內(nèi)的接地面積盡可能大,這樣可以減少發(fā)射、串?dāng)_和噪聲。將每個(gè)元器件連接到接地點(diǎn)或接地層時(shí)必須特別小心,如果不這樣做,就不能充分利用可靠的接地層的中和效果。

一個(gè)特別復(fù)雜的PCB設(shè)計(jì)有幾個(gè)穩(wěn)定的電壓。理想情況下,每個(gè)參考電壓都有自己對(duì)應(yīng)的接地層。但是,如果接地層太多會(huì)增加PCB的制造成本,使價(jià)格過(guò)高。折衷的辦法是在三到五個(gè)不同的位置分別使用接地層,每一個(gè)接地層可包含多個(gè)接地部分。這樣不僅控制了電路板的制造成本,同時(shí)也降低了EMI和EMC。

如果想使EMC最小,低阻抗接地系統(tǒng)十分重要。在多層PCB中,最好有一個(gè)可靠的接地層,而不是一個(gè)銅平衡塊(copper thieving)或散亂的接地層,因?yàn)樗哂械妥杩梗商峁?a href="http://www.makelele.cn/tags/電流/" target="_blank">電流通路,是最佳的反向信號(hào)源。

信號(hào)返回地面的時(shí)長(zhǎng)也非常重要。信號(hào)往返于信號(hào)源的時(shí)間必須相當(dāng),否則會(huì)產(chǎn)生類(lèi)似天線的現(xiàn)象,使輻射的能量成為EMI的一部分。同樣,向/從信號(hào)源傳輸電流的走線應(yīng)盡可能短,如果源路徑和返回路徑的長(zhǎng)度不相等,則會(huì)產(chǎn)生接地反彈,這也會(huì)產(chǎn)生EMI。

ea71931a-f8cd-11ec-ba43-dac502259ad0.png

如果信號(hào)進(jìn)出信號(hào)源的時(shí)間不同步,則會(huì)產(chǎn)生類(lèi)似天線的現(xiàn)象,從而輻射能量,引起EMI

技巧2:區(qū)分EMI

由于EMI不同,一個(gè)很好的EMC設(shè)計(jì)規(guī)則是將模擬電路和數(shù)字電路分開(kāi)。模擬電路的安培數(shù)較高或者說(shuō)電流較大,應(yīng)遠(yuǎn)離高速走線或開(kāi)關(guān)信號(hào)。如果可能的話,應(yīng)使用接地信號(hào)保護(hù)它們。在多層PCB上,模擬走線的布線應(yīng)在一個(gè)接地層上,而開(kāi)關(guān)走線或高速走線應(yīng)在另一個(gè)接地層。因此,不同特性的信號(hào)就分開(kāi)了。

有時(shí)可以用一個(gè)低通濾波器來(lái)消除與周?chē)呔€耦合的高頻噪聲。濾波器可以抑制噪聲,返回穩(wěn)定的電流。將模擬信號(hào)和數(shù)字信號(hào)的接地層分開(kāi)很重要。由于模擬電路和數(shù)字電路有各自獨(dú)特的特性,將它們分開(kāi)至關(guān)重要。數(shù)字信號(hào)應(yīng)該有數(shù)字接地,模擬信號(hào)應(yīng)該終止于模擬接地。

在數(shù)字電路設(shè)計(jì)中,有經(jīng)驗(yàn)的PCB布局和設(shè)計(jì)工程師會(huì)特別注意高速信號(hào)和時(shí)鐘。在高速情況下,信號(hào)和時(shí)鐘應(yīng)盡可能短并鄰近接地層,因?yàn)槿缜八?,接地層可使串?dāng)_、噪聲和輻射保持在可控制的范圍。

數(shù)字信號(hào)也應(yīng)遠(yuǎn)離電源平面。如果距離很近,就會(huì)產(chǎn)生噪聲或感應(yīng),從而削弱信號(hào)。

技巧3:串?dāng)_和走線是重點(diǎn)

走線對(duì)確保電流的正常流動(dòng)特別重要。如果電流來(lái)自振蕩器或其它類(lèi)似設(shè)備,那么讓電流與接地層分開(kāi),或者不讓電流與另一條走線并行,尤其重要。 兩個(gè)并行的高速信號(hào)會(huì)產(chǎn)生EMC和EMI,特別是串?dāng)_。必須使電阻路徑最短,返回電流路徑也盡可能短。返回路徑走線的長(zhǎng)度應(yīng)與發(fā)送走線的長(zhǎng)度相同。

對(duì)于EMI,一條叫做“侵犯走線”,另一條則是“受害走線”。電感和電容耦合會(huì)因?yàn)殡姶艌?chǎng)的存在而影響“受害”走線,從而在“受害走線”上產(chǎn)生正向和反向電流。這樣的話,在信號(hào)的發(fā)送長(zhǎng)度和接收長(zhǎng)度幾乎相等的穩(wěn)定環(huán)境中就會(huì)產(chǎn)生紋波。

在一個(gè)平衡良好、走線穩(wěn)定的環(huán)境中,感應(yīng)電流應(yīng)相互抵消,從而消除串?dāng)_。但是,我們身處不完美的世界,這樣的事不會(huì)發(fā)生。因此,我們的目標(biāo)是必須將所有走線的串?dāng)_保持在最小水平。如果使并行走線之間的寬度為走線寬度的兩倍,則串?dāng)_的影響可降至最低。例如,如果走線寬度為5密耳,則兩條并行走線之間的最小距離應(yīng)為10密耳或更大。

隨著新材料和新的元器件不斷出現(xiàn),PCB設(shè)計(jì)人員還必須繼續(xù)應(yīng)對(duì)電磁兼容性和干擾問(wèn)題。

技巧4:去耦電容

去耦電容可減少串?dāng)_的不良影響,它們應(yīng)位于設(shè)備的電源引腳和接地引腳之間,這樣可以確保交流阻抗較低,減少噪聲和串?dāng)_。為了在寬頻率范圍內(nèi)實(shí)現(xiàn)低阻抗,應(yīng)使用多個(gè)去耦電容。

放置去耦電容的一個(gè)重要原則是,電容值最小的電容器要盡可能靠近設(shè)備,以減少對(duì)走線產(chǎn)生電感影響。這一特定的電容器盡可能靠近設(shè)備的電源引腳或電源走線,并將電容器的焊盤(pán)直接連到過(guò)孔或接地層。如果走線較長(zhǎng),請(qǐng)使用多個(gè)過(guò)孔,使接地阻抗最小。

技巧5:避免90°角

為降低EMI,應(yīng)避免走線、過(guò)孔及其它元器件形成90°角,因?yàn)橹苯菚?huì)產(chǎn)生輻射。在該角處電容會(huì)增加,特性阻抗也會(huì)發(fā)生變化,導(dǎo)致反射,繼而引起EMI。 要避免90°角,走線應(yīng)至少以兩個(gè)45°角布線到拐角處。

技巧6:使用過(guò)孔需謹(jǐn)慎

在幾乎所有PCB布局中,都必須使用過(guò)孔在不同層之間提供導(dǎo)電連接。PCB布局工程師需特別小心,因?yàn)檫^(guò)孔會(huì)產(chǎn)生電感和電容。在某些情況下,它們還會(huì)產(chǎn)生反射,因?yàn)樵谧呔€中制作過(guò)孔時(shí),特性阻抗會(huì)發(fā)生變化。

同樣要記住的是,過(guò)孔會(huì)增加走線長(zhǎng)度,需要進(jìn)行匹配。如果是差分走線,應(yīng)盡可能避免過(guò)孔。如果不能避免,則應(yīng)在兩條走線中都使用過(guò)孔,以補(bǔ)償信號(hào)和返回路徑中的延遲。

技巧7:電纜和物理屏蔽

承載數(shù)字電路和模擬電流的電纜會(huì)產(chǎn)生寄生電容和電感,引起很多EMC相關(guān)問(wèn)題。如果使用雙絞線電纜,則會(huì)保持較低的耦合水平,消除產(chǎn)生的磁場(chǎng)。對(duì)于高頻信號(hào),必須使用屏蔽電纜,其正面和背面均接地,消除EMI干擾。

物理屏蔽是用金屬封裝包住整個(gè)或部分系統(tǒng),防止EMI進(jìn)入PCB電路。這種屏蔽就像是封閉的接地導(dǎo)電容器,可減小天線環(huán)路尺寸并吸收EMI。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4404

    文章

    23876

    瀏覽量

    424147
  • 電磁
    +關(guān)注

    關(guān)注

    15

    文章

    1192

    瀏覽量

    53923
  • emc
    emc
    +關(guān)注

    關(guān)注

    175

    文章

    4385

    瀏覽量

    191499

原文標(biāo)題:EMC之PCB設(shè)計(jì)技巧

文章出處:【微信號(hào):gh_a6560e9c41d7,微信公眾號(hào):硬件筆記本】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB設(shè)計(jì)與打樣的6大核心區(qū)別,看完少走3個(gè)月彎路!

    )是電子產(chǎn)品開(kāi)發(fā)中兩個(gè)緊密相關(guān)但目的和流程不同的環(huán)節(jié),主要區(qū)別體現(xiàn)在目標(biāo)、流程、側(cè)重點(diǎn)、成本與時(shí)間等方面,具體如下: ? PCB設(shè)計(jì)和打樣之間的區(qū)別 1. 目標(biāo)不同 PCB設(shè)計(jì): 核心目標(biāo)是將電路
    的頭像 發(fā)表于 11-26 09:17 ?564次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>與打樣的6大核心區(qū)別,看完少走3<b class='flag-5'>個(gè)</b>月彎路!

    干貨分享 I PCB設(shè)計(jì)電磁兼容問(wèn)題交流與解答(二)

    你是否曾在PCB設(shè)計(jì)中被詭異的電磁干擾問(wèn)題纏住手腳?是否項(xiàng)目后期,為產(chǎn)品的EMC測(cè)試通不過(guò)而焦頭爛額?是否希望有人能一針見(jiàn)血,點(diǎn)破那些教科書(shū)上找不到的實(shí)戰(zhàn)經(jīng)驗(yàn)?現(xiàn)在,一個(gè)與頂尖EMC
    的頭像 發(fā)表于 11-23 09:05 ?272次閱讀
    干貨分享 I <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>電磁</b>兼容問(wèn)題交流與解答(二)

    UART通信中出現(xiàn)隨機(jī)亂碼怎么解決?

    UART 通信中出現(xiàn)隨機(jī)亂碼
    發(fā)表于 11-21 07:05

    從入門(mén)到精通:PCB設(shè)計(jì)必須遵守的5大核心原則

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計(jì)需要遵守的原則有哪些?PCB設(shè)計(jì)必須遵守的原則。PCB設(shè)計(jì)中,為確保電路性能、可靠性和可制造性,需嚴(yán)格遵守以下核心原則: ?
    的頭像 發(fā)表于 11-13 09:21 ?838次閱讀

    高速PCB設(shè)計(jì)EMI避坑指南:5個(gè)實(shí)戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設(shè)計(jì)EMI有什么規(guī)則?高速電路PCB設(shè)計(jì)EMI方法與技巧。高速PCB設(shè)計(jì)中,電磁干擾(EMI
    的頭像 發(fā)表于 11-10 09:25 ?629次閱讀
    高速<b class='flag-5'>PCB設(shè)計(jì)</b>EMI避坑指南:5<b class='flag-5'>個(gè)</b>實(shí)戰(zhàn)技巧

    深度解讀PCB設(shè)計(jì)布局準(zhǔn)則

    無(wú)論您是進(jìn)行高速設(shè)計(jì),還是正在設(shè)計(jì)一塊高速PCB,良好的電路板設(shè)計(jì)實(shí)踐都有助于確保您的設(shè)計(jì)能夠按預(yù)期工作并實(shí)現(xiàn)批量生產(chǎn)。本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計(jì)
    的頭像 發(fā)表于 09-01 14:24 ?7444次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計(jì)</b>布局準(zhǔn)則

    PCB設(shè)計(jì)中過(guò)孔為什么要錯(cuò)開(kāi)焊盤(pán)位置?

    PCB設(shè)計(jì)中,過(guò)孔(Via)錯(cuò)開(kāi)焊盤(pán)位置(即避免過(guò)孔直接放置焊盤(pán)上)是出于電氣性能、工藝可靠性及信號(hào)完整性的綜合考量,具體原因如下: 1. 防止焊料流失,確保焊接質(zhì)量 焊盤(pán)作用 :
    的頭像 發(fā)表于 07-08 15:16 ?1032次閱讀

    PCB設(shè)計(jì),輕松歸檔,效率倍增!

    PCB設(shè)計(jì)一鍵歸檔簡(jiǎn)化流程,提升效率,一鍵歸檔,盡在掌握!電子產(chǎn)品設(shè)計(jì)領(lǐng)域,PCB設(shè)計(jì)工作完成后,需要輸出不同種類(lèi)的文件給到PCB生產(chǎn)商,產(chǎn)線制造部門(mén),測(cè)試部門(mén),同時(shí)還需將設(shè)計(jì)文件進(jìn)
    的頭像 發(fā)表于 05-26 16:17 ?705次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>,輕松歸檔,效率倍增!

    開(kāi)關(guān)電源的PCB設(shè)計(jì)

    工作不穩(wěn)定,發(fā)射出過(guò)量的電磁干擾(EMI)。PCB設(shè)計(jì)是開(kāi)關(guān)電源研發(fā)過(guò)程中極為重要的步驟和環(huán)節(jié),關(guān)系到開(kāi)關(guān)電源能否正常工作,生產(chǎn)是否順利進(jìn)行,使用是否安全等問(wèn)題。隨著功率半導(dǎo)體器件的發(fā)展和開(kāi)關(guān)技術(shù)的進(jìn)步
    發(fā)表于 05-21 16:00

    原理圖和PCB設(shè)計(jì)中的常見(jiàn)錯(cuò)誤

    電子設(shè)計(jì)領(lǐng)域,原理圖和PCB設(shè)計(jì)是產(chǎn)品開(kāi)發(fā)的基石,但設(shè)計(jì)過(guò)程中難免遇到各種問(wèn)題,若不及時(shí)排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計(jì)中的常見(jiàn)錯(cuò)誤,整理成一份實(shí)用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?1186次閱讀

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對(duì)策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計(jì)所不同的諸多干擾,歸納起來(lái),主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EM)四個(gè)方面。通過(guò)分析高頻PCB
    發(fā)表于 04-29 17:39

    每周推薦!PCB設(shè)計(jì)布線技巧、電機(jī)控制、電源管理芯片設(shè)計(jì)教程等精華資料

    1、建議收藏,這31條PCB設(shè)計(jì)布線技巧 相信大家在做PCB設(shè)計(jì)時(shí),都會(huì)發(fā)現(xiàn)布線這個(gè)環(huán)節(jié)必不可少,而且布線的合理性,也決定了PCB的美觀度和其生產(chǎn)成本的高低,同時(shí)還能體現(xiàn)出電路性能和散熱性能的好壞
    發(fā)表于 04-21 17:04

    建議收藏,這31條PCB設(shè)計(jì)布線技巧

    內(nèi)容,將針對(duì)PCB的布線方式,做個(gè)全面的總結(jié)。1、走線長(zhǎng)度應(yīng)包含過(guò)孔和封裝焊盤(pán)的長(zhǎng)度。2、布線角度優(yōu)選135°角出線方式,任意角度出線會(huì)導(dǎo)致制版出現(xiàn)工藝問(wèn)題。 3、布線避免直角或者銳角布線,導(dǎo)致轉(zhuǎn)角位置
    發(fā)表于 04-19 10:46

    SMT貼片前必知!PCB設(shè)計(jì)審查全攻

    效率的重要步驟。作為一家擁有豐富PCBA代工經(jīng)驗(yàn)的公司,我們深知這一環(huán)節(jié)對(duì)整體生產(chǎn)的影響。本文將詳細(xì)介紹SMT貼片加工前對(duì)PCB設(shè)計(jì)進(jìn)行審查的關(guān)鍵問(wèn)題,幫助客戶理解如何避免常見(jiàn)問(wèn)題,同時(shí)展示我們SMT貼片加工服務(wù)中的專(zhuān)業(yè)優(yōu)勢(shì)。
    的頭像 發(fā)表于 04-07 10:02 ?1059次閱讀

    PCB】四層電路板的PCB設(shè)計(jì)

    摘要 詳細(xì)介紹有關(guān)電路板的PCB設(shè)計(jì)過(guò)程以及應(yīng)注意的問(wèn)題。設(shè)計(jì)過(guò)程中針對(duì)普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動(dòng)布線及交互式 布線的優(yōu)點(diǎn)及不足之處;介紹PCB電路以及
    發(fā)表于 03-12 13:31