91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

解決噪聲的PCB考慮因素

星星科技指導員 ? 來源:嵌入式計算設(shè)計 ? 作者:Christy She ? 2022-07-14 10:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本系列的前兩期側(cè)重于嵌入式模數(shù)轉(zhuǎn)換器ADC) 的可配置性,以及如何在所有用例中保持 ADC 性能。一旦理解了這一點,您就可以設(shè)定適當?shù)钠谕⒗^續(xù)實施設(shè)計。

該系列的第三部分討論了滿足預期性能的設(shè)計實施,并介紹了解決噪聲的原理圖和布局概念。

供應解耦

為 ADC 提供穩(wěn)定的電壓源和基準是電路設(shè)計中的一個重要因素。對于分布在印刷電路板 (PCB) 上的電源,這意味著在微控制器MCU) 和其他集成電路 (IC) 電源和接地引腳之間提供低阻抗路徑,以及在電源和接地之間提供低阻抗。這種低阻抗與頻率成反比關(guān)系,在電容中看到頻率,阻抗 Z 與頻率成反比。相反,更多的感應路徑將是高阻抗的,因為阻抗與頻率成正比。

提供低阻抗路徑的最常見方法是使用電源層和去耦電容器。但是,由于布局選擇和組件放置不當,這些方法的有效性通常會受到影響。最經(jīng)典的例子是使用細而長的走線(電感性大于電容性)將去耦電容器或通孔(連接到電源層)連接到電源和接地器件引腳。擁擠的球柵陣列封裝類型會使避免長而窄的走線更具挑戰(zhàn)性,但在規(guī)劃逃生布線時,您應該優(yōu)先考慮電源阻抗。

圖 1 顯示了另一個簡單但經(jīng)常被忽視的錯誤,即相對于電源層過孔和電源引腳的去耦電容放置。由于去耦電容沒有放置在電源和引腳之間,電容的有效性會因額外走線長度的電感而降低。

pYYBAGLPg0mATd7bAABQqgyykF8829.png

圖 1:去耦電容相對于過孔和器件的放置

分離模擬數(shù)字電源

雖然大多數(shù) MCU 具有單個電源軌或建議連接數(shù)字和模擬電源軌,但您可以將模擬和數(shù)字電源(以及接地回路)分開以提供與系統(tǒng)其余部分的隔離。鐵氧體磁珠或通過 0Ω 電阻短路通常會提供足夠的阻抗來分離電源。在提供單獨的模擬和數(shù)字電源時,請記住有關(guān)這兩個電源之間關(guān)系的任何要求。兩者之間允許的電壓差通常比較小。同樣,鐵氧體磁珠或 0Ω 電阻器提供了足夠的阻抗來分隔電源,但又足夠小以最小化電壓差。

ADC 參考

一些 ADC 使用 MCU 電源作為參考,這更加強調(diào)和關(guān)注電源去耦。其他 MCU 提供內(nèi)部帶隙電路以在內(nèi)部生成參考;還有一些提供了一個接口來從外部提供參考。通常,外部參考可提供最高質(zhì)量,但您仍需要良好的布局實踐來實現(xiàn)改進的性能。

盡管可以將電源層專用于參考電壓,但這通常成本高昂且不受歡迎。為了最小化參考源和 ADC 參考輸入之間的阻抗,使走線寬度盡可能寬和短。去耦電容的放置(如圖 2 所示)提供了一條低阻抗接地路徑,并且還應遵循相同的電源去耦建議 。

pYYBAGLPg1CAdYzMAABXt0xp-l4354.png

圖 2:簡單的 ADC 參考電路

信號路由

除了提供干凈的電源外,信號本身還需要清除任何意外信號或干擾。不需要的信號可能是傳導或輻射發(fā)射的結(jié)果。由于發(fā)射源并不總是可控的,讓我們看看一些簡單的方法來降低信號跡線對干擾的敏感性。

在談?wù)撘赘行詴r,它可以幫助識別三個組成部分:攻擊者、受害者和媒介。干擾源是輻射或傳導干擾的來源。在本討論的上下文中,受害者是 ADC 輸入。介質(zhì)是干擾傳導或輻射的路徑。此信號路由討論的目標是解決介質(zhì)問題,以衰減從攻擊者傳輸?shù)绞芎φ叩哪芰俊?/p>

降低敏感性的一種方法是使傳感器和 ADC 之間的模擬走線盡可能短。圖 3 顯示了由信號和返回路徑創(chuàng)建的電感環(huán)路面積。減少信號路徑將縮小環(huán)路面積并降低該環(huán)路的電感,使其更不容易受到來自干擾電路的磁場的影響。

圖 3 還說明了信號層下方接地層的重要性。通過在信號路徑正下方提供一個平面,返回路徑可以遵循最小阻抗(電感)的路徑。接地層中的分裂(或不提供任何接地層)將導致返回電流找到替代路徑,這通常會導致更高的阻抗和電磁兼容性 (EMC) 問題。

poYBAGLPg1iAPvicAABkt031zMg617.png

圖 3:環(huán)路面積和信號路徑距離

降低介質(zhì)效率的另一種方法是使其更長,從而為信號衰減提供更多距離。這是使敏感模擬信號遠離脈寬調(diào)制器 (PWM) 和通信線路(I 2 C、通用異步接收器發(fā)送器 [UART]、串行外設(shè)接口 [SPI])等數(shù)字信號的主要原因。一個好的規(guī)則是使這些數(shù)字信號遠離模擬信號至少兩倍的跡線寬度。對于某些設(shè)計,您必須打破此規(guī)則,并且信號必須穿過路徑(在不同的層上)。在這種情況下,最好通過 90 度交叉將耦合區(qū)域保持在最小,并在可能的情況下在信號層之間插入接地層。

接地層和接地走線(保護走線)是衰減介質(zhì)的另一種有效方法。信號層上的接地傾倒(共面傾倒)以及保護走線可以進一步降低高頻下信號對地的阻抗。為確保接地路徑為低阻抗,保護走線和接地澆注寬度需要足夠?qū)捯越档碗姼?。一個好的規(guī)則是信號跡線寬度的兩倍。另一個良好的做法是使用共面接地和保護走線,沿信號路徑使用多個過孔。這被稱為通孔“縫合”,因為通孔位于信號的任一側(cè)并且類似于縫紉圖案。在內(nèi)部信號平面上方和下方使用接地平面還可以最大限度地減少耦合并屏蔽敏感的模擬走線。

布局規(guī)劃

如果您有計劃的話,實現(xiàn)信號路由和使用前面幾節(jié)中討論的電源層會容易得多。如果沒有重要的規(guī)劃步驟,開發(fā)人員可以輕松地將自己路由到 PCB 的角落,除了擦除和重新開始之外沒有其他恢復方式。

你應該記住兩件事。首先是電路板疊層。電源層和接地層提供低阻抗路徑并且是固有的屏蔽層,但增加層數(shù)會增加電路板成本。雖然成本可能是一個驅(qū)動因素,但如果不對 PCB 進行必要的投資,實現(xiàn)精確測量將非常困難。

要記住的第二件事是,將敏感的模擬電路與嘈雜的數(shù)字電路分開是從 MCU 開始的。一些制造商有意將與模擬相關(guān)的功能分組到芯片或封裝的一側(cè),以幫助開發(fā)人員使這些信號遠離設(shè)備上的其他數(shù)字信號。另一個有助于分離模擬和數(shù)字信號的 MCU 功能是引腳映射。引腳映射提供了更大程度的靈活性來定制數(shù)字輸出位置,以解決應用和與模擬信號的分離問題。

附帶說明一下,如果模擬信號通過引腳映射器——或者即使模擬信號與其他數(shù)字信號復用——您應該確認專用和復用(與數(shù)字共享)模擬引腳之間的模擬性能是一致的。有時,但并非總是如此,數(shù)字模塊周圍的保護電路會對共享該引腳的模擬信號的性能產(chǎn)生負面影響。

通過良好的規(guī)劃并遵守良好的電路和布局實踐,可以在定制設(shè)計中從 ADC 中獲得數(shù)據(jù)表性能。在某些情況下,您無法消除電路設(shè)計或 PCB 布局中的噪聲。這些應用適用于差分信號,其中噪聲被視為共模并被 ADC 拒絕。本系列的最后一部分將探討差分信號以及它如何解決設(shè)計內(nèi)外的噪聲問題。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • mcu
    mcu
    +關(guān)注

    關(guān)注

    147

    文章

    18990

    瀏覽量

    399688
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4410

    文章

    23901

    瀏覽量

    424863
  • adc
    adc
    +關(guān)注

    關(guān)注

    100

    文章

    7527

    瀏覽量

    556301
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    行星減速機噪聲增加的因素及解決方法

    行星減速機作為工業(yè)傳動系統(tǒng)中的關(guān)鍵部件,其運行穩(wěn)定性直接影響設(shè)備整體性能。然而,在實際應用中,噪聲異常升高成為常見問題,不僅降低工作環(huán)境舒適度,更可能預示潛在故障。本文將系統(tǒng)分析行星減速機噪聲增加的五大核心因素,并提供針對性的解
    的頭像 發(fā)表于 03-06 17:21 ?1576次閱讀

    BMS設(shè)計中如何選擇MOSFET——關(guān)鍵考慮因素與最佳實踐

    MOSFET時需要綜合考慮多個因素,以確保其滿足BMS的高效和穩(wěn)定運行要求。本文將介紹在BMS設(shè)計過程中選擇MDD的MOSFET時需要重點關(guān)注的關(guān)鍵因素和最佳實踐。一、MO
    的頭像 發(fā)表于 12-15 10:24 ?458次閱讀
    BMS設(shè)計中如何選擇MOSFET——關(guān)鍵<b class='flag-5'>考慮</b><b class='flag-5'>因素</b>與最佳實踐

    選擇加密算法時需考慮哪些因素?

    芯源半導體安全芯片的硬件加密引擎支持多種國際通用加密算法,在實際為物聯(lián)網(wǎng)設(shè)備選擇加密算法時,需考慮哪些因素?
    發(fā)表于 11-17 07:43

    隔離變壓器功率選擇要考慮的 5 個因素,新手必看

    選購隔離變壓器時,功率大小的選擇至關(guān)重要,合適的功率能確保變壓器正常運行并延長其使用壽命,以下是一些考慮因素,幫助你選擇適當功率的隔離變壓器。
    的頭像 發(fā)表于 08-25 13:50 ?1155次閱讀
    隔離變壓器功率選擇要<b class='flag-5'>考慮</b>的 5 個<b class='flag-5'>因素</b>,新手必看

    影響電路性能穩(wěn)定性的重要因素

    在集成電路(IC)及電路板(PCB)設(shè)計中,地電平面反彈噪聲與回流噪聲是影響電路性能穩(wěn)定性的重要因素。尤其在電流變化劇烈或地電平面分割的情況下,這兩種
    的頭像 發(fā)表于 08-21 09:26 ?1214次閱讀

    降低adc在不同PCB上的噪聲,如何做到接近AD4134驗證板噪聲水平?

    在我設(shè)計的復雜多片AD4134的大型數(shù)字系統(tǒng)中,噪聲水平Nrms無法控制到預期水平。希望能夠找到關(guān)鍵的影響因素。還請各位大師指點。 根據(jù)驗證版及數(shù)據(jù)手冊中的布局方式,不對ADC的下方地平面做切割處理
    發(fā)表于 08-11 08:24

    為什么PCB Layout設(shè)計不可忽視?影響電子設(shè)備的關(guān)鍵因素

    電路板核心流程。這一過程需要綜合考慮電路性能、電磁兼容性、熱管理以及生產(chǎn)工藝,確保電路板在高速、高密度、復雜信號傳輸場景下的穩(wěn)定性和可靠性。 ? 為何重視PCB Layout設(shè)計? 1. 電氣性能優(yōu)化 合理的Layout設(shè)計能縮短高頻信號路徑,避免電磁干擾(EMI)和信號
    的頭像 發(fā)表于 07-31 09:22 ?987次閱讀

    ADC和FPGA之間LVDS接口設(shè)計需要考慮因素

    本文描述了ADC和FPGA之間LVDS接口設(shè)計需要考慮因素,包括LVDS數(shù)據(jù)標準、LVDS接口數(shù)據(jù)時序違例解決方法以及硬件設(shè)計要點。
    的頭像 發(fā)表于 07-29 10:01 ?5458次閱讀
    ADC和FPGA之間LVDS接口設(shè)計需要<b class='flag-5'>考慮</b>的<b class='flag-5'>因素</b>

    高光譜工業(yè)相機選擇應該考慮哪些因素

    高光譜工業(yè)相機成像的影響因素及選擇
    的頭像 發(fā)表于 07-23 16:18 ?568次閱讀
    高光譜工業(yè)相機選擇應該<b class='flag-5'>考慮</b>哪些<b class='flag-5'>因素</b>

    選擇五號電池時的關(guān)鍵考慮因素

    AA電池,也就是常說的五號電池,在我們現(xiàn)代生活中無處不在,為從遙控器和玩具到手電筒和便攜式設(shè)備的諸多設(shè)備供電。它們的可靠性能對于穩(wěn)定使用至關(guān)重要,而電池壽命是便利性和成本效益的關(guān)鍵因素。
    的頭像 發(fā)表于 07-21 14:59 ?1563次閱讀

    選擇光纖配線架需要考慮哪些因素

    選擇光纖配線架時,需綜合考慮技術(shù)參數(shù)、環(huán)境適配性、管理需求、成本與擴展性等多方面因素。以下是具體分析框架和關(guān)鍵考量點: 一、核心參數(shù)匹配 光纖芯數(shù)與端口密度 需求匹配:根據(jù)當前光纖芯數(shù)(如24芯
    的頭像 發(fā)表于 06-11 10:13 ?960次閱讀
    選擇光纖配線架需要<b class='flag-5'>考慮</b>哪些<b class='flag-5'>因素</b>

    PCB的EMC設(shè)計(一):層的設(shè)置與排布原則

    確定PCB層數(shù)時需要綜合考慮幾個因素:電源和地平面的需求、信號密度、工作頻率、特殊信號布線需求以及成本限制。對于對EMC要求嚴格的產(chǎn)品(如需通過CISPR16CL
    的頭像 發(fā)表于 05-17 16:17 ?1356次閱讀
    <b class='flag-5'>PCB</b>的EMC設(shè)計(一):層的設(shè)置與排布原則

    選擇錫絲直徑的關(guān)鍵考慮因素

    錫絲的直徑對于激光錫焊效果的影響非常大,如何選擇合適的錫絲直徑就顯得非常重要。松盛光電來給大家介紹選擇錫絲直徑的關(guān)鍵考慮因素,來了解一下吧。
    的頭像 發(fā)表于 04-24 10:54 ?1082次閱讀

    解決噪聲問題試試從PCB布局布線入手

    ,導致產(chǎn)品延期和開發(fā)成本增加。 本文將提供有關(guān)印刷電路板(PCB)布局布線的指南,以幫助設(shè)計師避免此類噪聲問題。作為例子的開關(guān)調(diào)節(jié)器布局采用雙通道同步開關(guān)控制器 ADP1850,第一步是確定調(diào)節(jié)器的電流
    發(fā)表于 04-22 09:46

    如何實現(xiàn)通信級PCB的超低噪聲?捷多邦的技術(shù)路徑揭秘

    在現(xiàn)代通信設(shè)備設(shè)計中,PCB噪聲控制已成為影響系統(tǒng)性能的關(guān)鍵因素。作為專業(yè)的PCB制造商,捷多邦通過多年的技術(shù)積累,為通信行業(yè)提供了可靠的超低噪聲
    的頭像 發(fā)表于 04-07 10:34 ?770次閱讀