91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于DDR6我們可能面臨的挑戰(zhàn)

strongerHuang ? 來源:半導(dǎo)體行業(yè)觀察 ? 作者:半導(dǎo)體行業(yè)觀察 ? 2022-07-25 15:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我目前電腦用的內(nèi)存還是DDR4,上個(gè)月才配了一臺(tái)電腦,用上了DDR5,但我感覺DDR5對(duì)于我來說,有點(diǎn)“性能過?!绷?。

目前 DDR5 內(nèi)存都還算不上大眾主流,但三星已經(jīng)處于下一代 DDR6 內(nèi)存的早期開發(fā)過程中。

在韓國(guó)水原舉行的一次研討會(huì)上,三星測(cè)試和系統(tǒng)封裝 (TSP) 副總裁透露,隨著未來內(nèi)存本身性能的擴(kuò)展,封裝技術(shù)需要不斷發(fā)展。該公司證實(shí),他們已經(jīng)投入下一代 DDR6 內(nèi)存的早期開發(fā)階段,該內(nèi)存將使用 MSAP 技術(shù)。

據(jù)三星稱,MSAP 已被其競(jìng)爭(zhēng)對(duì)手(SK 海力士和美光)用于 DDR5。那么 MSAP 有什么新功能呢?嗯,MSAP 或改進(jìn)的半加法工藝允許 DRAM 制造商創(chuàng)建具有更精細(xì)電路的內(nèi)存模塊。這是通過在先前未觸及的空白空間中涂覆電路圖案來實(shí)現(xiàn)的,從而實(shí)現(xiàn)更好的連接和更快的傳輸速度。下一代 DDR6 內(nèi)存不僅將利用 MSAP 來增強(qiáng)電路連接,還可以適應(yīng)將被合并到 DDR6 內(nèi)存中的層數(shù)增加。

相關(guān)媒體報(bào)道指出,之前的tenting方法只在圓形銅板將要形成電路圖案的區(qū)域進(jìn)行涂覆,而將其他區(qū)域蝕刻掉。

但在 MSAP 中,除了電路之外的區(qū)域都經(jīng)過涂層處理,而空白區(qū)域則進(jìn)行了電鍍,從而可以實(shí)現(xiàn)更精細(xì)的電路。三星副總裁說,隨著存儲(chǔ)芯片容量和數(shù)據(jù)處理速度的增加,封裝的設(shè)計(jì)必須適應(yīng)這一點(diǎn)。Ko說,隨著層數(shù)的增加和工藝變得更加復(fù)雜,內(nèi)存封裝市場(chǎng)也有望成倍增長(zhǎng)。

在扇出方面,另一種將 I/O 端子置于芯片外部以使芯片變得更小同時(shí)保持球布局的另一種封裝技術(shù),三星同時(shí)應(yīng)用了扇出晶圓級(jí)封裝 (FO-WLP) 和風(fēng)扇面板級(jí)封裝 (FO-PLP)。

三星預(yù)計(jì)其 DDR6 設(shè)計(jì)將在 2024 年完成,但預(yù)計(jì) 2025 年之后不會(huì)商用。在規(guī)格方面,DDR6 內(nèi)存將是現(xiàn)有 DDR5 內(nèi)存的兩倍,傳輸速度高達(dá) 12,800 Mbps(JEDEC ) 和超頻速度超過 17,000 Mbps 范圍。目前,三星最快的 DDR5 DIMM具有高達(dá) 7,200 Mbps 的傳輸速度,因此在 JEDEC 上提高了 1.7 倍,在下一代內(nèi)存芯片的超頻速度下提高了 2.36 倍。至于每個(gè)模塊的內(nèi)存通道數(shù)量,DDR6 也將增加一倍,四個(gè) 16 位通道由 64 個(gè)內(nèi)存庫(kù)連接。

35839152-06fa-11ed-ba43-dac502259ad0.png

至于標(biāo)準(zhǔn)方面,三星表示,DDR6 標(biāo)準(zhǔn)的開發(fā)已經(jīng)開始,并將得到 JEDEC 的協(xié)助,JEDEC 是一個(gè)由 300 多名成員組成的半導(dǎo)體工程組織,其中包括一些世界上最大的計(jì)算機(jī)公司。

話雖如此,內(nèi)存制造商已經(jīng)強(qiáng)調(diào)了在未來將高達(dá) DDR5-12600 的速度,因此 DDR5 絕對(duì)具有消費(fèi)平臺(tái)的潛力。隨著 AMD 的 Zen 4 和英特爾的 Raptor Lake CPU 平臺(tái)的推出,預(yù)計(jì)今年晚些時(shí)候 DDR5 內(nèi)存模塊會(huì)更快、更優(yōu)化。

Samsung 還透露了一些關(guān)于GDDR6 標(biāo)準(zhǔn)的后續(xù)資訊,該公司可能正在開發(fā)GDDR6+ 標(biāo)準(zhǔn),提供高達(dá)24 Gbps 的速度,比目前GDDR6 標(biāo)準(zhǔn)提供的18 Gbps 更快,GDDR6+ 將使用Samsung 1z nm 制程制造。

根據(jù)之前的報(bào)道GDDR7 標(biāo)準(zhǔn)也在Samsung 的路線圖上,GDDR7 主要將記憶體頻寬增加到32 Gbps,并加入即時(shí)錯(cuò)誤保護(hù)功能,不過Samsung 沒有提供近一步的技術(shù)資料與路線圖時(shí)間。另外,Samsung 將會(huì)在2022 年第二季開始大量生產(chǎn)HBM3 (High-Bandwidth-Memory Gen3) 記憶體。

雖然上述記憶體技術(shù)距離實(shí)際應(yīng)用到產(chǎn)品上并且公開販?zhǔn)廴孕枰欢螘r(shí)間,不過時(shí)代總會(huì)不斷向前進(jìn),科技也是,希望科技發(fā)展的同時(shí)也能兼顧平價(jià),先講求不傷荷包,再求速度。

關(guān)于DDR 6,我們可能面臨的挑戰(zhàn)

DDR 的引入可以說是電子行業(yè)進(jìn)入高速數(shù)字化的時(shí)期。當(dāng)然,ECL 邏輯組件發(fā)揮了作用,但 DDR 存儲(chǔ)器一直是一個(gè)典型的例子,表明數(shù)據(jù)速率隨著時(shí)間的推移而穩(wěn)步提高。DDR5 的應(yīng)用仍在推進(jìn)中,但業(yè)界已經(jīng)在展望 DDR6 RAM。這讓我想到了應(yīng)用研究人員在電信中所扮演的基本角色,在 5G 部署完成之前,工程師已經(jīng)在為 6G 進(jìn)行開發(fā)。

在 DDR3 之前,設(shè)計(jì)人員需要考慮設(shè)計(jì)以適應(yīng)建立和保持時(shí)間以及總線上的受控阻抗。直到 DDR3 數(shù)據(jù)速率的高端為止,色散補(bǔ)償都不是這樣的問題,因?yàn)槎秳?dòng)開始成為信號(hào)解釋中的主要問題。在低電平信號(hào)中看到的相對(duì)較小的抖動(dòng)將大到足以關(guān)閉 DDR3 信號(hào)的眼圖。因此,更新了 JEDEC 標(biāo)準(zhǔn)以提供 DDR4 眼圖的設(shè)計(jì)容差。

DDR5 采用了高端 DDR4 數(shù)據(jù)速率,并通過使總線更快而不是更寬而再次將其翻倍。在布置并行單端網(wǎng)絡(luò)方面,您仍在處理 DDR4 布線挑戰(zhàn),但這些通道要短得多??偩€也將運(yùn)行得足夠快,以至于誤碼主要由接收器處的反射損耗、任何層轉(zhuǎn)換處以及色散引起。較短的通道有效地降低了總插入損耗,但回波損耗色散 需要通過極高帶寬的極其精確的互連阻抗設(shè)計(jì)來補(bǔ)償。

35939980-06fa-11ed-ba43-dac502259ad0.png

對(duì)于 DDR5,數(shù)據(jù)傳輸在具有雙向通信的單端網(wǎng)絡(luò)上以短脈沖形式發(fā)生。全速時(shí)鐘允許在互連的每一端在讀取和寫入之間切換。一切都必須非常快速地切換,這需要無可挑剔的 PDN 設(shè)計(jì)來盡可能地抑制抖動(dòng)。典型電路板上的 PDN 阻抗只能變得如此之低,而且 DDR5 中的低信號(hào)電平(最大 1.1 V)對(duì)數(shù)字信號(hào)施加了非常嚴(yán)格的紋波/抖動(dòng)限制。這些以反射為主的通道問題和疊加在低電平信號(hào)上的低紋波要求現(xiàn)在迫使控制器在 DDR5 接口中使用均衡,以補(bǔ)償信號(hào)失真和符號(hào)間干擾 (ISI)。請(qǐng)注意,這種均衡已經(jīng)用于高速差分串行標(biāo)準(zhǔn)(例如,SerDes 通道中的 LVDS)。

DDR5 中還有許多其他設(shè)計(jì)挑戰(zhàn)需要考慮,但上面列出的挑戰(zhàn)可以說是最大的挑戰(zhàn)。

那么DDR6內(nèi)存呢?

與前幾代產(chǎn)品一樣,DDR6 RAM 旨在將 DDR5 的最大數(shù)據(jù)速率提高一倍。如果您正在為 DDR6 RAM 創(chuàng)新模塊,仍然有很多未解決的問題。人們普遍認(rèn)為總線不會(huì)更寬,而且 DDR5 的速度已經(jīng)快到足以撞上所謂的“內(nèi)存墻”。這使得調(diào)制(例如 PAM 或 QAM)成為提高數(shù)據(jù)速率超過完全模擬通道(例如 100G 以太網(wǎng))的最后可用選項(xiàng)。

由于進(jìn)入模擬高速通道會(huì)破壞我們對(duì) DDR 的了解,您可能會(huì)看到 PAM 或 QAM 與控制器中嵌入的一些專有均衡方案相結(jié)合。雖然主要挑戰(zhàn)在于 IC 設(shè)計(jì)人員,但當(dāng)我們查看 DDR6 RAM 通道中使用的高帶寬信號(hào)時(shí),電路板設(shè)計(jì)人員仍有許多需要解決的問題。

35b4ee0a-06fa-11ed-ba43-dac502259ad0.png

DDR6 RAM 中的挑戰(zhàn)主要發(fā)生在芯片級(jí),但 DDR5 中相同的板級(jí)挑戰(zhàn)也適用于 DDR6 RAM。我上面提到的 DDR5 中的電源完整性挑戰(zhàn)不會(huì)在 DDR6 RAM 中消失。一旦對(duì) DDR6 信號(hào)施加調(diào)制,DDR6 的電源完整性挑戰(zhàn)就是將平坦的 PDN 阻抗擴(kuò)展到更高的信號(hào)帶寬。將平坦的 PDN 阻抗擴(kuò)展到更高的頻率就是要使 Tx 側(cè)的抖動(dòng)保持在較低水平,從而使 Rx 側(cè)的 ISI 保持足夠低,以便可以通過均衡來解析信號(hào)。DDR5 模塊的板載電源管理 IC 可能還會(huì)出現(xiàn)在 DDR6 RAM 模塊上,以幫助調(diào)節(jié)整個(gè)模塊的電源。

嵌入式系統(tǒng)設(shè)計(jì)人員可能會(huì)落后于 DDR5/6 用戶。與使用模塊(PC 和服務(wù)器)的系統(tǒng)相比,它們將擁有更輕松的時(shí)間,因?yàn)?a target="_blank">連接器處的損耗被消除并轉(zhuǎn)移到球/模具級(jí)別。然而,更小的空間對(duì)于嵌入式設(shè)計(jì)師來說是一把雙刃劍。這些系統(tǒng)更小,因此他們已經(jīng)希望將內(nèi)存 IC 安裝在靠近系統(tǒng)控制器的板上。然而,由于空間更小,他們現(xiàn)在更難以處理電路板部分之間的輻射 EMI。

像在不同功能塊之間進(jìn)行屏蔽這樣簡(jiǎn)單的東西對(duì)于嵌入式和 PC/服務(wù)器都是有用的。在這里,我們正在討論兩種可能的屏蔽類型:

高帶寬隔離結(jié)構(gòu)??梢哉{(diào)整這些結(jié)構(gòu)以提供高達(dá)高頻的高隔離度。它們占據(jù)了表層的空間,但這些結(jié)構(gòu)比調(diào)諧到更高頻率時(shí)變得更小。這是嵌入式系統(tǒng)的一個(gè)選項(xiàng),其中 RAM IC 與控制器放置在同一塊板上。

不同層的創(chuàng)意路由。您可以利用內(nèi)部平面來防止主板上不同 DDR 總線之間的串?dāng)_。一旦你突破了模塊的連接器,模塊可能與其他電路足夠遠(yuǎn),串?dāng)_不再是問題。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54017

    瀏覽量

    466333
  • 內(nèi)存
    +關(guān)注

    關(guān)注

    9

    文章

    3211

    瀏覽量

    76383
  • DDR4
    +關(guān)注

    關(guān)注

    12

    文章

    346

    瀏覽量

    43102

原文標(biāo)題:DDR 6 內(nèi)存已經(jīng)投入研發(fā)

文章出處:【微信號(hào):strongerHuang,微信公眾號(hào):strongerHuang】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    深度解析:DDR4、DDR5 與 LPDDR6 內(nèi)存的驗(yàn)證要點(diǎn)與挑戰(zhàn)

    如果你正在進(jìn)行高速內(nèi)存系統(tǒng)的設(shè)計(jì)或驗(yàn)證,一定很清楚 DDR 技術(shù)持續(xù)演進(jìn),相關(guān)挑戰(zhàn)也不斷升級(jí)。每一代標(biāo)準(zhǔn)都帶來更高的帶寬、更低的功耗,同時(shí)也讓設(shè)計(jì)容錯(cuò)空間變得更小。 目前 DDR 技術(shù)發(fā)展概況如下
    的頭像 發(fā)表于 03-06 14:47 ?83次閱讀
    深度解析:<b class='flag-5'>DDR</b>4、<b class='flag-5'>DDR</b>5 與 LPDDR<b class='flag-5'>6</b> 內(nèi)存的驗(yàn)證要點(diǎn)與<b class='flag-5'>挑戰(zhàn)</b>

    巨霖科技首屆SI/PI高階技術(shù)研討會(huì)成功舉辦

    當(dāng)前,高速接口技術(shù)正經(jīng)歷代際跨越:DDR6速率已探至17.6Gbps,UCIe 3.0推升至64Gbps,Serdes更向224Gbps極限演進(jìn)。傳輸速率的成倍飛躍,使得信號(hào)完整性(SI)設(shè)計(jì)在BER指標(biāo)、復(fù)雜均衡算法及余量?jī)?yōu)化上面臨前所未有的嚴(yán)苛
    的頭像 發(fā)表于 01-27 14:20 ?193次閱讀

    芯片可靠性面臨哪些挑戰(zhàn)

    芯片可靠性是一門研究芯片如何在規(guī)定的時(shí)間和環(huán)境條件下保持正常功能的科學(xué)。它關(guān)注的核心不是芯片能否工作,而是能在高溫、高電壓、持續(xù)運(yùn)行等壓力下穩(wěn)定工作多久。隨著晶體管尺寸進(jìn)入納米級(jí)別,芯片內(nèi)部猶如一個(gè)承受著巨大電、熱、機(jī)械應(yīng)力考驗(yàn)的微觀世界,其可靠性面臨著原子尺度的根本性挑戰(zhàn)
    的頭像 發(fā)表于 01-20 15:32 ?316次閱讀
    芯片可靠性<b class='flag-5'>面臨</b>哪些<b class='flag-5'>挑戰(zhàn)</b>

    高速DDR開關(guān)TS3DDR4000的技術(shù)解析與應(yīng)用實(shí)踐

    高速DDR開關(guān)TS3DDR4000的技術(shù)解析與應(yīng)用實(shí)踐 在電子工程師的日常設(shè)計(jì)工作中,高速DDR開關(guān)的選擇與應(yīng)用至關(guān)重要。今天,我們就來深入剖析德州儀器(TI)的TS3
    的頭像 發(fā)表于 01-14 09:50 ?301次閱讀

    到底DDR走線能不能參考電源層???

    信號(hào)的速率更高,3倍頻下可能就到了5-6GHz以上了,這個(gè)時(shí)候從上面的插入損耗曲線來看,差異就變得慢慢明顯了??偠灾咚傧壬挠^點(diǎn)是并不完全拒絕DDR走線參考電源平面的可行性,但是遇到這樣的非常規(guī)
    發(fā)表于 11-11 17:46

    DDR存儲(chǔ)拓展教程

    的XC7A200T系列,他們的開發(fā)板FPGA型號(hào)也和我們今年比賽用板有很大的不同。這些地方都需要我們仔仔細(xì)細(xì)地閱讀源碼去做平臺(tái)的移植工作。 三、平臺(tái)移植 關(guān)于DDR的拓展工
    發(fā)表于 10-28 07:25

    DDR200T中DDR的使用與時(shí)序介紹

    DDR使用 在我們的項(xiàng)目中,我們使用的是芯來科技的DDR200T開發(fā)板,我們通過調(diào)用板上的DDR
    發(fā)表于 10-28 07:24

    DDR5速率快兩倍以上!DDR6已進(jìn)入平臺(tái)驗(yàn)證

    電子發(fā)燒友網(wǎng)綜合報(bào)道,據(jù)業(yè)界消息,三星電子、SK海力士、美光均已完成DDR6規(guī)格的初期原型開發(fā),正與英特爾、AMD、英偉達(dá)等CPU/GPU廠商共同推進(jìn)平臺(tái)驗(yàn)證。當(dāng)前目標(biāo)性能為8800MT/s,后續(xù)
    的頭像 發(fā)表于 07-31 08:32 ?4021次閱讀

    AD設(shè)計(jì)DDR3時(shí)等長(zhǎng)設(shè)計(jì)技巧

    本文緊接著前一個(gè)文檔《AD設(shè)計(jì)DDR3時(shí)等長(zhǎng)設(shè)計(jì)技巧-數(shù)據(jù)線等長(zhǎng) 》。本文著重講解DDR地址線、控制信號(hào)線等長(zhǎng)設(shè)計(jì),因?yàn)榈刂肪€、控制信號(hào)線有分支,SOC有可能帶有2片DDR或者更多,
    發(fā)表于 07-29 16:14 ?3次下載

    FOPLP工藝面臨挑戰(zhàn)

    FOPLP 技術(shù)目前仍面臨諸多挑戰(zhàn),包括:芯片偏移、面板翹曲、RDL工藝能力、配套設(shè)備和材料、市場(chǎng)應(yīng)用等方面。
    的頭像 發(fā)表于 07-21 10:19 ?1553次閱讀
    FOPLP工藝<b class='flag-5'>面臨</b>的<b class='flag-5'>挑戰(zhàn)</b>

    漲價(jià)!部分DDR4與DDR5價(jià)差已達(dá)一倍!

    電子發(fā)燒友網(wǎng)綜合報(bào)道,TrendForce報(bào)告顯示,6月初,DDR4和DDR5芯片在現(xiàn)貨市場(chǎng)上的價(jià)格已基本持平,有些DDR4芯片的價(jià)格甚至高于DDR
    的頭像 發(fā)表于 06-27 00:27 ?5066次閱讀

    iMX8MPlus DDR、Flash、eMMC可能的最大大小是多少?

    我想知道 iMX8MPlus 部分的 DDR、eMMC、SD 卡和閃存的最大可能大小MIMX8ML8DVNLZAB。
    發(fā)表于 03-28 06:20

    智慧路燈的推廣面臨哪些挑戰(zhàn)

    引言 在智慧城市建設(shè)的宏偉藍(lán)圖中,叁仟智慧路燈的推廣面臨哪些挑戰(zhàn)?叁仟智慧路燈作為重要的基礎(chǔ)設(shè)施,承載著提升城市照明智能化水平、實(shí)現(xiàn)多功能集成服務(wù)的使命。然而,盡管叁仟智慧路燈前景廣闊,在推廣過程中
    的頭像 發(fā)表于 03-27 17:02 ?713次閱讀

    求助,關(guān)于iMX DDR3寄存器編程輔助問題求解

    我們目前正在使用 iMX6UL DDR 寄存器編程輔助工具為 U-Boot 生成 DCD 表。我們的設(shè)備使用的是 MT41K128M16JT-107,即
    發(fā)表于 03-27 07:16

    有獎(jiǎng)直播 | @4/1 智在邊緣:解鎖邊緣人工智能的無限可能

    如何賦能各行業(yè),加速數(shù)字化轉(zhuǎn)型,并探討其在實(shí)際應(yīng)用中可能面臨挑戰(zhàn)及解決方案。 研討會(huì)亮點(diǎn): 1. 邊緣人工智能技術(shù)的市場(chǎng)現(xiàn)狀與發(fā)展趨勢(shì)? 2. 意法半導(dǎo)體的邊
    的頭像 發(fā)表于 03-25 16:32 ?588次閱讀
    有獎(jiǎng)直播 | @4/1 智在邊緣:解鎖邊緣人工智能的無限<b class='flag-5'>可能</b>