91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V指令集是如何設(shè)計的

冬至配餃子 ? 來源:天奇工作室 ? 作者:LRC ? 2022-08-08 14:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我們來回顧一下上期內(nèi)容:我們定義了兩種指令,第一種是立即數(shù)指令,其指令規(guī)則是:xxxxxxxxxxxx(立即數(shù))xxxxx(源寄存器序號)xxx(運算規(guī)則)xxxxx(目標寄存器序號)1(立即數(shù)標志位)。第二種指令是寄存器指令,其指令規(guī)則是:0000000xxxxx(源寄存器序號1)xxxxx(源寄存器序號2)xxx(運算規(guī)則)xxxxx(目標寄存器序號)0(立即數(shù)標志位)。不過呢,這些指令只是我們的一廂情愿,現(xiàn)實中實際的指令集是怎么實現(xiàn)的?

pYYBAGLwsFuAMLa5AACNBC2MMKU335.png

RISC-V指令格式

我們這次來講講RISC-V指令集,看看他們的指令集是如何設(shè)計的。

RISC-V指令集項目在2010年始于伯克利大學(xué),是一個新穎先進的指令集。我們曾在前幾章中多次提到過這個指令集,不過也就是順嘴一題,這次我們具體看看究竟什么是RISC-V指令集。

首先RISC-V指令集由幾部分組成。最主要的部分是最基礎(chǔ)32位的RV32I,這部分是最基礎(chǔ)的指令集,是兼容RISC-V程序的必要部分。其次是16位的RVC,作為壓縮指令,可以極大節(jié)省程序占用內(nèi)存的空間。再者是32位的RV32M,用以支持乘除法指令。此外還有RV32F、RV32A等等。為什么要分成這么多部分呢?因為我們設(shè)計的CPU大多不會對這些指令全部兼容,而是選擇有目的的部分兼容。比如,設(shè)計一個低功耗的單片機CPU,我們就用不到乘除法等指令,我們可以選擇只兼容RV32I,既簡單又高效。當然這些指令還有64位版本,用以支持更高位數(shù)的計算。

RISC-V指令集規(guī)定了CPU中有32個寄存器。有疑問嗎?你可能覺得指令集不就是指令的集合嘛,為什么還規(guī)定我們的硬件設(shè)計?不要忘了,32個寄存器意味著寄存器序號一共是5位,而這是由指令集決定的。順便一說X86指令集中僅規(guī)定有8個寄存器。其中,00000即第一個寄存器本質(zhì)并不是寄存器而是硬件連線0,始終代表數(shù)字0。這個設(shè)計是有意義的,可以借此寫出許多騷操作的指令。

我們先講最基礎(chǔ)的RV32I指令集。作為最基礎(chǔ)的指令集,其包括幾種指令類型。分別是數(shù)字運算指令(包括寄存器指令和立即數(shù)指令)、pc跳轉(zhuǎn)指令、分支指令和內(nèi)存讀寫指令。我們上次定義的指令集屬于數(shù)字運算指令,二者類型相同但內(nèi)容并不完全一致?,F(xiàn)在我來說說RV32I中的數(shù)字運算指令,你們可以和上次定義的指令集比比有何不同?這些差別能帶來好處還是壞處?

pYYBAGLwsHOAc4hVAABmp1yVSCk758.png


add指令釋義

首先是運算指令。RV32I一共定義了10種運算,分別是加法、減法、有符號比較、無符號比較、與、或、非、異或、邏輯左移、邏輯右移和算數(shù)右移。而這些運算分為寄存器指令和立即數(shù)指令。立即數(shù)指令中是無需減法指令的,因為我們曾經(jīng)說過,減法可以通過對其中一個加數(shù)取反加一再與另一個加數(shù)求和實現(xiàn),所以立即數(shù)可以直接在立即數(shù)上做文章,不需要減法指令。那我們是否需要十種運算電路來分別對應(yīng)這十種計算指令呢?不用,我們只需要八種。少的那兩種分別是減法和移位。減法完全可以復(fù)用加法電路,左移完全可以復(fù)用右移電路。什么是復(fù)用?為什么要復(fù)用?復(fù)用就是重復(fù)利用原有的電路,減少設(shè)置新的電路。這樣可以節(jié)省芯片面積,節(jié)約生產(chǎn)成本,降低發(fā)熱功耗。那么如何復(fù)用呢?不同的電路有不同的復(fù)用方法,以減法復(fù)用加法為例,使用加法電路前,將其中一個數(shù)取反加一便可成為減法電路。

綜上所述,我們?nèi)孕枰?位數(shù)字表示這八種運算邏輯,它們分別是000到111,這三位數(shù)字被稱為funct3(3位功能數(shù)字)。不過加法和移位運算中需要額外的一位數(shù)字用以區(qū)分加減和左右。這一位數(shù)字在哪呢?我們先講立即數(shù)移位指令,立即數(shù)一般是12位數(shù)字,但在移位運算中用不到這么多位數(shù),一般只有5位。那么在這五位數(shù)之前會有7個空位,第二個空位便是這位數(shù)字所在。立即數(shù)加法指令不需要這一位數(shù)字,原因剛才有指出。寄存器指令中,同樣會存在7位空位,第二位空位是這位數(shù)字所在。

然后我們講一下另一類指令,內(nèi)存讀寫指令。不過我們在此之前需要指出一件事,我們現(xiàn)在有兩種指令類型了,分別是運算指令和內(nèi)存讀寫指令,我們怎么區(qū)分呢?RV32I設(shè)置了另一種功能數(shù)字,funct7(7位功能數(shù)字),為什么會有七位呢?因為指令類型很多,funct7不單起到區(qū)分RV32I指令類型的作用,同時還區(qū)分所有RISC-V的所有指令,甚至還包括16位和64位指令,所以funct7會有7位數(shù)字。回到內(nèi)存讀寫指令上來,讀和寫可以被看成兩種類型,需要一位數(shù)字區(qū)分,這位數(shù)字在funct7中。讀和寫都需要地址,否則不知道讀哪或是寫哪。

同時讀指令還需要知道取到的內(nèi)容放到哪,而寫指令需要知道寫什么內(nèi)容。先說地址,地址是由某一寄存器中的數(shù)字加上七位立即數(shù)得到,這樣正好組成之前說的12位數(shù)字。讀指令放到哪呢?放到目標寄存器嘛。寫指令的內(nèi)容從哪來呢?來源寄存器嘛。這不就和之前的指令樣式對應(yīng)起來了嗎?所以這兩種指令樣式區(qū)別其實不大。只不過執(zhí)行內(nèi)容有所區(qū)別。

我們現(xiàn)在剛剛簡單講完兩種指令類型,是不是很多人就已經(jīng)迷失自我了?難道所有這些指令規(guī)則只能通過繁瑣的文字來講述嗎?這里就要提到指令集圖卡了。

pYYBAGLwsLCANZaWAAC_XgiafkQ258.png

RV32I指令集圖卡

上圖就是實拍RV32I指令集圖卡,每一行都代表著一條指令,你所要做的便是填入對應(yīng)的寄存器序號和立即數(shù)即可。其中rs1和rs2分別是來源寄存器1和2,rd是目標寄存器,imm是立即數(shù)。有的指令可能只需要一個來源寄存器甚至一個都不要,有的指令可能不需要目標寄存器,有的指令可能需要12位立即數(shù),有的則可能要20位立即數(shù)。這些在指令集圖卡中都體現(xiàn)出來了??吹接疫呌⑽闹校沂謱懙膸椎篮跈M線了嗎?夾在里面的指令是我們在前文中所講的指令類型,可以再根據(jù)這張圖對前文進行理解,會容易得多哦。

舉個例子,比如加法指令,看到最右側(cè)有兩個add,分別是I addi和R add,區(qū)別在于一個是立即數(shù)加法,一個是寄存器加法。對應(yīng)到靠右邊的方框中是不是可以看到7位數(shù)字,這就是funct7,中間有3位數(shù)字000,這就是funct3。寄存器指令中的最左側(cè)7位數(shù)字是空著的為0000000,而立即數(shù)指令中最左側(cè)則是12位的立即數(shù)。再看R add下面的R sub,與R add唯一的區(qū)別是不是左邊第二位數(shù)字變成了1?這就是之前所說的復(fù)用所需的那一位數(shù)字?,F(xiàn)在是不是能完全和之前所說的聯(lián)系起來了?也沒那么難對吧?

剩下的下次再來吧?還是你們剩下的都能自己看懂了?可以找公眾號回復(fù)一下,我想看看。


審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5608

    瀏覽量

    130013
  • 減法電路
    +關(guān)注

    關(guān)注

    0

    文章

    15

    瀏覽量

    8293
  • 指令集
    +關(guān)注

    關(guān)注

    0

    文章

    229

    瀏覽量

    24364
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2888

    瀏覽量

    53048
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    新思科技STING助力破局RISC-V架構(gòu)驗證復(fù)雜度

    RISC-V 指令集因其開源、模塊化設(shè)計特點,以及在嵌入式設(shè)備、人工智能、車規(guī) MCU、邊緣計算和數(shù)據(jù)中心等多種應(yīng)用領(lǐng)域的廣泛適用性而日益普及,以前所未有的速度邁向主流商業(yè)化。隨著
    的頭像 發(fā)表于 01-09 09:32 ?397次閱讀

    新思科技ARC-V處理器驅(qū)動RISC-V市場無限機遇

    從 2010 年美國加州大學(xué)伯克利分校的教授與他的研究生團隊耗時三個月完成 RISC-V 指令集的開發(fā)工作,到 2015 年,RISC-V 在學(xué)術(shù)界聲名鵲起,再到 2025 年成為主流架構(gòu)之一
    的頭像 發(fā)表于 12-24 17:17 ?1243次閱讀
    新思科技ARC-<b class='flag-5'>V</b>處理器驅(qū)動<b class='flag-5'>RISC-V</b>市場無限機遇

    高通收購Ventana Micro Systems,深化RISC-V CPU技術(shù)專長

    要點: 此次收購強化了高通在推動RISC-V標準和生態(tài)系統(tǒng)發(fā)展方面的承諾和領(lǐng)導(dǎo)地位。 Ventana在RISC-V指令集開發(fā)方面的技術(shù)專長將增強高通在CPU工程技術(shù)領(lǐng)域的實力。 Ventana團隊
    的頭像 發(fā)表于 12-11 14:08 ?612次閱讀

    RISC-V指令集手冊中F指令部分

    本文主要講解RISC-V指令集手冊中F指令部分 RISC-V標準中采用了符合IEEE 754-2008算術(shù)標準的單精度浮點計算指令,對于浮點
    發(fā)表于 10-22 08:18

    提高RISC-V在Drystone測試中得分的方法

    性能:內(nèi)存的讀寫速度、延遲和帶寬等都會影響到 Drystone 的性能。 指令集優(yōu)化:對RISC-V指令集的優(yōu)化也會影響性能。例如,對于特定的應(yīng)用或計算任務(wù),可以通過定制指令集來提高性
    發(fā)表于 10-21 13:58

    RISC-V B擴展介紹及實現(xiàn)

    B擴展簡介 RISCV B擴展指的是RISCV用于位運算加速的一個擴展指令集,目的是使用一條指令實現(xiàn)原本需要2-3條指令才能實現(xiàn)的位操作指令。具體包含內(nèi)容如下: B擴展就是
    發(fā)表于 10-21 13:01

    明晚開播 |開源芯片系列講座第29期:RISC-V AI芯片的創(chuàng)新和應(yīng)用

    AI時代,RISC-V指令集的發(fā)展機會和趨勢,以及奕斯偉計算的RISC-VAI芯片特性和創(chuàng)新點。另外,也展示了奕斯偉計算針對單板計算機、視頻轉(zhuǎn)碼、AI服務(wù)器加速、A
    的頭像 發(fā)表于 10-14 08:03 ?709次閱讀
    明晚開播 |開源芯片系列講座第29期:<b class='flag-5'>RISC-V</b> AI芯片的創(chuàng)新和應(yīng)用

    PIC64GX1000 RISC-V MPU:一款面向嵌入式計算的高性能64位多核處理器

    Microchip Technology PIC64GX1000 64位RISC-V四核微處理器 (MPU) 支持Linux^?^ 操作系統(tǒng),基于RISC-V指令集架構(gòu),提供高效節(jié)能的嵌入式計算平臺
    的頭像 發(fā)表于 09-30 14:47 ?943次閱讀
    PIC64GX1000 <b class='flag-5'>RISC-V</b> MPU:一款面向嵌入式計算的高性能64位多核處理器

    明晚開播 |開源芯片系列講座第28期:高性能RISC-V微處理器芯片

    是一種開放(Open)指令集架構(gòu)(ISA)標準。本報告探討了RISC-V指令集架構(gòu)標準區(qū)別于其它主流ISA的不同特點,以及這些特點對于國產(chǎn)微處理器芯片(CPU)的重
    的頭像 發(fā)表于 07-29 17:02 ?1330次閱讀
    明晚開播 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微處理器芯片

    RISC-V芯片出貨超百億顆!四大廠商重磅產(chǎn)品來襲,加速邊緣AI終端落地

    RISC-V基金會宣布,2024年基于RISC-V指令集的芯片出貨量超過百億顆,其中30%用于AI加速場景。本次盛會,知合計算、全志科技、博流智能、凌思微等廠商都攜最新RISC-V內(nèi)核
    的頭像 發(fā)表于 07-22 08:58 ?6920次閱讀
    <b class='flag-5'>RISC-V</b>芯片出貨超百億顆!四大廠商重磅產(chǎn)品來襲,加速邊緣AI終端落地

    芯華章RISC-V敏捷驗證方案再升級

    7月17-18日,在中國規(guī)模最大、規(guī)格最高的RISC-V峰會上,芯華章向數(shù)千名專業(yè)用戶展示其面向RISC-V指令集打造的完整敏捷驗證方案,其中最新發(fā)布的GalaxSim Turbo 3.0創(chuàng)新性地
    的頭像 發(fā)表于 07-21 17:03 ?1104次閱讀
    芯華章<b class='flag-5'>RISC-V</b>敏捷驗證方案再升級

    直播預(yù)約 |開源芯片系列講座第28期:高性能RISC-V微處理器芯片

    RISC-V是一種開放(Open)指令集架構(gòu)(ISA)標準。本報告探討了RISC-V指令集架構(gòu)標準區(qū)別于其它主流ISA的不同特點,以及這些特點對于國產(chǎn)微處理器芯片(CPU)
    的頭像 發(fā)表于 07-14 17:34 ?1260次閱讀
    直播預(yù)約 |開源芯片系列講座第28期:高性能<b class='flag-5'>RISC-V</b>微處理器芯片

    【好書推薦】RT-Thread第18本相關(guān)書籍!RISC-V嵌入式系統(tǒng)設(shè)計 | 技術(shù)集結(jié)

    、RISC-V指令集、存儲器與外設(shè)接口、通信協(xié)議、高速總線及操作系統(tǒng)等核心知識模塊,構(gòu)建了一條完整的學(xué)習(xí)路徑。書中以項目驅(qū)動為主線,配套大量典型案例與實戰(zhàn)項目,包括語音識別
    的頭像 發(fā)表于 07-11 17:05 ?915次閱讀
    【好書推薦】RT-Thread第18本相關(guān)書籍!<b class='flag-5'>RISC-V</b>嵌入式系統(tǒng)設(shè)計  | 技術(shù)集結(jié)

    進迭時空同構(gòu)融合技術(shù)加速大模型AI應(yīng)用創(chuàng)新

    復(fù)雜的異構(gòu)調(diào)度系統(tǒng)來協(xié)調(diào)CPU和XPU的額外數(shù)據(jù)交互和同步。進迭時空踐行的同構(gòu)融合技術(shù),創(chuàng)新性地在CPU內(nèi)集成TensorCore,以RISC-V指令集為統(tǒng)一的軟硬
    的頭像 發(fā)表于 06-06 16:55 ?1116次閱讀
    進迭時空同構(gòu)融合技術(shù)加速大模型AI應(yīng)用創(chuàng)新

    RISC-V的未來應(yīng)走向何方

    半導(dǎo)體行業(yè)正孜孜不倦地推動創(chuàng)新,在這個過程中,做出正確選擇,正成為芯片成功的關(guān)鍵因素。在眾多操作系統(tǒng)、編譯器、調(diào)試器和其他工具的選項中,開放的RISC-V指令集架構(gòu)(ISA)正在加速普及。這種開放式ISA賦予了開發(fā)者更多自由,使其能夠以開源或商業(yè)資源為起點,打造專屬的定制
    的頭像 發(fā)表于 04-01 09:30 ?1020次閱讀