91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

中端FPGA如何降低高速接口的成本

李駿鵬 ? 來源:雪大大11 ? 作者:雪大大11 ? 2022-08-10 14:26 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

通信、工業(yè)甚至嵌入式設(shè)計(jì)越來越需要更高性能的接口。諸如 DDR4 內(nèi)存、10 Gigabit 以太網(wǎng)、PCIe、串行 ADCDAC 接口等協(xié)議正在變得司空見慣。雖然這些高速接口通常出現(xiàn)在高端 FPGA 上,但對(duì)于大多數(shù)應(yīng)用來說,這通常是一種過度殺傷的方法并且成本過高。使用低端 FPGA 也不是一種選擇,因?yàn)樗鼈儾荒芴峁┍匾男阅堋?/p>

現(xiàn)在,部署這些接口的成本可以通過使用新型節(jié)能、中等密度的 FPGA 顯著降低,這些 FPGA 經(jīng)過成本優(yōu)化,功耗更低,提供比更昂貴的 FPGA 更小的外形尺寸,同時(shí)仍然提供大量高- 速度接口選項(xiàng)。

應(yīng)對(duì)新的市場(chǎng)動(dòng)態(tài)

盡管各個(gè)細(xì)分市場(chǎng)是獨(dú)一無二的,但它們也有幾個(gè)共同點(diǎn)。對(duì)更高價(jià)值和更低成本的需求正在成為所有應(yīng)用和細(xì)分市場(chǎng)的增長(zhǎng)動(dòng)力。此外,隨著物聯(lián)網(wǎng) (IoT) 的出現(xiàn),速度更快、數(shù)量更多的網(wǎng)絡(luò)接口現(xiàn)在變得更加普遍。最后,大多數(shù)嵌入式設(shè)計(jì)中的高速處理是一種新規(guī)范。

這些因素要求架構(gòu)包含千兆以太網(wǎng)等接口,以及足夠快的收發(fā)器以支持 10 GbE、JESD204B ADC/DAC、PCIe 接口、HDMI 2.0b 和 DDR4 等內(nèi)存總線,僅舉幾例。

既然這些類型的接口可用于成本優(yōu)化、低功耗的中檔 FPGA,設(shè)計(jì)工程師就有了重要的新選擇來應(yīng)對(duì)其產(chǎn)品的最新市場(chǎng)動(dòng)態(tài)。其中最有價(jià)值的選項(xiàng)之一是能夠在 FPGA 的通用輸入輸出 (GPIO) 引腳上使用串行千兆位媒體獨(dú)立接口 (SGMII),而不必使用高速收發(fā)器。

在 GPIO 上利用 SGMII

在許多通信和工業(yè)設(shè)計(jì)中最常用的接口是千兆以太網(wǎng) (GbE)。最常見的是,F(xiàn)PGA 通過串行 SGMII 接口連接到 PHY。過去,使用 FPGA 實(shí)現(xiàn) SGMII 接口也需要使用高速收發(fā)器。這一切都隨著新的成本優(yōu)化的中檔 FPGA 的出現(xiàn)而改變,這使得 SGMII 接口可以在通用 GPIO 引腳上使用,以實(shí)現(xiàn) GbE 到 FPGA 鏈接的最低功耗實(shí)現(xiàn)。

許多嵌入式產(chǎn)品開發(fā)人員使用 GbE 來實(shí)現(xiàn)越來越多的連接。這些鏈接不再僅適用于數(shù)據(jù)有效負(fù)載,而且在控制、管理、狀態(tài)等方面變得無處不在。雖然低端和傳統(tǒng)中端 FPGA 都可以支持這些 1-Gbps 速度,但它們需要收發(fā)器來實(shí)現(xiàn) 1.25-Gbps SGMII 接口以及其他高速接口。理想情況下,設(shè)備應(yīng)具有專門分配的通用 I/O 引腳以支持 SGMII(圖 1)。

poYBAGLyW1iAdyTtAAEO9NngdRk182.jpg

圖 1:傳統(tǒng)和中檔 FPGA 可以支持 1-Gbps 速度,但它們需要收發(fā)器來實(shí)現(xiàn) 1.25-Gbps SGMII 接口。

低端 FPGA 和傳統(tǒng)中端 FPGA 沒有這個(gè)特性,所以它們必須依賴收發(fā)器。以這種方式實(shí)現(xiàn)接口可能具有挑戰(zhàn)性,因?yàn)檫@些收發(fā)器接口非常珍貴且經(jīng)常稀缺。為了有足夠的它們來滿足更高性能的接口要求,設(shè)計(jì)人員以前必須選擇更昂貴、更高密度的 FPGA 架構(gòu)。

工業(yè)設(shè)計(jì)中通常不需要這些大型 FPGA 結(jié)構(gòu),但設(shè)計(jì)人員無論如何都被迫選擇它們,只是為了擁有足夠的額外收發(fā)器。此外,這些更大的設(shè)備意味著需要更大的封裝尺寸。結(jié)果是工業(yè)市場(chǎng)需要相反的更高的功耗和成本。

當(dāng)今的低功耗、成本優(yōu)化的中檔密度 FPGA 逆勢(shì)而上,提供了一種通過 GPIO 上的 SGMII 滿足眾多千兆以太網(wǎng)鏈路要求的新方法。一些解決方案更進(jìn)一步,將時(shí)鐘和數(shù)據(jù)恢復(fù) (CDR) 電路集成到可支持 1.25 Gbps 的高速 LVDS I/O 中。這些特性使器件能夠在眾多 GPIO 引腳上支持 SGMII 接口。與使用傳統(tǒng)中端或高端 FPGA 創(chuàng)建的設(shè)計(jì)相比,使用這種架構(gòu),設(shè)計(jì)人員可以降低其設(shè)計(jì)的成本、尺寸和功耗。

平衡速度、成本和功耗

并非每個(gè)帶有通信接口的設(shè)計(jì)都需要極高的性能,但在整個(gè)市場(chǎng)中,處理需求都在增加,而接口卻越來越快。這些因素要求 FPGA 支持高達(dá) 12.5 Gbps 的串行接口,以實(shí)現(xiàn)以下越來越常見的選項(xiàng):

PCIe Gen2 需要 5 Gbps

HDMI 2.0b,需要 6 Gbps

10 GbE 需要 10 Gbps

JESD204B,最高可運(yùn)行 12.5 Gbps

這些高速串行接口要求收發(fā)器以上述速度運(yùn)行,但功耗也應(yīng)優(yōu)化。對(duì)于基于高端架構(gòu)的高端 FPGA 或中端 FPGA,這些速率的性能微不足道。不幸的是,這些設(shè)備也消耗非常高的功率,需要很大的外形尺寸,并且通常超出許多設(shè)計(jì)的預(yù)算。

另一方面,低密度 FPGA 通常沒有收發(fā)器,并且包含它們的那些不支持列出的性能速率。平衡收發(fā)器速度、低成本和功率效率的答案是使用具有邏輯元件 (LE) 和收發(fā)器的正確組合的中等密度 FPGA,以支持所需的數(shù)據(jù)速率。

通過這些選項(xiàng),工業(yè)架構(gòu)師可以支持最新的高速串行接口,同時(shí)還擁有足夠的片上 LE 來實(shí)現(xiàn)必要的電路板功能。此外,在 GPIO 和收發(fā)器上實(shí)現(xiàn) SGMII 的能力通常使設(shè)計(jì)人員能夠選擇更小的封裝尺寸和密度。這降低了系統(tǒng)成本并降低了 FPGA 功能所需的功率。

需要串行接口的一個(gè)例子是無線微蜂窩。這些設(shè)計(jì)通常使用處理器來處理大部分信號(hào)處理,同時(shí)利用 FPGA 進(jìn)行自定義信號(hào)調(diào)節(jié)并連接到 ADC 和 DAC,如圖2 所示。

pYYBAGLyW1uAECWEAABCsTLvyh0017.jpg

圖 2:串行接口設(shè)計(jì)示例。

在此示例中,F(xiàn)PGA 使用收發(fā)器實(shí)現(xiàn) CPRI 或?qū)S写袛?shù)字鏈路 (SDL) 到 Cavium 處理器,并通過 JESD204B 實(shí)現(xiàn)到 Analog Devices ADC/DAC 的串行鏈路。除了執(zhí)行串行橋接功能外,F(xiàn)PGA 的結(jié)構(gòu)還可以實(shí)現(xiàn)信號(hào)調(diào)理算法,例如波峰因數(shù)降低 (CFR) 和其他功能。該實(shí)施方案為小型蜂窩和微蜂窩應(yīng)用提供了更低功耗的解決方案和更小的占位面積。

實(shí)現(xiàn) DDR4 接口 的新方法

工程師傾向于連接到 FPGA 的最常見存儲(chǔ)器是基于 DDR DRAM 的設(shè)備。有幾代可供選擇,最好的選擇通常是使用已經(jīng)出貨一段時(shí)間且不是絕對(duì)最新標(biāo)準(zhǔn)的內(nèi)存。

對(duì)于 DRAM,DDR4 提供最佳的每比特成本,并且其架構(gòu)將被支持多年。盡管 DDR3 仍然是設(shè)計(jì)的可行選擇,但大多數(shù)新設(shè)計(jì)都選擇 DDR4,因?yàn)樗鼘⒃谖磥硖峁└偷膬r(jià)格、更快的性能和更寬的單芯片數(shù)據(jù)總線。

沒有支持 DDR4 存儲(chǔ)器接口的低密度 FPGA,因此設(shè)計(jì)人員必須使用基于高端架構(gòu)構(gòu)建的中等密度 FPGA 來實(shí)現(xiàn)這些接口。相比之下,當(dāng)今最新的中端 FPGA 專為這些接口而構(gòu)建,以顯著降低的成本和功耗提供所需的 DDR4 性能,同時(shí)實(shí)現(xiàn)嵌入式設(shè)計(jì)所需的更小尺寸(圖 3)。這些器件的封裝尺寸范圍從 16 x 16 mm 到 11 x 11 mm。

poYBAGLyW12AGZnIAADyW0EKQYk208.jpg

圖 3:多種密度和外形尺寸的 FPGA。

隨著通信、工業(yè)和嵌入式設(shè)計(jì)對(duì)更高性能接口、更多連接和更低成本的需求不斷增長(zhǎng),系統(tǒng)架構(gòu)師和工程師需要尋找新的解決方案。當(dāng)今的低功耗、中等密度 FPGA 解決了這些設(shè)計(jì)挑戰(zhàn),將更大的價(jià)值與更低的功耗相結(jié)合,同時(shí)仍提供現(xiàn)代設(shè)計(jì)所需的接口選項(xiàng)和其他功能。

審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22432

    瀏覽量

    637118
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    9538

    瀏覽量

    157179
  • GPIO
    +關(guān)注

    關(guān)注

    16

    文章

    1329

    瀏覽量

    56276
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA時(shí)序收斂的痛點(diǎn)與解決之道——從一次高速接口調(diào)試談起

    高速DDR接口調(diào)試,讓我深刻體會(huì)到,時(shí)序問題遠(yuǎn)不止“跑慢一點(diǎn)”那么簡(jiǎn)單,它涉及器件結(jié)構(gòu)、時(shí)鐘特性、約束策略和工具理解的方方面面。 一、問題的浮現(xiàn):看似正確的設(shè)計(jì)為何時(shí)序違例? 某項(xiàng)目需要實(shí)現(xiàn)一個(gè)基于Xilinx FPGA
    的頭像 發(fā)表于 03-11 11:43 ?225次閱讀

    基于AMD FPGA的HDMI2.1接口實(shí)現(xiàn)

    隨著超高清視頻與高幀率顯示需求的提升,大帶寬視頻接口被廣泛應(yīng)用,其中HDMI是使用最廣泛的音視頻傳輸接口。AMD?FPGA憑借其高性能的邏輯資源和穩(wěn)定的高速串行
    的頭像 發(fā)表于 02-12 17:18 ?6358次閱讀
    基于AMD <b class='flag-5'>FPGA</b>的HDMI2.1<b class='flag-5'>接口</b>實(shí)現(xiàn)

    Altera FPGA的Avalon MM總線接口規(guī)范介紹

    Avalon總線是一種協(xié)議較為簡(jiǎn)單的片內(nèi)總線,主要用于連接片內(nèi)處理器與外設(shè),以構(gòu)成片上可編程系統(tǒng)(SOPC)。使用Avalon接口能夠輕松連接Intel FPGA的各個(gè)組件,從而簡(jiǎn)化了系統(tǒng)
    的頭像 發(fā)表于 01-29 16:43 ?7006次閱讀
    Altera <b class='flag-5'>FPGA</b>的Avalon MM總線<b class='flag-5'>接口</b>規(guī)范介紹

    探索DS32EL0421/DS32ELX0421:高速串行傳輸?shù)睦硐胫x

    LVDS并行數(shù)據(jù)接口 :這種接口設(shè)計(jì)大大減少了FPGA的I/O引腳數(shù)量,降低了電路板的布線復(fù)雜度,同時(shí)有效緩解了電磁干擾(EMI)問題。與傳統(tǒng)的單
    的頭像 發(fā)表于 12-25 16:30 ?245次閱讀

    如何利用XPIO構(gòu)建并實(shí)現(xiàn)帶有Strobe的高速接口設(shè)計(jì)

    各類自定義接口的需求。高速接口設(shè)計(jì),源同步接口(Source-Synchronous Interface) 是一種常見方式,其特點(diǎn)是發(fā)送
    的頭像 發(fā)表于 10-17 09:22 ?2563次閱讀
    如何利用XPIO構(gòu)建并實(shí)現(xiàn)帶有Strobe的<b class='flag-5'>高速</b><b class='flag-5'>接口</b>設(shè)計(jì)

    友思特方案 | FPGA 加持,友思特圖像采集卡高速預(yù)處理助力視覺系統(tǒng)運(yùn)行提速增效

    圖像預(yù)處理是圖像處理關(guān)鍵中間環(huán)節(jié),通過優(yōu)化傳感器到主機(jī)的數(shù)據(jù)傳輸處理為后續(xù)減負(fù)。其算法依托硬件執(zhí)行,搭載?FPGA?的友思特圖像采集卡以高速運(yùn)算和并行特性縮短處理時(shí)間、降低延遲并提升吞吐量,助力
    的頭像 發(fā)表于 08-20 09:18 ?1196次閱讀
    友思特方案 | <b class='flag-5'>FPGA</b> 加持,友思特圖像采集卡<b class='flag-5'>高速</b>預(yù)處理助力視覺系統(tǒng)運(yùn)行提速增效

    FPGA 加持,友思特圖像采集卡高速預(yù)處理助力視覺系統(tǒng)運(yùn)行提速增效

    圖像預(yù)處理是圖像處理關(guān)鍵環(huán)節(jié),可優(yōu)化數(shù)據(jù)傳輸、減輕主機(jī)負(fù)擔(dān),其算法可在FPGA等硬件上執(zhí)行。友思特FPGA圖像采集卡憑借FPGA特性,能縮短處理時(shí)間、降低延遲,適用于
    的頭像 發(fā)表于 08-13 17:41 ?1160次閱讀
    <b class='flag-5'>FPGA</b> 加持,友思特圖像采集卡<b class='flag-5'>高速</b>預(yù)處理助力視覺系統(tǒng)運(yùn)行提速增效

    高速總線接口的類型介紹

    ,它的成員使用SRIO技術(shù)來實(shí)現(xiàn)高速和低延遲互聯(lián)。RapidIO組織負(fù)責(zé)制定和推廣RapidIO互聯(lián)標(biāo)準(zhǔn),支持RapidIO產(chǎn)品的開發(fā)和部署,因此二者相互關(guān)聯(lián),是不同概念。RapidIO協(xié)議分為邏輯層、傳輸層、物理層。FPGA
    的頭像 發(fā)表于 08-06 14:50 ?1924次閱讀

    差分晶振在高速 FPGA 上的應(yīng)用

    差分晶振在高速 FPGA 設(shè)計(jì)具有非常重要的應(yīng)用,尤其是在對(duì)時(shí)鐘精度、抗干擾能力、信號(hào)完整性要求高的系統(tǒng)
    的頭像 發(fā)表于 07-11 14:24 ?931次閱讀
    差分晶振在<b class='flag-5'>高速</b> <b class='flag-5'>FPGA</b> 上的應(yīng)用

    Altera FPGA高速ADS4249和DAC3482的LVDS接口設(shè)計(jì)

    引言: 本文以TI的ADS4249(ADC)和DAC3482(DAC)之間的接口為例,介紹Altera FPGA與ADC/DAC之間的DDR LVDS接口設(shè)計(jì)以及時(shí)序約束詳細(xì)設(shè)計(jì)。本文介紹的實(shí)例可方便擴(kuò)展到具有類似
    的頭像 發(fā)表于 06-19 10:05 ?3221次閱讀
    Altera <b class='flag-5'>FPGA</b>與<b class='flag-5'>高速</b>ADS4249和DAC3482的LVDS<b class='flag-5'>接口</b>設(shè)計(jì)

    FPGA高速ADC接口簡(jiǎn)介

    本文介紹FPGA高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?3196次閱讀
    <b class='flag-5'>FPGA</b>與<b class='flag-5'>高速</b>ADC<b class='flag-5'>接口</b>簡(jiǎn)介

    Microchip發(fā)布PolarFire Core FPGA和SoC產(chǎn)品

    當(dāng)前市場(chǎng),物料清單(BOM)成本持續(xù)攀升,開發(fā)者需在性能和預(yù)算間實(shí)現(xiàn)優(yōu)化。鑒于FPGA市場(chǎng)很大一部分無需集成串行收發(fā)器,Microch
    的頭像 發(fā)表于 05-23 14:02 ?1684次閱讀

    FPGA新品】正點(diǎn)原子L22開發(fā)板來了!采用紫光的Logos系列FPGA,適合工業(yè)控制、圖像處理、高速通信等領(lǐng)域!

    FPGA新品】正點(diǎn)原子L22開發(fā)板來了!采用紫光的Logos系列FPGA,適合工業(yè)控制、圖像處理、高速通信等領(lǐng)域! ATK-L22開發(fā)板采用紫光的Logos系列FPGA,板載1顆DD
    發(fā)表于 04-21 17:28

    ZYNQ FPGA的PSIIC設(shè)備接口使用

    zynq系列FPGA,都會(huì)自帶兩個(gè)iic設(shè)備,我們直接調(diào)用其接口函數(shù)即可運(yùn)用。使用xilinx官方提供的庫函數(shù),開發(fā)起來方便快捷。
    的頭像 發(fā)表于 04-17 11:26 ?2241次閱讀
    ZYNQ <b class='flag-5'>FPGA</b>的PS<b class='flag-5'>端</b>IIC設(shè)備<b class='flag-5'>接口</b>使用

    【高清視頻案例分享】CameraLink接口的PCIe采集卡 ,基于FPGA開發(fā)平臺(tái)

    【高清視頻案例分享】CameraLink接口的PCIe采集卡 ,基于FPGA開發(fā)平臺(tái) 一、CameraLink簡(jiǎn)介 CameraLink是一種高速、可靠的相機(jī)接口標(biāo)準(zhǔn),它專為滿足高性
    發(fā)表于 03-25 15:21