91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于Mentor Graphics Catapult工具的HLS硬件設(shè)計(jì)

路科驗(yàn)證 ? 來源:路科驗(yàn)證 ? 作者:路科驗(yàn)證 ? 2022-08-26 13:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文介紹基于Mentor Graphics Catapult工具的HLS(High LevelSynthesis,高層次綜合)硬件設(shè)計(jì)。

e9bb4c44-2501-11ed-ba43-dac502259ad0.png

首先將簡單介紹高層次綜合在數(shù)字芯片流程中所處的層次、其獨(dú)特優(yōu)勢等等;接著將介紹如何基于Catapult工具進(jìn)行HLS設(shè)計(jì),例如Catapult支持的數(shù)據(jù)類型、接口類型;最后將以RMD(RoughMode Decision,粗略模式估計(jì))為例介紹如何實(shí)現(xiàn)寄存器、狀態(tài)機(jī)和RAM等硬件電路基本組件。

e9dcbb90-2501-11ed-ba43-dac502259ad0.png

如圖表所示,數(shù)字芯片的硬件描述層級可以被粗略分為四個,從底向上依次是物理級(晶體管級)、門級、RTL(RegisterTransfer Level,寄存器傳輸級)級和系統(tǒng)級/算法級。隨著芯片復(fù)雜度(晶體管數(shù)量)的不斷提升,在較低層次上描述整個硬件設(shè)計(jì)變得難以實(shí)現(xiàn)。目前的數(shù)字芯片集中于在RTL級以Verilog/ System Verilog語言描述硬件電路,特殊情況下為了追求極致的性能可能會在門級/物理級進(jìn)行電路設(shè)計(jì)??傮w來說,主要依靠DC(DesignCompiler), ICC(ICCompiler)這樣的EDA(ElectronicsDesign Automation,電子設(shè)計(jì)自動化)工具來實(shí)現(xiàn)硬件描述層次的降低。隨著EDA工具的不斷發(fā)展,在系統(tǒng)級/算法級使用C/C++/SystemC等高級語言描述硬件電路逐漸被廠商采納以提升硬件開發(fā)效率。即在DC和ICC前,再使用HLS的綜合器來實(shí)現(xiàn)硬件描述層次的降低。

ea02e446-2501-11ed-ba43-dac502259ad0.png

HLS的出現(xiàn),讓硬件描述層級再次提升,有利于降低硬件設(shè)計(jì)難度,減少硬件開發(fā)時(shí)間,讓開發(fā)人員可以更多關(guān)注系統(tǒng)級/算法級的設(shè)計(jì)。越高層次的優(yōu)化往往能帶來更多的系統(tǒng)收益。但需注意,使用C等高級語言描述硬件電路本質(zhì)仍是設(shè)計(jì)硬件,在寫相關(guān)代碼時(shí)仍需做到能估計(jì)出相關(guān)的硬件電路。在FPGA開發(fā)流程中,Vivado HLS是最常使用的HLS工具。而在ASIC開發(fā)流程中,Catapult是最常使用的。

ea144bdc-2501-11ed-ba43-dac502259ad0.png

HLS在設(shè)計(jì)和驗(yàn)證方面都存在諸多優(yōu)勢:

在設(shè)計(jì)方面,直接在算法級進(jìn)行電路設(shè)計(jì),有利于進(jìn)行算法/架構(gòu)探索。C/C++代碼開發(fā)后通過HLS+DC/FPGA快速得到硬件代價(jià)(面積/性能)的估計(jì)值。相同的設(shè)計(jì)源碼,通過更改循環(huán)展開/循環(huán)流水的參數(shù)能快速調(diào)整設(shè)計(jì)的吞吐率,進(jìn)而在性能和面積之間輕松調(diào)整;通過調(diào)整HLS的時(shí)鐘周期約束,能快速調(diào)整設(shè)計(jì)所能達(dá)到的最高頻率。同一份代碼,能在多個平臺/場景間最大化復(fù)用。

在驗(yàn)證方面,仿真C模型后能將其作為golden,和后續(xù)HLS生成的RTL代碼進(jìn)行形式驗(yàn)證,以及同步仿真,即RTL仿真時(shí)復(fù)用C仿真的測試用例。此外,在C模型層次仿真所需時(shí)間更少。

ea250742-2501-11ed-ba43-dac502259ad0.png

高層次綜合和DC綜合過程較為相似:用戶輸入設(shè)計(jì)源文件,設(shè)計(jì)約束和目標(biāo)工藝庫等信息,HLS工具將自動分配硬件資源,根據(jù)延時(shí)信息和目標(biāo)頻率將各個運(yùn)算分配到各個時(shí)鐘周期里。HLS工具將自動插入時(shí)鐘和復(fù)位(同步復(fù)位/異步復(fù)位)。產(chǎn)生的RTL文件可以被用于后續(xù)的FPGA設(shè)計(jì)和ASIC設(shè)計(jì)。

ea48a170-2501-11ed-ba43-dac502259ad0.png

Catapult有一系列EDA工具來輔助HLS設(shè)計(jì):

在C模型(CMODEL)層次,可以使用C Design Checker來進(jìn)行語法檢查和形式驗(yàn)證分析;使用inFactStimulus來仿真C++/RTL,也可指定其他外部仿真工具如VCS;使用CCOVHLS-Aware Coverage來進(jìn)行覆蓋率收集。

在CMODEL到RTL模型(VMODEL)轉(zhuǎn)換中,使用Catapult High-Level Synthesis生成高質(zhì)量、功耗優(yōu)化的RTL。

在VMODL層次,使用SLEC-HLS Formal進(jìn)行C++和RTL的形式驗(yàn)證檢查;使用SCVerify進(jìn)行C-RTL同步仿真,復(fù)用相同的C測試用例。

ea54317a-2501-11ed-ba43-dac502259ad0.png

在RTL設(shè)計(jì)中,以模塊(Module)為最小單元進(jìn)行硬件設(shè)計(jì)。在CatapultHLS設(shè)計(jì)中,支持以函數(shù)(function)和類(Class)作為最小單元進(jìn)行設(shè)計(jì),HLS綜合工具將為其自動插入時(shí)鐘和復(fù)位。

ea70b6ba-2501-11ed-ba43-dac502259ad0.png

Catapult HLS支持比特精度的數(shù)據(jù)類型ac_int, 通過設(shè)計(jì)位寬W 和符號標(biāo)志位 S來定義信號。此外,其還支持定點(diǎn)數(shù)類型ac_fixed,在ac_int的基礎(chǔ)上新增整數(shù)位寬I。

ea8840a0-2501-11ed-ba43-dac502259ad0.png

Catapult HLS使用 ac_channel 來定義輸入端口和輸出端口的數(shù)據(jù)類型。若某端口只被讀取,則將其推導(dǎo)為輸入端口;若某端口只被寫入,則將其推導(dǎo)為輸出端口;若某端口既有讀取又有寫入,則會被推導(dǎo)為雙向端口。如需進(jìn)行累加,建議使用中間變量來進(jìn)行累加,累加結(jié)束后再將結(jié)果寫入,從而避免輸出端口被推導(dǎo)為雙向端口。

ac_channel 支持多種接口協(xié)議,輸入輸出默認(rèn)類型為ccs_in_wait和ccs_out_wait,會自動維護(hù)ready和 valid,也可將其修改為最簡潔的ccs_in/ccs_out類型。

eab33332-2501-11ed-ba43-dac502259ad0.png

Catapult HLS支持循環(huán)展開,用面積換性能,如果迭代塊無數(shù)據(jù)依賴可以被完全展開。

eac2b05a-2501-11ed-ba43-dac502259ad0.png

Catapult HLS支持循環(huán)流水,也是用面積換性能,提升整體的吞吐率,并降低從輸入到輸出的延時(shí)。當(dāng)存在數(shù)據(jù)依賴導(dǎo)致循環(huán)展開無法使用時(shí),可以采用循環(huán)流水的方式優(yōu)化。

eadee78e-2501-11ed-ba43-dac502259ad0.png

對每個循環(huán)都可以指定其流水與否,II(InitInterval)確定了流水線的初始化間隔,即每隔幾個周期開啟一次新的數(shù)據(jù)迭代。

eaebad84-2501-11ed-ba43-dac502259ad0.png

可以通過在源碼中加入諸如 #pragaunroll yes的指令來設(shè)置約束;也可以通過tcl指令在腳本中設(shè)置約束,諸如設(shè)置RMD的預(yù)測模塊(enc_rmd_pre)采用流水實(shí)現(xiàn)。

eafefcc2-2501-11ed-ba43-dac502259ad0.png

此外,還可以通過軟件的圖形界面來進(jìn)行設(shè)置約束,即在各個綜合步驟(SynthesisTasks)中設(shè)置相關(guān)的約束。在圖形界面進(jìn)行設(shè)置后,transcripthistory里會顯示對應(yīng)的tcl 指令,可將其搜集起來匯總到腳本中,后續(xù)復(fù)用。修改源碼/配置后可以產(chǎn)生新的Solution,工具會顯示各個Solution的延時(shí)、吞吐、綜合面積和時(shí)序裕量。

eb2d98de-2501-11ed-ba43-dac502259ad0.png

以RMD模塊為例介紹HLS設(shè)計(jì),其包含了控制、參考像素管理、幀內(nèi)模式預(yù)測、殘差計(jì)算、SATD代價(jià)計(jì)算和模式排序與輸出等等子模塊。使用HLS實(shí)現(xiàn)各個子模塊,使用verilog進(jìn)行頂層設(shè)計(jì)。RMD將流水處理4個PU,對每個PU會進(jìn)行7種模式預(yù)測。流水線啟動延時(shí)為12個周期,后續(xù)4*7=28個周期逐漸出結(jié)果。

eb4b9834-2501-11ed-ba43-dac502259ad0.png

采用基于類的方式來實(shí)現(xiàn)模塊設(shè)計(jì)。定義__ENC_RMD_CTL_H__這個宏以避免多重編譯。define.h中定義了諸如塊尺寸和位寬的一些參數(shù),以及封裝了一些常用的數(shù)據(jù)類型,比如AC_UINT(x)即 ac_int。使用#pragmahls_design top 指定頂層函數(shù)。使用const修飾一些常量參數(shù),使用static來描述寄存器(registers),或者也可使用類的成員變量來描述registers,使用AC_UINT(x)來描述網(wǎng)線(wire)。

將狀態(tài)跳轉(zhuǎn)條件和輸出置于狀態(tài)變量(計(jì)數(shù)器 cnt_mod/pu,狀態(tài)機(jī)state)更新之前,即當(dāng)前輸出與之前的輸入和狀態(tài)變量相關(guān),摩爾型。

eb57f6ec-2501-11ed-ba43-dac502259ad0.png

以Planar預(yù)測模式為例,其將根據(jù)上方、左方和左上方的參考像素來得到當(dāng)前塊的預(yù)測值,pxl_t是封裝了ac_int<8,false>。對兩重循環(huán)使用#pragmahls_unroll yes進(jìn)行循環(huán)展開。定義相應(yīng)位寬的中間變量來記錄中間結(jié)果,避免被截?cái)唷τ谶@類純計(jì)算函數(shù),無需手動切流水級,工具將根據(jù)目標(biāo)工藝和時(shí)鐘約束來自動調(diào)度,使得各個周期內(nèi)的運(yùn)算延時(shí)較為均勻。

eb755692-2501-11ed-ba43-dac502259ad0.png

在非頂層函數(shù)的接口中可以使用數(shù)組來簡化后續(xù)索引。為此,在頂層函數(shù)的輸入和輸出處需增加平面格式與多維數(shù)組格式的數(shù)據(jù)格式轉(zhuǎn)換,可使用slc和set_slc進(jìn)行切片操作。

eb8f435e-2501-11ed-ba43-dac502259ad0.png

對于參考像素管理中需要使用到的行緩存,register實(shí)現(xiàn)時(shí)代價(jià)過大,傾向于使用ram實(shí)現(xiàn)。為此,1. 使用 static修飾該數(shù)組;2. 如果不需要將數(shù)組/ram初始化為0,則設(shè)置該數(shù)組的初始化類型為AC_VAL_DC,即 Don’tCare,以避免工具默認(rèn)對ram進(jìn)行初始化為0的操作,節(jié)省若干啟動周期。3. 在設(shè)置目標(biāo)庫時(shí)增加相應(yīng)的ram庫,如ccs_sample_mem。此外,可以通過tcl指令來指定某些數(shù)組的默認(rèn)類型,例如將buf_hor_lin_rd 強(qiáng)制設(shè)置為Register類型。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 硬件設(shè)計(jì)
    +關(guān)注

    關(guān)注

    18

    文章

    459

    瀏覽量

    45625
  • 數(shù)據(jù)類型
    +關(guān)注

    關(guān)注

    0

    文章

    237

    瀏覽量

    14186
  • HLS
    HLS
    +關(guān)注

    關(guān)注

    1

    文章

    135

    瀏覽量

    25850

原文標(biāo)題:基于Catapult的HLS硬件設(shè)計(jì)

文章出處:【微信號:Rocker-IC,微信公眾號:路科驗(yàn)證】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    使用Catapult HLS流程實(shí)現(xiàn)G2 VP9解碼器IP的示例

    WebM 項(xiàng)目定義了一種開放文件格式,用于在 Web 上分發(fā)壓縮媒體內(nèi)容。Google 是 WebM 項(xiàng)目的主要貢獻(xiàn)者,最近著手設(shè)計(jì)和開發(fā)了第一個用于 WebM 的硬件解碼器 IP,也稱為 VP9 G2 解碼器。
    的頭像 發(fā)表于 02-09 10:25 ?233次閱讀
    使用<b class='flag-5'>Catapult</b> <b class='flag-5'>HLS</b>流程實(shí)現(xiàn)G2 VP9解碼器IP的示例

    HLS設(shè)計(jì)中的BRAM使用優(yōu)勢

    高層次綜合(HLS)是一種將高級編程語言(如C、C++或SystemC)轉(zhuǎn)換為硬件描述語言(HDL)的設(shè)計(jì)方法。在FPGA設(shè)計(jì)中,設(shè)計(jì)者可以靈活地利用FPGA內(nèi)部的資源,如塊RAM(BRAM)。雖然
    的頭像 發(fā)表于 01-28 14:36 ?254次閱讀

    通過vivado HLS設(shè)計(jì)一個FIR低通濾波器

    Vivado HLS是一款強(qiáng)大的高層次綜合工具,可將C/C++代碼轉(zhuǎn)換為硬件描述語言(HDL),顯著提升FPGA開發(fā)效率。
    的頭像 發(fā)表于 01-20 16:19 ?318次閱讀
    通過vivado <b class='flag-5'>HLS</b>設(shè)計(jì)一個FIR低通濾波器

    如何使用Modelsim仿真I2C控制器

    ModelSim是Model Technology(Mentor Graphics的子公司)的HDL硬件描述語言的仿真軟件。該軟件可以用來實(shí)現(xiàn)對設(shè)計(jì)的VHDL、Verilog HDL 或是兩種語言
    的頭像 發(fā)表于 01-10 14:14 ?5410次閱讀
    如何使用Modelsim仿真I2C控制器

    電動工具EMC測試整改:硬件到軟件的成本減半秘訣

    深圳南柯電子|電動工具EMC測試整改:硬件到軟件的成本減半秘訣
    的頭像 發(fā)表于 08-20 11:06 ?918次閱讀

    電動工具EMC測試整改:軟硬件協(xié)同方案

    深圳南柯電子|電動工具EMC測試整改:軟硬件協(xié)同方案
    的頭像 發(fā)表于 08-12 17:02 ?915次閱讀
    電動<b class='flag-5'>工具</b>EMC測試整改:軟<b class='flag-5'>硬件</b>協(xié)同方案

    如何在Unified IDE中創(chuàng)建視覺庫HLS組件

    最近我們分享了開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE)和開發(fā)者分享|AMD Vitis HLS 系列 2:AMD
    的頭像 發(fā)表于 07-02 10:55 ?1454次閱讀
    如何在Unified IDE中創(chuàng)建視覺庫<b class='flag-5'>HLS</b>組件

    EDA是什么,有哪些方面

    :Synopsys Design Compiler(邏輯綜合)、Cadence Innovus(布局布線)、Mentor Graphics Calibre(物理驗(yàn)證)。 FPGA開發(fā):Xilinx Vivado
    發(fā)表于 06-23 07:59

    使用AMD Vitis Unified IDE創(chuàng)建HLS組件

    這篇文章在開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎(chǔ)上撰寫,但使用的是 AMD Vitis Unified IDE,而不是之前傳統(tǒng)版本的 Vitis HLS。
    的頭像 發(fā)表于 06-20 10:06 ?2357次閱讀
    使用AMD Vitis Unified IDE創(chuàng)建<b class='flag-5'>HLS</b>組件

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個 HLS IP,通過 AXI4 接口從存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學(xué)運(yùn)算,然后將數(shù)據(jù)寫回存儲器。接著會在 AMD Vivado Design Suite 設(shè)計(jì)中使用此 HLS
    的頭像 發(fā)表于 06-13 09:50 ?1892次閱讀
    如何使用AMD Vitis <b class='flag-5'>HLS</b>創(chuàng)建<b class='flag-5'>HLS</b> IP

    Mentor Design Capture詳細(xì)培訓(xùn)教程

    mentor旗下的一款原理圖設(shè)計(jì)軟件應(yīng)用介紹
    發(fā)表于 06-06 16:55 ?2次下載

    中國EDA產(chǎn)業(yè)自主化:道阻且長,行則將至

    Mentor Graphics(現(xiàn)為Siemens EDA)這三大巨頭壟斷。中國芯片產(chǎn)業(yè)的崛起,使得EDA工具的自主可控成為國家戰(zhàn)略層面的重要議題。那么,中國通過自己培養(yǎng)人才、發(fā)展本土產(chǎn)品來取代國際EDA巨頭的產(chǎn)品與服務(wù),究竟
    發(fā)表于 06-04 14:04 ?4823次閱讀
    中國EDA產(chǎn)業(yè)自主化:道阻且長,行則將至

    西門子 EDA(Mentor)或停服,華大九天 Argus 助力國產(chǎn) EDA 崛起

    據(jù)媒體報(bào)道,西門子 EDA(Mentor)可能暫停對中國大陸的支持與服務(wù),部分技術(shù)類網(wǎng)站已對中國區(qū)用戶關(guān)閉訪問權(quán)限。這一行為源自美國商務(wù)部工業(yè)安全局的 “脫鉤” 指令,Synopsys
    發(fā)表于 05-29 09:13 ?2603次閱讀
    西門子 EDA(<b class='flag-5'>Mentor</b>)或停服,華大九天 Argus 助力國產(chǎn) EDA 崛起

    Vivado HLS設(shè)計(jì)流程

    為了盡快把新產(chǎn)品推向市場,數(shù)字系統(tǒng)的設(shè)計(jì)者需要考慮如何加速設(shè)計(jì)開發(fā)的周期。設(shè)計(jì)加速主要可以從“設(shè)計(jì)的重用”和“抽象層級的提升”這兩個方面來考慮。Xilinx 推出的 Vivado HLS 工具可以
    的頭像 發(fā)表于 04-16 10:43 ?1634次閱讀
    Vivado <b class='flag-5'>HLS</b>設(shè)計(jì)流程

    VNF9D1M5QTR芯片用什么硬件讀寫工具?讀寫軟件怎么實(shí)現(xiàn)?

    VNF9D1M5QTR芯片用什么硬件讀寫工具?讀寫軟件怎么實(shí)現(xiàn)?有沒Labview的讀寫例程?謝謝
    發(fā)表于 03-13 08:06