91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

QuarusⅡ工具時(shí)序分析結(jié)果

工程師鄧生 ? 來源:學(xué)堂在線《IC設(shè)計(jì)與方法》 ? 作者:學(xué)堂在線《IC設(shè)計(jì) ? 2022-08-30 10:46 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

圖一是Quartus Ⅱ工具關(guān)于時(shí)序分析建立時(shí)間分析報(bào)告結(jié)果(個(gè)人理解:該報(bào)告可以作為時(shí)鐘周期報(bào)告)。Quartus Ⅱ工具可以詳細(xì)給出每一條路徑的分析結(jié)果,路徑信息按照延時(shí)由大到小的順序排列,因?yàn)檠訒r(shí)最長的情況通常被認(rèn)定為最壞情況,所以需要關(guān)注延時(shí)長的情況。

圖一的第一列展示的是延時(shí)的時(shí)間長度,最長的關(guān)鍵路徑延時(shí)為8ns(1ns=10-9s),對該時(shí)間取倒數(shù),可以得出芯片的工作頻率在125MHz左右。

除此之外,圖一還展示了延時(shí)路徑的一些信息,包括源節(jié)點(diǎn)(可以理解為數(shù)據(jù)發(fā)送端)信息、目標(biāo)節(jié)點(diǎn)(可以理解為數(shù)據(jù)接收端)信息等。目標(biāo)節(jié)點(diǎn)從頂層到底層(含個(gè)人理解:門級信息,具體到某個(gè)節(jié)點(diǎn)的某個(gè)引腳)的信息均列出,設(shè)計(jì)人員可以通過以上信息分析出該路徑在設(shè)計(jì)中的實(shí)際位置,方便對電路設(shè)計(jì)進(jìn)行優(yōu)化。

6e4258a8-2058-11ed-ba43-dac502259ad0.png

圖一,圖片來源:學(xué)堂在線《IC設(shè)計(jì)與方法》

設(shè)計(jì)人員可以通過圖二的操作列出某一路徑的詳細(xì)信息,圖二的操作可以展示延時(shí)最長路徑的詳細(xì)信息。

6e9aa602-2058-11ed-ba43-dac502259ad0.png

圖二,圖片來源:學(xué)堂在線《IC設(shè)計(jì)與方法》

經(jīng)過圖二的操作,Quartus Ⅱ工具會顯示出圖三界面,圖三列出了延時(shí)最長路徑的詳細(xì)信息。

圖三左下角是時(shí)序分析的模型圖,設(shè)計(jì)人員可以對照模型圖在圖三界面中找到C(時(shí)鐘信號傳遞到源觸發(fā)器的延時(shí))、E(時(shí)鐘信號傳遞到目標(biāo)觸發(fā)器的延時(shí))、B(從源觸發(fā)器到目標(biāo)觸發(fā)器所經(jīng)過的組合邏輯電路的延時(shí))、tco(源觸發(fā)器延時(shí))、tsu的信息(目標(biāo)觸發(fā)器延時(shí))。

圖三界面中,一共有七行信息。第二行列出了最長的B的延時(shí)為7.445ns。第四行列出了最短的E的延時(shí)為3.7ns,第五行列出了最長的C的延時(shí)為3.7ns,可以發(fā)現(xiàn)C=E,這是因?yàn)樵撔酒娣e較小,所以C和E相等。第六行列出了tco為0.384ns,第七行列出tsu為0.18ns。

根據(jù)時(shí)鐘周期的公式:

time period=tco+B+tsu-(E-C)

可以計(jì)算得出time period(時(shí)鐘周期)等于8.009ns。工作頻率為timeperiod的倒數(shù),其值約為124.86MHz。

6ed53eac-2058-11ed-ba43-dac502259ad0.png

圖三,圖片來源:學(xué)堂在線《IC設(shè)計(jì)與方法》

Quartus Ⅱ工具可以將圖三中更詳細(xì)的信息展示,如圖四上側(cè),列出B路徑的詳細(xì)信息。圖四上側(cè)展示了互連線延時(shí)和單元(個(gè)人理解:一個(gè)門器件)的延時(shí)、元器件的扇出系數(shù)(扇出系數(shù)越大,延時(shí)越大)、節(jié)點(diǎn)相關(guān)信息。

圖四下側(cè)展示了總結(jié)性的報(bào)告,包括總互連線延時(shí)、總的單元延時(shí)、以及兩種延時(shí)所占的比例。設(shè)計(jì)人員可以通過兩種延時(shí)的比例判斷延時(shí)過長的原因是因?yàn)榛ミB線過長,還是因?yàn)檫壿嬤^復(fù)雜。

6f054598-2058-11ed-ba43-dac502259ad0.png

圖四,圖片來源:學(xué)堂在線《IC設(shè)計(jì)與方法》

圖五下側(cè)的窗口展示了使用Technology Viewer(Quartus Ⅱ工具中一種運(yùn)用圖形展示分析結(jié)果的方式)展示最長延時(shí)路徑。如圖五所示,輸入D觸發(fā)器經(jīng)過十幾個(gè)單元達(dá)到輸出D觸發(fā)器,說明最長延時(shí)路徑延時(shí)過長的原因是電路邏輯過復(fù)雜。

設(shè)計(jì)人員也可以通過Technology Viewer觀測某個(gè)元器件所使用的信號、元器件的類型、元器件的延時(shí)。

6f3f84ba-2058-11ed-ba43-dac502259ad0.png

圖五,圖片來源:學(xué)堂在線《IC設(shè)計(jì)與方法》



審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • IC設(shè)計(jì)
    +關(guān)注

    關(guān)注

    38

    文章

    1373

    瀏覽量

    108343
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1986

    瀏覽量

    135101
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2064

    瀏覽量

    63451
  • 時(shí)序分析
    +關(guān)注

    關(guān)注

    2

    文章

    130

    瀏覽量

    24245

原文標(biāo)題:芯片設(shè)計(jì)相關(guān)介紹(32)——Quarus Ⅱ工具時(shí)序分析結(jié)果

文章出處:【微信號:行業(yè)學(xué)習(xí)與研究,微信公眾號:行業(yè)學(xué)習(xí)與研究】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA時(shí)序收斂的痛點(diǎn)與解決之道——從一次高速接口調(diào)試談起

    的高速DDR接口調(diào)試,讓我深刻體會到,時(shí)序問題遠(yuǎn)不止“跑慢一點(diǎn)”那么簡單,它涉及器件結(jié)構(gòu)、時(shí)鐘特性、約束策略和工具理解的方方面面。 一、問題的浮現(xiàn):看似正確的設(shè)計(jì)為何時(shí)序違例? 某項(xiàng)目需要實(shí)現(xiàn)一個(gè)基于Xilinx FPGA的高速
    的頭像 發(fā)表于 03-11 11:43 ?232次閱讀

    鎖存器中的時(shí)間借用概念與靜態(tài)時(shí)序分析

    對于基于鎖存器的設(shè)計(jì),靜態(tài)時(shí)序分析會應(yīng)用一個(gè)稱為時(shí)間借用的概念。本篇博文解釋了時(shí)間借用的概念,若您的設(shè)計(jì)中包含鎖存器且時(shí)序報(bào)告中存在時(shí)間借用,即可適用此概念。
    的頭像 發(fā)表于 12-31 15:25 ?5541次閱讀
    鎖存器中的時(shí)間借用概念與靜態(tài)<b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>

    ADP7000系列示波器特色功能:抖動分析,捕捉時(shí)序之微

    ,它不僅會引發(fā)數(shù)據(jù)傳輸誤碼率的上升,還可能造成系統(tǒng)時(shí)序混亂、性能受限,甚至導(dǎo)致功能失效。航天測控自研的ADP7000系列高性能數(shù)字實(shí)時(shí)示波器配備專業(yè)抖動分析軟件包,具
    的頭像 發(fā)表于 11-13 09:04 ?355次閱讀
    ADP7000系列示波器特色功能:抖動<b class='flag-5'>分析</b>,捕捉<b class='flag-5'>時(shí)序</b>之微

    智多晶EDA工具HqFpga軟件的主要重大進(jìn)展

    圖、時(shí)序分析等。HQ支持Windows、Linux操作系統(tǒng)利用HQ設(shè)計(jì)套件,設(shè)計(jì)人員能夠?qū)崿F(xiàn)高效率的FPGA工程開發(fā)與調(diào)試驗(yàn)證。
    的頭像 發(fā)表于 11-08 10:15 ?3810次閱讀
    智多晶EDA<b class='flag-5'>工具</b>HqFpga軟件的主要重大進(jìn)展

    Chroma 80611 電源時(shí)序/安規(guī)綜合分析儀:電器安全與性能的自動化驗(yàn)證專家

    (Chroma)的 80611 時(shí)序/安規(guī)綜合分析儀 正是為此類高要求應(yīng)用而設(shè)計(jì)的集成化測試平臺。它將時(shí)序分析與安規(guī)測試(交直流耐壓、絕緣電阻、接地電阻)融為一體,極大地提升了測試效率
    的頭像 發(fā)表于 11-04 10:25 ?549次閱讀
    Chroma 80611 電源<b class='flag-5'>時(shí)序</b>/安規(guī)綜合<b class='flag-5'>分析</b>儀:電器安全與性能的自動化驗(yàn)證專家

    vivado時(shí)序分析相關(guān)經(jīng)驗(yàn)

    vivado綜合后時(shí)序為例主要是有兩種原因?qū)е拢?1,太多的邏輯級 2,太高的扇出 分析時(shí)序違例的具體位置以及原因可以使用一些tcl命令方便快速得到路徑信息
    發(fā)表于 10-30 06:58

    FPGA測試DDR帶寬跑不滿的常見原因及分析方法

    在 FPGA 中測試 DDR 帶寬時(shí),帶寬無法跑滿是常見問題。下面我將從架構(gòu)、時(shí)序、訪問模式、工具限制等多個(gè)維度,系統(tǒng)梳理導(dǎo)致 DDR 帶寬跑不滿的常見原因及分析方法。
    的頭像 發(fā)表于 10-15 10:17 ?1089次閱讀

    FPGA時(shí)序分析工具TimeQuest詳解

    上述代碼所描述的邏輯電路在Cyclone IV E的EP4CE10F17C8(65nm)這個(gè)器件上能最高運(yùn)行在多少頻率的時(shí)鐘?
    的頭像 發(fā)表于 08-06 14:54 ?4157次閱讀
    FPGA<b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b><b class='flag-5'>工具</b>TimeQuest詳解

    如何測試協(xié)議分析儀的實(shí)時(shí)響應(yīng)效率?

    %)。 工具:信號發(fā)生器、流量監(jiān)控軟件(如Wireshark抓包對比)。 時(shí)序精度測試 目的:驗(yàn)證分析儀對信號時(shí)序的捕獲精度(如時(shí)鐘偏移、抖動)。 方法: 生成具有精確時(shí)間間隔的信
    發(fā)表于 07-24 14:19

    電商API日志分析的實(shí)用工具

    、優(yōu)化用戶體驗(yàn)、檢測異?;顒樱⑻嵘w業(yè)務(wù)效率。然而,海量日志數(shù)據(jù)的管理和分析需要高效的工具支持。本文將介紹幾種實(shí)用的電商API日志分析工具,并逐步解釋其應(yīng)用方法,幫助您快速上手。
    的頭像 發(fā)表于 07-23 15:50 ?688次閱讀
    電商API日志<b class='flag-5'>分析</b>的實(shí)用<b class='flag-5'>工具</b>

    使用Percepio View免費(fèi)跟蹤工具分析Zephyr應(yīng)用

    Percepio View免費(fèi)跟蹤工具現(xiàn)在可以針對Zephyr應(yīng)用程序進(jìn)行跟蹤和可視化分析了。Percepio View可以幫助開發(fā)人員理解和調(diào)試Zephyr中的固定優(yōu)先級的多線程行為及復(fù)雜的線程交互。
    的頭像 發(fā)表于 05-27 15:08 ?831次閱讀
    使用Percepio View免費(fèi)跟蹤<b class='flag-5'>工具</b><b class='flag-5'>分析</b>Zephyr應(yīng)用

    概倫電子先進(jìn)電路檢查分析平臺工具NanoSpice CCK介紹

    NanoSpiceCCK是一款先進(jìn)的電路檢查可靠性分析工具,支持晶體管級全面的ERC、SOA電路檢查,適用于前后仿電路規(guī)則檢查功能,能夠快速提供準(zhǔn)確、簡潔的測試結(jié)果,方便設(shè)計(jì)人員及時(shí)發(fā)現(xiàn)電路中漏電、高阻態(tài)等問題。
    的頭像 發(fā)表于 04-23 15:05 ?925次閱讀
    概倫電子先進(jìn)電路檢查<b class='flag-5'>分析</b>平臺<b class='flag-5'>工具</b>NanoSpice CCK介紹

    FPGA時(shí)序約束之設(shè)置時(shí)鐘組

    Vivado中時(shí)序分析工具默認(rèn)會分析設(shè)計(jì)中所有時(shí)鐘相關(guān)的時(shí)序路徑,除非時(shí)序約束中設(shè)置了時(shí)鐘組或f
    的頭像 發(fā)表于 04-23 09:50 ?1423次閱讀
    FPGA<b class='flag-5'>時(shí)序</b>約束之設(shè)置時(shí)鐘組

    TDengine 發(fā)布時(shí)序數(shù)據(jù)分析 AI 智能體 TDgpt,核心代碼開源

    2025 年 3 月 26 日,濤思數(shù)據(jù)通過線上直播形式正式發(fā)布了其新一代時(shí)序數(shù)據(jù)分析 AI 智能體——TDgpt,并同步開源其核心代碼。這一創(chuàng)新功能作為 TDengine 3.3.6.0 的重要
    的頭像 發(fā)表于 03-27 10:30 ?770次閱讀
    TDengine 發(fā)布<b class='flag-5'>時(shí)序數(shù)據(jù)分析</b> AI 智能體 TDgpt,核心代碼開源

    一文詳解Vivado時(shí)序約束

    Vivado的時(shí)序約束是保存在xdc文件中,添加或創(chuàng)建設(shè)計(jì)的工程源文件后,需要創(chuàng)建xdc文件設(shè)置時(shí)序約束。時(shí)序約束文件可以直接創(chuàng)建或添加已存在的約束文件,創(chuàng)建約束文件有兩種方式:Constraints Wizard和Edit T
    的頭像 發(fā)表于 03-24 09:44 ?4924次閱讀
    一文詳解Vivado<b class='flag-5'>時(shí)序</b>約束