91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如果在FPGA設(shè)計中不允許latch中現(xiàn),又如何避免呢?

FPGA設(shè)計論壇 ? 來源:FPGA設(shè)計論壇 ? 作者:FPGA設(shè)計論壇 ? 2022-11-08 15:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在進行FPGA設(shè)計的過程中,經(jīng)常會在編譯程序時發(fā)現(xiàn)有一些warning提示生成了一些latch,而且一般FPGA的設(shè)計規(guī)則也不建議有l(wèi)atch生成。那么,latch究竟是什么東西呢?如果在FPGA設(shè)計中不允許latch中現(xiàn),又如何避免呢?

1 鎖存器、觸發(fā)器和寄存器的比較

(1)鎖存器

鎖存器(latch)是電平觸發(fā)的存儲單元,數(shù)據(jù)存儲的動作(狀態(tài)轉(zhuǎn)換)取決于輸入時鐘(或者使能)信號的電平值,僅當(dāng)鎖存器處于使能狀態(tài)時,輸出才會隨著數(shù)據(jù)輸入發(fā)生變化。

分為普通鎖存器和門控鎖存器。普通鎖存器無控制信號,輸出狀態(tài)始終直接由輸入決定。在實際的數(shù)字系統(tǒng)中,為了協(xié)調(diào)各部分的工作,往往需要有一個特定的控制信號去控制鎖存器狀態(tài)轉(zhuǎn)換的時間,在控制信號無效時,輸出保持不變,不隨輸入變換;當(dāng)控制信號有效時,輸出由輸入決定,跟隨輸入變化。

①正是因為門控鎖存器在控制信號有效的期間內(nèi),都可以接收輸入信號,所以,激勵信號的任何變化,都將直接引起鎖存器輸出狀態(tài)的改變。這時輸入信號若發(fā)生多次變化,輸出狀態(tài)也可能發(fā)生多次變化,這一現(xiàn)象稱為鎖存器的空翻。

②其次,當(dāng)門控鎖存器的控制信號有效時,鎖存器就變成了一個組合電路,時序邏輯電路的模型就等效為兩個各組合電路互為反饋的反饋系統(tǒng),因此,系統(tǒng)有可能會因為瞬態(tài)特性不穩(wěn)定而產(chǎn)生振蕩現(xiàn)象。

(2) 觸發(fā)器(flip-flop)

觸發(fā)器(flip-flop)是邊沿敏感的存儲單元,數(shù)據(jù)存儲的動作(狀態(tài)轉(zhuǎn)換)由某一信號的上升或者下降沿進行同步的(限制存儲單元狀態(tài)轉(zhuǎn)換在一個很短的時間內(nèi))。(鐘控D觸發(fā)器其實就是 D 鎖存器,邊沿 D 觸發(fā)器才是真正的 D 觸發(fā)器)

觸發(fā)器分為兩種,一種是主從觸發(fā)器和邊沿觸發(fā)器。主從觸發(fā)器在時鐘有效期內(nèi)(主觸發(fā)器)接收數(shù)據(jù),在時鐘邊沿輸出狀態(tài)轉(zhuǎn)換。邊沿觸發(fā)器在時鐘邊沿期間, 觸發(fā)器才接收數(shù)據(jù)并使輸出狀態(tài)轉(zhuǎn)換。目前,主從觸發(fā)器基本上已經(jīng)很少見了,實際使用的大都是邊沿觸發(fā)器。

(3)寄存器(register)

寄存器(register)用來暫時存放參與運算的數(shù)據(jù)和運算結(jié)果。在實際的數(shù)字系統(tǒng)中,通常把能夠用來存儲一組二進制代碼的同步時序邏輯電路稱為寄存器。

區(qū)別與聯(lián)系:由于觸發(fā)器內(nèi)有記憶功能,因此利用觸發(fā)器可以方便地構(gòu)成寄存器。由于一個觸發(fā)器能夠存儲一位二進制碼,所以把 n 個觸發(fā)器的時鐘端口連接起來就能構(gòu)成一個存儲 n 位二進制碼的寄存器。

從寄存數(shù)據(jù)的角度來講,寄存器和鎖存器的功能是相同的;它們的區(qū)別在于寄存器是同步時鐘控制,而鎖存器是電位信號控制。一般的設(shè)計規(guī)則是:在絕大多數(shù)設(shè)計中避免產(chǎn)生鎖存器。它會讓您設(shè)計的時序完蛋,并且它的隱蔽性很強,非老手不能查出。

2 鎖存器具備的特點

(1)對毛刺敏感(使能信號有效時,輸出狀態(tài)可能隨輸入多次變化,產(chǎn)生空翻,對下一級電路很危險),不能異步復(fù)位,因此在上電后處于不確定的 狀態(tài)。

(2)鎖存器會使靜態(tài)時序分析變得非常復(fù)雜,不具備可重用性。(首先, 鎖存器沒有時鐘參與信號傳遞,無法做 STA;其次,綜合工具會將 latch 優(yōu)化掉,造成前后仿真結(jié)果不一致)

(3)在FPGA中基本的單元是由查找表和觸發(fā)器組成的,若生成鎖存器反而需要更多的資源。根據(jù)鎖存器的特點可以看出,在電路設(shè)計中,要對鎖存器特別謹(jǐn)慎,如果設(shè)計經(jīng)過綜合后產(chǎn)生出和設(shè)計意圖不一致的鎖存器,則將導(dǎo)致設(shè)計錯誤,包括仿真和綜合。因此,在設(shè)計中需要避免產(chǎn)生意想不到的鎖存器。如果組合邏輯的語句完全不使用 always 語句塊,就可以保證綜合器不會綜合出鎖存器。

(4)但如果鎖存器和觸發(fā)器兩者都由與非門搭建的話,鎖存器耗用的邏輯資源要比D觸發(fā)器少(D觸發(fā)器需要12個MOS管,鎖存器只需6個MOS管),鎖存器的集成度更高。

所以在的ASIC設(shè)計中會用到鎖存器。但鎖存器對毛刺敏感,無異步復(fù)位端,不能讓芯片在上電時 處在確定的狀態(tài);另外,鎖存器會使靜態(tài)時序分析變得很復(fù)雜,不利于設(shè)計的可重用,所以,在ASIC設(shè)計中,除了CPU這高速電路,或者RAM這種對面積很敏感的電路,一般不提倡用鎖存器。

3 鎖存器的出現(xiàn)以及解決辦法

在基于always的組合邏輯描述語句中容易綜合出鎖存器的地方:

在FPGA程序設(shè)計過程中,出現(xiàn)latch絕大多數(shù)情況是因為if和case語句的不完全描述,導(dǎo)致程序在綜合過程中出現(xiàn)了latch的功能行為。舉個簡單的例子,寫個譯碼器,輸入為a,輸出為b,其中a為2位輸入,b為8位輸出,若如下所寫:

always@( * )

case(a)

2‘b00: b = 8’d1;

2‘b01: b = 8’d5;

2‘b10: b = 8’d8;

2‘b11: b = 8’d17;

endcase

但是若將a的位數(shù)改為3,如下所寫:

always@( * )

case(a)

3‘b000: b = 8’d1;

3‘b001: b = 8’d5;

3‘b010: b = 8’d8;

3‘b011: b = 8’d17;

Endcase

可以看到,第二張綜合圖里面出現(xiàn)了latch。然而,兩段程序的不同僅僅是a的位數(shù)從2變到了3,這究竟是為什么?

其實這就是因為case的不完全描述所致。在第一段程序中,輸入a可能的四種取值都窮舉到了,所以是完全描述的。而第二段程序中,a變?yōu)榱?位數(shù),而取值只有3’b000、3’b001、3’b010、3’b011四個,而3’b100到3’b111之間的數(shù)據(jù)并沒有列舉出,雖然在實際執(zhí)行過程中輸入并不會出現(xiàn)未列舉出的數(shù)值,但是系統(tǒng)在編譯時并不知情,所以它會在3’b100到3’b111之間的值出現(xiàn)時將b的輸出鎖存,也就是出現(xiàn)了latch的功能行為

。 之所以在硬件設(shè)計中避免latch的出現(xiàn),主要原因是latch會產(chǎn)生毛刺(glitch),這種毛刺對下一級電路是很危險的。并且其隱蔽性很強,不易查出。因此,在設(shè)計中,應(yīng)盡量避免latch的使用。

從其產(chǎn)生原因可以看出,為了防止出現(xiàn)latch,對于if語句和case語句一定要做到完全描述,最常用的方法就是總是加上else和default。

總結(jié):

鎖存器產(chǎn)生的根本原因:當(dāng)組合邏輯需要保持時,就會綜合出鎖存器。

鎖存器的危害:

(1)latch會產(chǎn)生毛刺(glitch),這種毛刺對下一級電路是很危險的;

(2)不能異步復(fù)位,因此在上電后處于不確定的 狀態(tài);

(3)鎖存器會使靜態(tài)時序分析變得非常復(fù)雜,不具備可重用性

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5609

    瀏覽量

    130032
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2056

    瀏覽量

    63419
  • Latch
    +關(guān)注

    關(guān)注

    1

    文章

    48

    瀏覽量

    16661

原文標(biāo)題:FPGA設(shè)計中如何才能不出現(xiàn)Latch鎖存器

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設(shè)計論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    打通EMC的“任督二脈”

    的Layout,就像堵塞或混亂的經(jīng)脈,必然導(dǎo)致EMC問題(干擾發(fā)射超標(biāo)、抗干擾能力差)。二不良的PCBlayout會出現(xiàn)諸多問題EMC設(shè)計,如果在Layout階段沒
    的頭像 發(fā)表于 01-27 11:34 ?1044次閱讀
    打通EMC<b class='flag-5'>中</b>的“任督二脈”

    什么是電流互感器

    閉合的鐵心和繞組組成的,一次繞組匝數(shù)很小,直接串接在電路通過大電流,二次繞組的匝數(shù)比較多,串接在測量儀表和保護回路。 為什么電流互感器二次不允許開路? 電流互感器在工作時,它的二次側(cè)回路始終是
    發(fā)表于 12-26 06:32

    數(shù)字IC/FPGA設(shè)計的時序優(yōu)化方法

    在數(shù)字IC/FPGA設(shè)計的過程,對PPA的優(yōu)化是無處不在的,也是芯片設(shè)計工程師的使命所在。此節(jié)主要將介紹performance性能的優(yōu)化,如何對時序路徑進行優(yōu)化,提高工作時鐘頻率。
    的頭像 發(fā)表于 12-09 10:33 ?3299次閱讀
    數(shù)字IC/<b class='flag-5'>FPGA</b>設(shè)計<b class='flag-5'>中</b>的時序優(yōu)化方法

    聊聊FPGA的TDC原理

    今天我們不談高大上的物理學(xué),只聊聊如何在 FPGA ,用一串加法器和 D 觸發(fā)器,“數(shù)清楚時間”——這就是時間數(shù)字轉(zhuǎn)換器(TDC)的魅力。
    的頭像 發(fā)表于 09-02 15:15 ?2187次閱讀
    聊聊<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的TDC原理

    如果在FMC執(zhí)行“程序”或“擦除”時發(fā)生中斷事件,是否會處理中斷事件?

    如果在FMC執(zhí)行“程序”或“擦除”時發(fā)生中斷事件,是否會處理中斷事件?
    發(fā)表于 08-27 08:01

    如果在FMC執(zhí)行“程序”或“擦除”時發(fā)生中斷事件,是否會處理中斷事件?

    如果在FMC執(zhí)行“程序”或“擦除”時發(fā)生中斷事件,是否會處理中斷事件?
    發(fā)表于 08-22 06:58

    如果在配置位啟用了看門狗(WDT)功能,是否會影響ISP升級過程?

    如果在配置位啟用了看門狗 (WDT) 功能,則看門狗將自動啟動。默認(rèn)時鐘源是內(nèi)部低速10 kHz時鐘。復(fù)位時間 = 溢出時間延遲時間 = (2 ^ 18 1026) /10k=26.3 秒
    發(fā)表于 08-18 08:26

    AI狂飆, FPGA會掉隊嗎? ()

    在上篇,我們介紹了FPGA的前面兩個特點:硬件可編程、并行與實時,也列舉了這兩個特點帶來的諸多機會。在本文中,我們將繼續(xù)介紹另外兩個特點,以集齊FPGA的四大特點和生存機會。FPGA
    的頭像 發(fā)表于 08-08 09:36 ?1011次閱讀
    AI狂飆, <b class='flag-5'>FPGA</b>會掉隊嗎? (<b class='flag-5'>中</b>)

    如果在WL_REG_ON/BT_REG_ON為低時輸入PCIe REFCLK,會有什么問題嗎?

    如果在WL_REG_ON/BT_REG_ON為低時輸入PCIe REFCLK,會有什么問題嗎? 我想知道當(dāng) VBAT/VDDIO 處于開啟狀態(tài)且 WL_REG_ON/BT_REG_ON 處于低電平時哪個電源域處于開啟狀態(tài)。 謝謝。
    發(fā)表于 07-17 07:34

    FPGA在機器學(xué)習(xí)的具體應(yīng)用

    ,越來越多地被應(yīng)用于機器學(xué)習(xí)任務(wù)。本文將探討 FPGA 在機器學(xué)習(xí)的應(yīng)用,特別是在加速神經(jīng)網(wǎng)絡(luò)推理、優(yōu)化算法和提升處理效率方面的優(yōu)勢。
    的頭像 發(fā)表于 07-16 15:34 ?2908次閱讀

    PLL技術(shù)在FPGA的動態(tài)調(diào)頻與展頻功能應(yīng)用

    隨著現(xiàn)代電子系統(tǒng)的不斷發(fā)展,時鐘管理成為影響系統(tǒng)性能、穩(wěn)定性和電磁兼容性(EMI)的關(guān)鍵因素之一。在FPGA設(shè)計,PLL因其高精度、靈活性和可編程性而得到廣泛應(yīng)用,本文將深入探討PLL技術(shù)在FPGA
    的頭像 發(fā)表于 06-20 11:51 ?2664次閱讀
    PLL技術(shù)在<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的動態(tài)調(diào)頻與展頻功能應(yīng)用

    做線材,PC的朋友:我不允許你還不知道這顆芯片方案

    IT6227: USB-C (DP Alt Mode) & Power Delivery 控制器內(nèi)置4通道DP 1.4轉(zhuǎn)HDMI 2.1轉(zhuǎn)換器 IT6227FN 是一款高度集成的 USB Type-C/PD 控制器,帶有 DisplayPort 轉(zhuǎn) HDMI 轉(zhuǎn)換器。它適用于加密狗應(yīng)用。 IT6227FN集成了 C 型 DFP/UFP/DRP 電阻器和支持電池耗盡的控制邏輯。對于 USB PD 應(yīng)用程序,IT6227FN 完全支持 PD 2.0,并且完全支持 PD 3.0 和 chunk 模式。內(nèi)置 DisplayPort 接收器與 DisplayPort 1.4a 和 HDCP 1.3/2.3 規(guī)范完全兼容。DP 接收器具有 4 通道 HBR3(高比特率 3)配置和 DSC 1.2a,可支持高達 WUXGA (1920 x 1200@240 Hz) 或 WQXGA (2560 x 1600 RB@240 Hz) 的 VESA 分辨率,或支持高達 4K x 2K 444@120 Hz、8K x 4K 444@30 Hz 或 8K x 4K 420@60 Hz 的 CEA 分辨率。該 DisplayPort 接收器還支持通過 AUX 通道的 MCCS 和 CEC 隧道。 內(nèi)置 HDMI 發(fā)射器是一款高性能的 HDMI 2.1 發(fā)射器,完全兼容 HDMI 2.1a、HDCP 1.4/2.3 并向下兼容 DVI 1.0 規(guī)范。該 HDMI 發(fā)射器可支持高達 36 位(12 位/彩色)的色深,并確保高質(zhì)量未壓縮視頻內(nèi)容的穩(wěn)健傳輸。除了支持各種視頻輸出格式外,這款 HDMI 發(fā)射器還支持 8 通道數(shù)字音頻,采樣率高達 192 kHz,采樣大小高達 24 位,以及 HBR 音頻。 借助嵌入式 MCU 和 Flash,IT6227FN易于編程??蛻魺o需外部 Flash 和 MCU,可以節(jié)省 BOM 成本和板尺寸。 每個 IT6227FN 都預(yù)編程了一個獨特的 HDCP 密鑰,符合 1.3/2.3 – DisplayPort 修正案、修訂版 1.0 和 HDCP 1.4/2.3– HDMI 兼容標(biāo)準(zhǔn),以提供高清內(nèi)容的安全傳輸。IT6227FN 用戶無需購買任何 HDCP 密鑰或 ROM。特征 1.1 顯示端口接收器 符合 DisplayPort 規(guī)范 V1.4a,數(shù)據(jù)速率為 1.62/2.7/5.4/8.1 Gbps (RBR/HBR/HBR2/HBR3) 支持靈活的 1/2/4 通道配置;完全支持 32.4 Gbps 數(shù)據(jù)速率(4 個 8.1 Gbps 通道) 支持 DPCD Rev. 1.4 支持符合 DSC V1.2a 的 DSC 解碼器 支持 DSC 直通模式 支持使用 DSC 的 4K120 444 或 8K30 444 或 8K60 420 的靜態(tài)和動態(tài)高動態(tài)范圍 (HDR) 元數(shù)據(jù)傳輸 支持嵌入 HDCP 密鑰的 HDCP 1.3/2.3 支持 HDCP 中繼器功能 支持 AUX 上的 MCCS 支持基于 AUX 的 CEC 隧道 支持 3D 顯示左/右場/幀 支持高達 0.5% 下展頻的擴頻時鐘,以降低 EMI 支持水平消隱擴展 支持 eDP 模式 支持 DP 1.4a 自適應(yīng)同步 RGB 444 和 YCbCr 444/422/420 色彩空間之間的雙向色彩空間轉(zhuǎn)換 (CSC),系數(shù)可編程 支持 8 通道、未壓縮的 LPCM I2S 音頻,采樣率為 32~192 kHz,采樣大小為 16~24 位,以及 768 kHz HBR NLPCM 音頻 用于鏈路管理的自動信號丟失檢測 智能、可編程的電源管理 嵌入式 4 個塊 EDID RAM 或 2 個塊 EDID + 2 塊 DisplayID,以節(jié)省 BOM 成本 符合“僅 DP”或“DP++”源設(shè)備 1.2 HDMI發(fā)射器 單通道 HDMI 發(fā)射器 符合 HDMI 2.1a、HDCP 1.4/2.3 和 DVI 1.0 規(guī)范 支持高達 6 Gbps 的 TMDS 模式鏈路速度,分辨率高達 4K60 Hz 支持高達 12 Gbps 的 FRL 模式鏈路速度,分辨率高達 4K120 444 或 8K30 444 或 8K60 420 支持 8 通道、未壓縮的 LPCM I2S 音頻,采樣率為 32~192 kHz,采樣大小為 16~24 位,以及 768K HBR NLPCM 音頻 支持 4K120 444 或 8K30 444 或 8K60 420 模式的高動態(tài)范圍 (HDR) 色域元數(shù)據(jù)數(shù)據(jù)包 提供軟件可編程、自動校準(zhǔn)的 TMDS 源端接,以實現(xiàn)最佳源信號質(zhì)量 軟件可編程 HDMI 輸出電流,使用戶能夠優(yōu)化固定電纜系統(tǒng)或具有預(yù)定義電纜長度的系統(tǒng)的性能 集成預(yù)編程的 HDCP 密鑰 純硬件 HDCP 引擎提高了 HDCP作的穩(wěn)健性和安全性 通過熱插拔檢測和接收器終端檢測進行監(jiān)控檢測 嵌入式全功能模式生成器 智能、可編程的電源管理 1.3 內(nèi)部 MCU 8051 8 位 MCU 256KB 閃存 8KB SRAM 數(shù)據(jù)存儲器 支持一個 UART 接口 支持兩個 16 位定時器 1.4 USB Type-C 端口支持 支持雙 Type-C 端口 支持沒電的電池喚醒 支持 USB PD 3.0 協(xié)議 (僅限塊模式) 1.5 USB 2.0 全速設(shè)備控制器 支持 USB 2.0 全速設(shè)備控制器 兼容 USB 2.0 全速標(biāo)準(zhǔn) 內(nèi)置 1.5K 歐姆上拉電阻 支持三個端點 1.6 模數(shù)轉(zhuǎn)換器 4 個 ADC 通道(AD0、AD1、AD2、AD3) 8 位分辨率 用于降噪的數(shù)字濾波器 1.7 電壓比較器 4 個比較器通道(AD0、AD1、AD2、AD3) 64 個比較電平(6 位) 1.8 通用 I/O 支持 6 個 GPIO(GP0~1、GP9~GP12) 1.9 常見特征 支持高達 4K x 2K@120 Hz 444 或 8K x 4K@30 Hz 444 或 8K x 4K@60 Hz 420 CEA 顯示格式(帶 DSC 編碼流) 支持 DP 輸入顏色深度 6/8/10/12 位 支持 HDMI 輸出色深 8/10/12 位 數(shù)字音頻輸出接口支持 - 一個 I2S 接口支持 2 通道音頻,采樣率為 32~192 kHz,采樣大小為 16~24 位- S/PDIF 接口支持幀速率高達 192 kHz 的 PCM 數(shù)字音頻- HBR 音頻高達 768 kHz 具有軟靜音功能的自動音頻錯誤檢測,防止因音頻錯誤或熱拔插拔而產(chǎn)生惱人的刺耳輸出聲音 與 SOC 通信的嵌入式 InfoBlock 76 引腳 QFN (9 mm x 9 mm) 封裝 符合 RoHS 規(guī)范(提供 100% 綠色)
    發(fā)表于 06-12 10:38

    有辦法讓SDK 1.3.5與JTAG調(diào)試器配合使用嗎?

    .... 的 DIE 引用的位于 0x0 的 DIE 調(diào)試器停止在主界面。 之后,如果我繼續(xù)執(zhí)行(運行),調(diào)試器就不再響應(yīng)--不會在任何斷點處停止,也不允許暫停。 我只能終止調(diào)試會話。 如果我更改項目設(shè)置,并將
    發(fā)表于 05-23 07:32

    產(chǎn)品PCBA藍牙模組加工過程的靜電防護知識

    。靜電安全工作臺上不允許堆放塑料盒、橡皮、紙板和玻璃等易產(chǎn)生靜電的雜物。 所有電子元器件的操作都必須在靜電安全工作臺上進行。凡進入防靜電工作區(qū)的元器件都必須按防靜電要求來對待,元器件及半成品必須使用防靜電
    發(fā)表于 04-17 12:03

    S32K144-EVB上每個GPIO允許的最大安全輸出電流是多少?

    電流為 5mA,但同時,如果在該引腳的輸出驅(qū)動器上啟用了 DSE 功能,則最大電流可以增加到 20 mA。 根據(jù) NXP 提供的文檔,DSE 功能可以用作輸出和負(fù)載之間的串聯(lián)電阻。 我從中了解到
    發(fā)表于 03-26 06:51