91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用延遲時(shí)鐘的時(shí)序關(guān)鍵復(fù)雜設(shè)計(jì)中的設(shè)置沖突修復(fù)

星星科技指導(dǎo)員 ? 來(lái)源:嵌入式計(jì)算設(shè)計(jì) ? 作者:Jignesh Patel ? 2022-11-24 12:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

現(xiàn)在,這些芯片的性能和時(shí)鐘頻率越來(lái)越高,以滿(mǎn)足互聯(lián)網(wǎng)上的高速數(shù)據(jù)流量或密集型CPU任務(wù)本身。

集成電路是任何電子設(shè)備的核心?,F(xiàn)在,這些芯片的性能和時(shí)鐘頻率越來(lái)越高,以滿(mǎn)足互聯(lián)網(wǎng)上的高速數(shù)據(jù)流量或密集型CPU任務(wù)本身。時(shí)序/速度是這些設(shè)備最重要的方面,公司正在推動(dòng)自己在更短的時(shí)間內(nèi)實(shí)現(xiàn)這一高性能目標(biāo)。因此,時(shí)序/簽核是解決ASIC芯片設(shè)計(jì)高吞吐量要求以決定整體上市時(shí)間的一個(gè)非常關(guān)鍵的階段。

有多種 EDA 工具可用于通過(guò)數(shù)據(jù)路徑優(yōu)化進(jìn)行時(shí)序分析和時(shí)序修復(fù)。但是,本文的主要重點(diǎn)是提供使用延遲時(shí)鐘技術(shù)的剩余設(shè)置時(shí)序修復(fù)的見(jiàn)解/算法,而不會(huì)影響其他時(shí)序分析矩陣。

修復(fù)安裝程序沖突的基本方法

當(dāng)數(shù)據(jù)路徑與捕獲翻牌時(shí)捕獲的時(shí)鐘相比緩慢時(shí),會(huì)發(fā)生安裝沖突??紤]到這一點(diǎn),有各種方法可以修復(fù)設(shè)置。

數(shù)據(jù)路徑優(yōu)化

有很多方法可以修復(fù)優(yōu)化的數(shù)據(jù)路徑,如 Upsize、vtswap 和在數(shù)據(jù)路徑中插入緩沖區(qū)中繼器等。這可以使用簽核工具的生態(tài)生成功能來(lái)實(shí)現(xiàn)。運(yùn)行一輪計(jì)時(shí)修復(fù)后,簽核計(jì)時(shí)工具已應(yīng)用所有可能的數(shù)據(jù)路徑優(yōu)化技術(shù)。它無(wú)法通過(guò)進(jìn)一步優(yōu)化數(shù)據(jù)路徑來(lái)修復(fù)剩余的違規(guī),要么可能導(dǎo)致其他路徑的質(zhì)量下降,要么沒(méi)有進(jìn)一步的優(yōu)化數(shù)據(jù)路徑的范圍。

使用有用的傾斜

為了修復(fù)剩余的設(shè)置沖突,我們別無(wú)選擇,只能在簽核工具中修復(fù)路徑。

觸摸時(shí)鐘路徑是這里的解決方案之一。

如果數(shù)據(jù)路徑已基本優(yōu)化,則修復(fù)設(shè)置沖突的最后一個(gè)選項(xiàng)仍然是使用“有用的傾斜”概念。有用的偏斜涉及兩種方法:早時(shí)鐘和晚時(shí)鐘。減少啟動(dòng)時(shí)鐘延遲或增加捕獲時(shí)鐘延遲。但是,要更改時(shí)鐘,必須確保上游(對(duì)于早時(shí)鐘)和下游(對(duì)于晚時(shí)鐘)的路徑不違規(guī)。

早期發(fā)射時(shí)鐘

較早的時(shí)鐘需要在PnR實(shí)現(xiàn)工具中檢查物理網(wǎng)絡(luò)/小區(qū)位置,然后確定早期時(shí)鐘的適當(dāng)候選者。同樣為了在簽核工具中實(shí)現(xiàn)早期時(shí)鐘生態(tài),提取的r / c對(duì)于新網(wǎng)絡(luò)將有更大的差異。因此,早期時(shí)鐘在實(shí)現(xiàn)和簽核工具之間的RC中產(chǎn)生最大的影響。為了實(shí)現(xiàn)早期時(shí)鐘,除了物理更改外,還使用了斷開(kāi)連接/連接等邏輯更改,因此請(qǐng)始終運(yùn)行形式。

延遲捕獲時(shí)鐘

對(duì)于較晚的時(shí)鐘,新添加的時(shí)鐘單元將被放置在附近以捕獲翻牌,并且新創(chuàng)建的網(wǎng)絡(luò)的凈長(zhǎng)度將非常小。因此,R/C提取數(shù)據(jù)仍然有效,因?yàn)镽C值變化的影響很小。最好使用“延遲時(shí)鐘”方法創(chuàng)建生態(tài)。

為什么我們專(zhuān)注于晚時(shí)鐘而不是早時(shí)鐘

如前所述,延遲時(shí)鐘對(duì)eco實(shí)現(xiàn)工具和簽核定時(shí)工具之間的RC相關(guān)性的影響最小。如果有多個(gè)路徑匯聚在同一終結(jié)點(diǎn)上,則很容易根據(jù)終結(jié)點(diǎn)分離路徑并在終結(jié)點(diǎn)上應(yīng)用安裝程序修復(fù),可以修復(fù)大多數(shù)設(shè)置路徑。

多場(chǎng)景分析功能可以輕松檢查同一會(huì)話(huà)中的設(shè)置/保持違規(guī)。

poYBAGN-7NeAOVeiAAPICh7BrLE335.png

pYYBAGN-7MOAcPBtAAAg7paF464751.png

?實(shí)現(xiàn)

我們遵循以下算法,使用延遲時(shí)鐘創(chuàng)建設(shè)置生態(tài)。

將上述流程圖步驟合并到腳本中需要一次性工作。生成腳本后,它會(huì)減少分析所有路徑和生成時(shí)序生態(tài)的總時(shí)間。

我們能夠部署上述算法中的所有步驟,并在采用深亞微米技術(shù)的設(shè)計(jì)上運(yùn)行它。腳本可以分析所有設(shè)置路徑并創(chuàng)建兩個(gè)輸出文件。1. 總結(jié).csv 和 2.late_clock_eco.tcl

考慮從 UFF0/CK 到 FFF1/D 違反設(shè)置的映像 2 場(chǎng)景。 [示例輸出如下所示]。

summary.csv

startpoint,endpoint,slack,setup_from_ep,hold_on_ep,late_clock_count

UFF0/CK,UFF1/D,-0.040,-0.051,0.080,0

late_clock_eco.tcl

add_buffer_on_flop_clock_pin UFF1

add_buffer_on_flop_clock_pin UFF1

add_buffer_on_flop_clock_pin UFF1

對(duì)于具有設(shè)置/保持的設(shè)計(jì),跨多個(gè)場(chǎng)景違規(guī)。感興趣的設(shè)置/保持場(chǎng)景可以加載到簽核工具中,腳本可以在不干擾未違反的設(shè)置/保持路徑的情況下生成 eco。

如果違反下一個(gè)周期設(shè)置,腳本將不會(huì)在 UFF1/CK 上添加任何緩沖區(qū)。同樣,如果在 UFF1/D 上違反了保留,腳本將不會(huì)在 UFF1/CK 上添加任何緩沖區(qū)。

在增加下一個(gè)周期路徑 [UFF1/CK 到 UFF2/D] 的設(shè)置裕量后,增加同一周期的保持裕量 [UFF1/D] 和運(yùn)行腳本將增加緩沖區(qū)。

個(gè)案研究

上述流/腳本在一個(gè)塊上使用,以修復(fù)設(shè)置沖突。在使用此腳本之前,進(jìn)行了以下假設(shè):

參考?jí)K在 PnR 中具有中度擁塞。對(duì)于高度擁擠的設(shè)計(jì),緊湊的布線(xiàn)資源或高利用率的設(shè)計(jì)將沒(méi)有足夠的空間來(lái)實(shí)現(xiàn)生態(tài)。

實(shí)施/PNR 工具和簽核計(jì)時(shí)工具之間的關(guān)聯(lián)是正確的。

STA工程師了解后端實(shí)現(xiàn)工具,如果遇到任何問(wèn)題來(lái)實(shí)現(xiàn)eco,能夠進(jìn)行調(diào)試。

以下是設(shè)計(jì)復(fù)雜性:

技術(shù):深亞微米

放置的細(xì)胞數(shù)(大約) : 1100 K

利用率(標(biāo)準(zhǔn)單元格行/總計(jì)):40%/50%

添加的遲到時(shí)鐘單元總數(shù):7250

QOR比較

poYBAGN-7N6Abqe7AAC0C8uP8ew894.png

在上述算法中進(jìn)一步添加

對(duì)于復(fù)雜的高速設(shè)計(jì),目標(biāo)插入延遲/最大延遲至關(guān)重要。限制是在修復(fù)時(shí)序沖突時(shí)不超過(guò)最大延遲。這種特殊情況也可以添加到上面的算法中。

STA 分析變得越來(lái)越重要,并且是滿(mǎn)足高性能計(jì)算、高級(jí)圖形和網(wǎng)絡(luò) SOC的高吞吐量要求的關(guān)鍵領(lǐng)域,以決定當(dāng)今具有挑戰(zhàn)性的低節(jié)點(diǎn)技術(shù)時(shí)代的總體上市時(shí)間。創(chuàng)建新的算法和腳本來(lái)修復(fù)建立/保持時(shí)序問(wèn)題。這將有助于減少時(shí)序簽核關(guān)閉,從而縮短上市時(shí)間。即使在數(shù)據(jù)路徑完全優(yōu)化之后,使用延遲時(shí)鐘進(jìn)行有用的偏斜確實(shí)有助于更快、更準(zhǔn)確地收斂時(shí)序,而無(wú)需任何手動(dòng)操作。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54032

    瀏覽量

    466472
  • 集成電路
    +關(guān)注

    關(guān)注

    5453

    文章

    12578

    瀏覽量

    374733
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Vivado時(shí)序約束invert參數(shù)的作用和應(yīng)用場(chǎng)景

    在Vivado的時(shí)序約束,-invert是用于控制信號(hào)極性的特殊參數(shù),應(yīng)用于時(shí)鐘約束(Clock Constraints)和延遲約束(Delay Constraints)
    的頭像 發(fā)表于 02-09 13:49 ?227次閱讀
    Vivado<b class='flag-5'>時(shí)序</b>約束<b class='flag-5'>中</b>invert參數(shù)的作用和應(yīng)用場(chǎng)景

    ESP32 編譯過(guò)程 bootloader 配置階段的 CMake 緩存沖突錯(cuò)誤,記錄

    刪除相關(guān)行) 總結(jié) 核心問(wèn)題:CMake 緩存記錄的 ESP-IDF 路徑(v5.4.3)與當(dāng)前使用的路徑(v5.5.1)不匹配,導(dǎo)致配置失敗。 關(guān)鍵修復(fù):刪除 build 目錄清除緩存 + 重置
    發(fā)表于 12-23 07:07

    時(shí)鐘緩沖器技術(shù)選型與設(shè)計(jì)要點(diǎn)

    在現(xiàn)代高速數(shù)字系統(tǒng),時(shí)鐘信號(hào)的完整性直接影響著系統(tǒng)的性能和穩(wěn)定性。時(shí)鐘緩沖器作為時(shí)鐘樹(shù)設(shè)計(jì)的核心組件,承擔(dān)著信號(hào)分配、噪聲隔離和時(shí)序優(yōu)化的
    的頭像 發(fā)表于 12-16 15:57 ?457次閱讀
    <b class='flag-5'>時(shí)鐘</b>緩沖器技術(shù)選型與設(shè)計(jì)要點(diǎn)

    數(shù)字IC/FPGA設(shè)計(jì)時(shí)序優(yōu)化方法

    在數(shù)字IC/FPGA設(shè)計(jì)的過(guò)程,對(duì)PPA的優(yōu)化是無(wú)處不在的,也是芯片設(shè)計(jì)工程師的使命所在。此節(jié)主要將介紹performance性能的優(yōu)化,如何對(duì)時(shí)序路徑進(jìn)行優(yōu)化,提高工作時(shí)鐘頻率。
    的頭像 發(fā)表于 12-09 10:33 ?3302次閱讀
    數(shù)字IC/FPGA設(shè)計(jì)<b class='flag-5'>中</b>的<b class='flag-5'>時(shí)序</b>優(yōu)化方法

    基于CW32 MCU的I2C接口優(yōu)化穩(wěn)定讀寫(xiě)EEPROM關(guān)鍵技術(shù)

    CW32 MCU優(yōu)化I2C接口,確保在與EEPROM芯片通信時(shí)的穩(wěn)定性。內(nèi)容涵蓋以下幾個(gè)關(guān)鍵技術(shù)點(diǎn): I2C時(shí)序與頻率調(diào)整:介紹如何根據(jù)EEPROM的特性,合理設(shè)置I2C時(shí)鐘頻率和
    發(fā)表于 12-03 07:29

    I2C的缺點(diǎn)介紹

    在數(shù)據(jù)傳輸期間通過(guò)稱(chēng)為時(shí)鐘拉伸的機(jī)制減慢主設(shè)備的時(shí)鐘信號(hào)。雖然時(shí)鐘拉伸可確保同步并防止數(shù)據(jù)丟失,但它可能會(huì)引入時(shí)序延遲,從而影響整體系統(tǒng)性能
    發(fā)表于 11-27 06:10

    Vivado浮點(diǎn)數(shù)IP核的一些設(shè)置注意點(diǎn)

    狀態(tài)。 不同的計(jì)算存在不同的異常,如加減乘存在溢出,除法存在除零異常等。 另一個(gè)設(shè)置要點(diǎn)是時(shí)序的優(yōu)化問(wèn)題,在優(yōu)化選項(xiàng)可以選擇是否使用DSP、使用多少,電路優(yōu)化可以選擇以資源或性能為目標(biāo);但更重
    發(fā)表于 10-24 06:25

    時(shí)鐘設(shè)計(jì)優(yōu)化實(shí)戰(zhàn)

    理解并掌握先進(jìn)的時(shí)鐘設(shè)計(jì)策略。 下圖展示了典型的時(shí)鐘樹(shù)結(jié)構(gòu)(Clock Tree),用于平衡時(shí)鐘延遲與偏斜。 2、核心技術(shù)詳解 I. CTS 優(yōu)化:消除
    的頭像 發(fā)表于 10-09 10:07 ?554次閱讀

    雙北斗衛(wèi)星時(shí)鐘同步裝置:安徽京準(zhǔn)自主可控的“時(shí)序”守護(hù)者

    雙北斗衛(wèi)星時(shí)鐘同步裝置:安徽京準(zhǔn)自主可控的“時(shí)序”守護(hù)者
    的頭像 發(fā)表于 09-05 08:43 ?1111次閱讀
    雙北斗衛(wèi)星<b class='flag-5'>時(shí)鐘</b>同步裝置:安徽京準(zhǔn)自主可控的“<b class='flag-5'>時(shí)序</b>”守護(hù)者

    賽思電子時(shí)鐘緩沖器的組成與應(yīng)用介紹

    ,當(dāng)時(shí)鐘信號(hào)需要在長(zhǎng)距離傳輸時(shí),信號(hào)的抖動(dòng)和延遲問(wèn)題會(huì)變得尤為突出。時(shí)鐘信號(hào)的抖動(dòng)是指信號(hào)的頻率波動(dòng)或不穩(wěn)定,這可能導(dǎo)致系統(tǒng)時(shí)序問(wèn)題和數(shù)
    的頭像 發(fā)表于 07-15 17:27 ?642次閱讀
    賽思電子<b class='flag-5'>時(shí)鐘</b>緩沖器的組成與應(yīng)用介紹

    TI的ADS129x器件SPI 時(shí)鐘極性CPOL和時(shí)鐘相位 CPHA的正確設(shè)置模式

    TI的ADS129x器件SPI 時(shí)鐘極性CPOL和時(shí)鐘相位 CPHA的正確設(shè)置模式
    的頭像 發(fā)表于 06-18 16:36 ?1244次閱讀
    TI的ADS129x器件SPI <b class='flag-5'>時(shí)鐘</b>極性CPOL和<b class='flag-5'>時(shí)鐘</b>相位 CPHA的正確<b class='flag-5'>設(shè)置</b>模式

    降低電視液晶屏修復(fù)線(xiàn)的信號(hào)延遲及液晶線(xiàn)路修光修復(fù)

    了信號(hào)延遲并提升了線(xiàn)路修復(fù)精度。實(shí)驗(yàn)結(jié)果表明,該方法可將修復(fù)線(xiàn) RC 延遲降低 30% 以上,同時(shí)實(shí)現(xiàn)微米級(jí)線(xiàn)路缺陷的精準(zhǔn)修復(fù)。 引言 隨著
    的頭像 發(fā)表于 05-30 09:53 ?696次閱讀
    降低電視液晶屏<b class='flag-5'>修復(fù)</b>線(xiàn)的信號(hào)<b class='flag-5'>延遲</b>及液晶線(xiàn)路修光<b class='flag-5'>修復(fù)</b>

    降低液晶面板修復(fù)線(xiàn)的信號(hào)延遲及液晶線(xiàn)路修光修復(fù)

    引言 在液晶面板生產(chǎn)與修復(fù)過(guò)程中,修復(fù)線(xiàn)的信號(hào)延遲會(huì)嚴(yán)重影響修復(fù)效率與質(zhì)量,同時(shí)液晶線(xiàn)路的損傷也需要有效的修復(fù)手段。研究降低信號(hào)
    的頭像 發(fā)表于 05-12 15:17 ?742次閱讀
    降低液晶面板<b class='flag-5'>修復(fù)</b>線(xiàn)的信號(hào)<b class='flag-5'>延遲</b>及液晶線(xiàn)路修光<b class='flag-5'>修復(fù)</b>

    FPGA時(shí)序約束之設(shè)置時(shí)鐘

    Vivado時(shí)序分析工具默認(rèn)會(huì)分析設(shè)計(jì)中所有時(shí)鐘相關(guān)的時(shí)序路徑,除非時(shí)序約束
    的頭像 發(fā)表于 04-23 09:50 ?1376次閱讀
    FPGA<b class='flag-5'>時(shí)序</b>約束之<b class='flag-5'>設(shè)置</b><b class='flag-5'>時(shí)鐘</b>組

    HMC856 5位寬帶數(shù)字時(shí)間延遲,采用SMT封裝技術(shù)手冊(cè)

    HMC856LC5是一款寬帶時(shí)間延遲器件,具有5位數(shù)字控制功能,設(shè)計(jì)用于時(shí)序補(bǔ)償或時(shí)鐘偏斜管理應(yīng)用。 時(shí)間延遲提供接近100 ps的延遲范圍
    的頭像 發(fā)表于 04-16 11:31 ?1003次閱讀
    HMC856 5位寬帶數(shù)字時(shí)間<b class='flag-5'>延遲</b>,采用SMT封裝技術(shù)手冊(cè)