91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA的經(jīng)驗(yàn)分享

FPGA研究院 ? 來(lái)源:FPGA研究院 ? 作者:FPGA研究院 ? 2022-12-09 10:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在IC工業(yè)中有許多不同的領(lǐng)域,IC設(shè)計(jì)者的特征也會(huì)有些不同。在A領(lǐng)域的一個(gè)好的IC設(shè)計(jì)者也許會(huì)花很長(zhǎng)時(shí)間去熟悉B領(lǐng)域的知識(shí)。在我們職業(yè)生涯的開(kāi)始,我們應(yīng)該問(wèn)我們自己一些問(wèn)題,我們想要成為怎樣的IC設(shè)計(jì)者?消費(fèi)?PC外圍?通信?微處理器DSP?等等?

IC設(shè)計(jì)的基本規(guī)則和流程是一樣的,無(wú)論啥樣的都會(huì)加到其中。HDL,FPGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識(shí)。因此我們遇到的第一個(gè)挑戰(zhàn)將是獲得設(shè)計(jì)的相關(guān)信息,然后理解信息并應(yīng)用它。

但是有些信息不是免費(fèi)的,我們需要加入一些協(xié)會(huì)或從如IEEE/ISO等那些組織購(gòu)買(mǎi)一些文檔。設(shè)計(jì)者應(yīng)該有很強(qiáng)的背景知識(shí)來(lái)很快的理解他們,甚至能改進(jìn)存在的標(biāo)準(zhǔn)或。一個(gè)好的設(shè)計(jì)者應(yīng)該應(yīng)該有足夠的設(shè)計(jì)技能和工具應(yīng)用知識(shí)并且不斷的積累他們。

例如:8口以太網(wǎng)轉(zhuǎn)換HUB控制器

需要知識(shí):IEEE802.3標(biāo)準(zhǔn),包括10MHZ以太網(wǎng)和100MHZ快速以太網(wǎng)。

相關(guān)領(lǐng)域:異步傳輸模式(ATM),IEEE802.11無(wú)限局域網(wǎng),IEEE1394,USB等。

HDL,計(jì)算機(jī)仿真和只能解決ASIC設(shè)計(jì)流程的數(shù)字部分。如果在IC中有任何模擬部分,他將依賴模擬設(shè)計(jì)者或從另外的廠家購(gòu)買(mǎi)。甚至一些純數(shù)字部分也能從另外一些廠家購(gòu)買(mǎi)以加速上市時(shí)間。那些不是被我們?cè)O(shè)計(jì)的部分稱為IP,包括HDL代碼,網(wǎng)表,硬核。對(duì)于我們?cè)O(shè)計(jì)的技術(shù)取決于硬核。一些IP是非常貴的,如在USB2.0中的 PHY。一些小的公司沒(méi)有足夠的人力和軟件資源來(lái)完成有些工作,甚至他們不能在缺貨期預(yù)定足夠的晶原,因此涉及服務(wù)公司取代了他們的工作。但并不是每個(gè) IP都滿足我們的需要,有時(shí)我們需要在購(gòu)買(mǎi)后作一些修改。我們要在設(shè)計(jì)前決定所要用到的IPs。

在設(shè)計(jì)開(kāi)始,設(shè)計(jì)者必須理解所有相關(guān)的標(biāo)準(zhǔn)、規(guī)范和算法。但是有許多方法來(lái)應(yīng)用這些規(guī)范和算法。最好的結(jié)構(gòu)是快速和最小芯片尺寸的結(jié)合。不幸的是,快速的需求常常和最小芯片尺寸的需求是對(duì)立的。因此,在HDL編碼工作前規(guī)劃一個(gè)最優(yōu)的結(jié)構(gòu)也是一個(gè)重要的問(wèn)題。

例如:1:除法器

除數(shù)被固定。最快的方法是查表,但是這個(gè)方法需要大的內(nèi)存。我們可以可以從被除數(shù)中不斷的減去除數(shù)直到新的被除數(shù)比除數(shù)小。它會(huì)花更多的時(shí)間但用最少的硬件。還有許多的方法來(lái)構(gòu)建除法器,每種方法都有他自己的優(yōu)點(diǎn)和缺點(diǎn)。

2:圖像處理的動(dòng)態(tài)評(píng)估器

從前一個(gè)圖片中發(fā)現(xiàn)最相似的8×8模塊,在整個(gè)電影剪輯中。最基本的有全搜索和三步搜索的方法。許多的論文已經(jīng)討論過(guò)優(yōu)化硬件復(fù)雜度和速度的結(jié)構(gòu),這里我不再祥解釋。

一個(gè)好的設(shè)計(jì)者應(yīng)該要被實(shí)際經(jīng)驗(yàn)培訓(xùn)和不斷的。我們要在每個(gè)設(shè)計(jì)工作中非常小心和耐心。因?yàn)橐粋€(gè)NRE將會(huì)消耗大量的金錢(qián)和數(shù)周的時(shí)間,如果他不小心犯錯(cuò),設(shè)計(jì)者將會(huì)對(duì)金錢(qián)和計(jì)劃失敗負(fù)責(zé)。經(jīng)驗(yàn)和小心也許是來(lái)完成一個(gè)成功的設(shè)計(jì)項(xiàng)目最好的方法。

以下條款是一些對(duì)一個(gè)穩(wěn)步的和成功的設(shè)計(jì)的建議:(可能有些朋友也指出了其中的部分,這里只作簡(jiǎn)要說(shuō)明,可能稍有不同)

命名風(fēng)格:

1、不要用關(guān)鍵字做信號(hào)名;

2、不要在中用VERILOG關(guān)鍵字做信號(hào)名;

3、命名信號(hào)用含義;

4、命名I/O口用盡量短的名字;

5、不要把信號(hào)用高和低的情況混合命名;

6、信號(hào)的第一個(gè)字母必須是A-Z是一個(gè)規(guī)則;

7、使模塊名、實(shí)例名和文件名相同;

編碼風(fēng)格:記住,一個(gè)好的代碼是其他人可以很容易閱讀和理解的。

1、盡可能多的增加說(shuō)明語(yǔ)句;

2、在一個(gè)設(shè)計(jì)中固定編碼格式和統(tǒng)一所有的模塊,根從項(xiàng)目領(lǐng)導(dǎo)者定義的格式;

3、把全部設(shè)計(jì)分成適合數(shù)量的不同的模塊或?qū)嶓w;

4、在一個(gè)always/process中的所有信號(hào)必須相關(guān);

5、不要用關(guān)鍵字或一些經(jīng)常被用來(lái)安全綜合的語(yǔ)法;

6、不要用復(fù)雜邏輯;

7、在一個(gè)if語(yǔ)句中的所有條件必須相關(guān);

設(shè)計(jì)風(fēng)格

1、強(qiáng)烈建議用同步設(shè)計(jì);

2、在設(shè)計(jì)時(shí)總是記住時(shí)序問(wèn)題;

3、在一個(gè)設(shè)計(jì)開(kāi)始就要考慮到地電平或高電平復(fù)位、同步或異步復(fù)位、上升沿或下降沿觸發(fā)等問(wèn)題,在所有模塊中都要遵守它;

4、在不同的情況下用if和case;

5、在鎖存一個(gè)信號(hào)或總線時(shí)要小心;

6、確信所有寄存器的輸出信號(hào)能夠被復(fù)位/置位;

7、永遠(yuǎn)不要再寫(xiě)入之前讀取任何內(nèi)部存儲(chǔ)器(如SRAM

8、從一個(gè)時(shí)鐘到另一個(gè)不同的時(shí)鐘傳輸數(shù)據(jù)時(shí)用數(shù)據(jù)緩沖,他工作像一個(gè)雙時(shí)鐘FIFO;

9、在VHDL中二維數(shù)組可以使用,它是非常有用的。在VERILOG中他僅僅可以使用在測(cè)試模塊中,不能被綜合;

10、遵守register-in register-out規(guī)則;

11、像synopsys的DC的綜合工具是非常穩(wěn)定的,任何bugs都不會(huì)從綜合工具中產(chǎn)生;

12、確保FPGA版本與ASIC的版本盡可能的相似,特別是SRAM類型,若版本一致是最理想的;

13、在嵌入式存儲(chǔ)器中使用BIST;

14、虛單元和一些修正電路是必需的;

15、一些簡(jiǎn)單的測(cè)試電路也是需要的,經(jīng)常在一個(gè)芯片中有許多測(cè)試模塊;

16、除非低功耗不要用門(mén)控時(shí)鐘;

17、不要依靠腳本來(lái)保證設(shè)計(jì)。但是在腳本中的一些好的約束能夠起到更好的性能(例如前向加法器);

18、如果時(shí)間充裕,通過(guò)時(shí)鐘做一個(gè)多鎖存器來(lái)取代用MUX;

19、不要用內(nèi)部tri-state, ASIC需要總線保持器來(lái)處理內(nèi)部tri-state;

20、在top level中作pad insertion;

21、選擇pad時(shí)要小心(如上拉能力,施密特觸發(fā)器,5伏耐壓等);

22、小心由時(shí)鐘偏差引起的問(wèn)題;

23、不要試著產(chǎn)生半周期信號(hào);

24、如果有很多函數(shù)要修正,請(qǐng)一個(gè)一個(gè)地作,修正一個(gè)函數(shù)檢查一個(gè)函數(shù);

25、在一個(gè)計(jì)算等式中排列每個(gè)信號(hào)的位數(shù)是一個(gè)好習(xí)慣,即使綜合工具能做;

26、不要使用HDL提供的除法器;

27、削減不必要的時(shí)鐘。它會(huì)在設(shè)計(jì)和布局中引起很多麻煩,大多數(shù)FPGA有1-4個(gè)專門(mén)的時(shí)鐘通道;

以上是大家在設(shè)計(jì)中最好遵守的要點(diǎn),它可以使你的設(shè)計(jì)更好。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22415

    瀏覽量

    636523
  • IC設(shè)計(jì)
    +關(guān)注

    關(guān)注

    38

    文章

    1373

    瀏覽量

    108321
  • 微處理器
    +關(guān)注

    關(guān)注

    11

    文章

    2431

    瀏覽量

    85881

原文標(biāo)題:FPGA牛人的經(jīng)驗(yàn)分享

文章出處:【微信號(hào):FPGA研究院,微信公眾號(hào):FPGA研究院】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應(yīng)用潛力

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應(yīng)用潛力 在當(dāng)今電子科技飛速發(fā)展的時(shí)代,FPGA與SoC FPGA在眾多領(lǐng)域發(fā)揮著至關(guān)重要的作用。Mi
    的頭像 發(fā)表于 02-10 11:30 ?174次閱讀

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析 作為一名電子工程師,在日常的設(shè)計(jì)工作中,FPGA與SoC FPGA是我們經(jīng)常會(huì)用到的重要
    的頭像 發(fā)表于 02-09 17:20 ?337次閱讀

    AMD 推出第二代 Kintex UltraScale+ 中端FPGA,助力智能高性能系統(tǒng)

    第二代AMD Kintex UltraScale+ FPGA 系列 , 對(duì)于依賴中端FPGA 為性能關(guān)鍵型系統(tǒng)提供支持的設(shè)計(jì)人員而言,可謂一項(xiàng)重大進(jìn)步。 這一全新系列構(gòu)建在業(yè)經(jīng)驗(yàn)證的Kintex
    的頭像 發(fā)表于 02-04 16:11 ?5.5w次閱讀
    AMD 推出第二代 Kintex UltraScale+ 中端<b class='flag-5'>FPGA</b>,助力智能高性能系統(tǒng)

    FPGA 入門(mén)必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    很多開(kāi)發(fā)者第一次接觸FPGA,都會(huì)有同樣的疑問(wèn):FPGA是硬件,不是軟件,怎么寫(xiě)程序?答案就是用硬件描述語(yǔ)言(HDL),最常用的就是Verilog和VHDL。今天,我們就帶你入門(mén),搞清楚FPGA編程
    的頭像 發(fā)表于 01-19 09:05 ?469次閱讀
    <b class='flag-5'>FPGA</b> 入門(mén)必看:Verilog 與 VHDL 編程基礎(chǔ)解析!

    MarketsandMarkets FPGA行業(yè)報(bào)告,2026~2030 FPGA市場(chǎng)洞察

    2025年10月,全球知名市場(chǎng)研究與商業(yè)洞察權(quán)威咨詢機(jī)構(gòu) MarketsandMarkets 發(fā)布?Field-Programmable Gate Array (FPGA) MarketSize
    的頭像 發(fā)表于 11-20 13:20 ?498次閱讀
    MarketsandMarkets <b class='flag-5'>FPGA</b>行業(yè)報(bào)告,2026~2030 <b class='flag-5'>FPGA</b>市場(chǎng)洞察

    Altera Agilex? 3 FPGA和SoC FPGA

    Altera Agilex? 3 FPGA和SoC FPGA Altera/Intel Agilex? 3 FPGA和SoC FPGA使創(chuàng)新者能夠?qū)⒊杀緝?yōu)化的設(shè)計(jì)提升到更高的性能水平。
    的頭像 發(fā)表于 08-06 11:41 ?4160次閱讀
    Altera Agilex? 3 <b class='flag-5'>FPGA</b>和SoC <b class='flag-5'>FPGA</b>

    FPGA與高速ADC接口簡(jiǎn)介

    本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?3173次閱讀
    <b class='flag-5'>FPGA</b>與高速ADC接口簡(jiǎn)介

    智多晶FPGA設(shè)計(jì)工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設(shè)計(jì)的時(shí)代浪潮中,智多晶率先邁出關(guān)鍵一步——智多晶正式宣布旗下 FPGA 設(shè)計(jì)工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設(shè)計(jì)專屬 AI 助手——晶小助!這是
    的頭像 發(fā)表于 06-06 17:06 ?1552次閱讀

    2025安路科技AEC-FPGA技術(shù)沙龍啟航

    ,圍繞FPGA技術(shù)的創(chuàng)新應(yīng)用、行業(yè)趨勢(shì)、解決方案等話題展開(kāi)深入探討與交流。隨著時(shí)間的推移,這一系列活動(dòng)成為眾多業(yè)內(nèi)人員獲取行業(yè)動(dòng)態(tài)、分享技術(shù)經(jīng)驗(yàn)、拓展人脈資源的重要平臺(tái)。
    的頭像 發(fā)表于 06-05 11:33 ?1131次閱讀

    經(jīng)驗(yàn)分享】玩轉(zhuǎn)FPGA串口通信:從“幻覺(jué)調(diào)試”到代碼解析

    FPGA開(kāi)發(fā),思路先行!玩FPGA板子,讀代碼是基本功!尤其對(duì)從C語(yǔ)言轉(zhuǎn)戰(zhàn)FPGA的“寶貝們”來(lái)說(shuō),適應(yīng)流水線(pipeline)編程可能需要點(diǎn)時(shí)間。上篇點(diǎn)燈代碼解讀了基礎(chǔ),而如果能親手寫(xiě)出串口通訊代碼,恭喜你,
    的頭像 發(fā)表于 06-05 08:05 ?1111次閱讀
    【<b class='flag-5'>經(jīng)驗(yàn)</b>分享】玩轉(zhuǎn)<b class='flag-5'>FPGA</b>串口通信:從“幻覺(jué)調(diào)試”到代碼解析

    2025紫光同創(chuàng)FPGA技術(shù)研討會(huì)深圳/廣州站:小眼睛科技國(guó)產(chǎn)FPGA方案助您開(kāi)啟智能新紀(jì)元

    “2025紫光同創(chuàng)FPGA技術(shù)研討會(huì)”深圳站&廣州站即將盛大啟航!作為紫光同創(chuàng)生態(tài)合作伙伴,小眼睛科技將攜多個(gè)基于紫光同創(chuàng)FPGA方案亮相,此次展示的解決方案覆蓋了工業(yè)自動(dòng)化、音視頻處理
    的頭像 發(fā)表于 05-13 08:03 ?2231次閱讀
    2025紫光同創(chuàng)<b class='flag-5'>FPGA</b>技術(shù)研討會(huì)深圳/廣州站:小眼睛科技國(guó)產(chǎn)<b class='flag-5'>FPGA</b>方案助您開(kāi)啟智能新紀(jì)元

    簡(jiǎn)述電源設(shè)計(jì)經(jīng)驗(yàn)技巧

    在電源設(shè)計(jì)領(lǐng)域中,經(jīng)驗(yàn)的積累往往決定了產(chǎn)品的穩(wěn)定性和可靠性。若是電子新人了解到一些實(shí)用的設(shè)計(jì)技巧,電源設(shè)計(jì)將事半功倍。下面將總結(jié)大佬的14條電源設(shè)計(jì)經(jīng)驗(yàn),以此提供參考和指導(dǎo)。
    的頭像 發(fā)表于 04-23 09:26 ?911次閱讀

    國(guó)產(chǎn)FPGA往事

    首先,這篇文章的后半部分,會(huì)有一個(gè)廣告:我去年和紫光同創(chuàng)原廠的技術(shù)專家寫(xiě)了一本書(shū)——《國(guó)產(chǎn)FPGA權(quán)威開(kāi)發(fā)指南》,我想送一些書(shū)給到熟悉的、曾經(jīng)熟悉的、或者還未熟悉的FPGA開(kāi)發(fā)者同行,請(qǐng)各位開(kāi)發(fā)者
    的頭像 發(fā)表于 04-14 09:53 ?822次閱讀
    國(guó)產(chǎn)<b class='flag-5'>FPGA</b>往事

    報(bào)名參加集創(chuàng)賽紫光同創(chuàng)杯|免費(fèi)參與FPGA提升計(jì)劃!

    簡(jiǎn)介本次課程由上海科技大學(xué)哈亞軍教授及小眼睛科技Mill(米爾)團(tuán)隊(duì)共同推出哈亞軍教授擁有豐富的FPGA電路及集成電路設(shè)計(jì)經(jīng)驗(yàn)VS小眼睛科技擁有豐富的FPGA工程及實(shí)戰(zhàn)經(jīng)驗(yàn)本次課程采用
    的頭像 發(fā)表于 04-14 09:53 ?714次閱讀
    報(bào)名參加集創(chuàng)賽紫光同創(chuàng)杯|免費(fèi)參與<b class='flag-5'>FPGA</b>提升計(jì)劃!

    GaN E-HEMTs的PCB布局經(jīng)驗(yàn)總結(jié)

    GaN E-HEMTs的PCB布局經(jīng)驗(yàn)總結(jié)
    的頭像 發(fā)表于 03-13 15:52 ?1353次閱讀
    GaN E-HEMTs的PCB布局<b class='flag-5'>經(jīng)驗(yàn)</b>總結(jié)