在verilog中絕大多數(shù)使用的都是邊沿敏感事件,例如@(posedge event)和@(negedgeevent)。
在SystemVerilog中使用電平敏感事件控制的語法關(guān)鍵詞是“wait”。
“wait”不是去檢測一個邊沿事件的發(fā)生,而是去等待一個條件的滿足,否則會一直仿真進(jìn)程阻塞。
module level; int a; initial begin # 10; wait (a == 1); $display($stime,,, "wait complete"); end initial begin a = 1; end endmodule
仿真log:
wait complete V C S S i m u l a t i o n R e p o r t
在這個例子中,我們使用“wait”等待a的值為1,只要在語句“wait (a == 1);” 后面時間滿足條件才會仿真繼續(xù)執(zhí)行。
因?yàn)樵跁r間0,a賦值為1,所有在時間10就打印了“wait complete”。
但是,如果我們使用的是@(posedge a),實(shí)際上在這個例子當(dāng)中是永遠(yuǎn)等待不到的。
審核編輯:湯梓紅
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
Verilog
+關(guān)注
關(guān)注
30文章
1374瀏覽量
114535 -
System
+關(guān)注
關(guān)注
0文章
166瀏覽量
38689
原文標(biāo)題:SystemVerilog中的電平敏感事件控制
文章出處:【微信號:芯片驗(yàn)證工程師,微信公眾號:芯片驗(yàn)證工程師】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
熱點(diǎn)推薦
SystemVerilog中的Virtual Methods
SystemVerilog中多態(tài)能夠工作的前提是父類中的方法被聲明為virtual的。
發(fā)表于 11-28 11:12
?1142次閱讀
SystemVerilog中的“const”類屬性
SystemVerilog中可以將類屬性聲明為常量,即“只讀”。目的就是希望,別人可以讀但是不能修改它的值。
發(fā)表于 11-29 10:25
?2554次閱讀
組合邏輯中的always后面的敏感事件表是高電平觸發(fā)還是電平發(fā)生翻轉(zhuǎn)的時候觸發(fā)?
如題,組合邏輯中的always后面的敏感事件表是高電平觸發(fā)還是電平發(fā)生翻轉(zhuǎn)的時候觸發(fā)?感覺兩者說法都過的去,求正確的說法。
發(fā)表于 06-08 11:00
SystemVerilog的斷言手冊
SystemVerilog Assertion Handbook1 ROLE OF SYSTEMVERILOG ASSERTIONSIN A VERIFICATION METHODOLOGY
發(fā)表于 07-22 14:12
?20次下載
SystemVerilog中對于process的多種控制方式
Block,也就是語句塊,SystemVerilog提供了兩種類型的語句塊,分別是begin…end為代表的順序語句塊,還有以fork…join為代表的并發(fā)語句塊。
SystemVerilog中$cast的應(yīng)用
SystemVerilog casting意味著將一種數(shù)據(jù)類型轉(zhuǎn)換為另一種數(shù)據(jù)類型。在將一個變量賦值給另一個變量時,SystemVerilog要求這兩個變量具有相同的數(shù)據(jù)類型。
SystemVerilog中可以嵌套的數(shù)據(jù)結(jié)構(gòu)
SystemVerilog中除了數(shù)組、隊(duì)列和關(guān)聯(lián)數(shù)組等數(shù)據(jù)結(jié)構(gòu),這些數(shù)據(jù)結(jié)構(gòu)還可以嵌套。
SystemVerilog中的package
SystemVerilog packages提供了對于許多不同數(shù)據(jù)類型的封裝,包括變量、task、function、assertion等等,以至于可以在多個module中共享。
SystemVerilog中的Semaphores
SystemVerilog中Semaphore(旗語)是一個多個進(jìn)程之間同步的機(jī)制之一,這里需要同步的原因是這多個進(jìn)程共享某些資源。
帶你了解SystemVerilog中的關(guān)聯(lián)數(shù)組
在SystemVerilog中,我們知道可以使用動態(tài)數(shù)組實(shí)現(xiàn)數(shù)組元素個數(shù)的動態(tài)分配,即隨用隨分
Systemverilog中的Driving Strength講解
在systemverilog中,net用于對電路中連線進(jìn)行建模,driving strength(驅(qū)動強(qiáng)度)可以讓net變量值的建模更加精確。
SystemVerilog中的電平敏感事件控制
評論