91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog HDL描述的組合邏輯環(huán)在FPGA實現(xiàn)時到底有什么問題?

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-12-12 10:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

課堂上給大家介紹代碼規(guī)范的時候,反復強調(diào)不能出現(xiàn)組合邏輯環(huán),具體就是組合邏輯所有的else語句要寫全,case語句也要寫全,但組合邏輯環(huán)到底有什么危害?下面就詳細舉例說明。

01

什么是組合邏輯環(huán)?

組合邏輯反饋環(huán)路是數(shù)字同步邏輯設計的大忌,它最容易因振蕩、毛刺、時序違規(guī)等問題引起整個系統(tǒng)的不穩(wěn)定和不可靠。組合邏輯反饋環(huán)路是二種高風險的設計方式,主要原因如下:

1.組合反饋環(huán)的邏輯功能完全依賴于其反饋環(huán)路上組合邏輯的門延時和布線延時等,如果這些傳播延時有任何改變,則該組合反饋環(huán)單元的整體邏輯功能將徹底改變,而且改變后的邏輯功能很難確定。

2.組合反饋環(huán)的時序分析是無窮循環(huán)的時序計算,綜合、實現(xiàn)等EDA 工具迫不得已一般必須主動割斷其時序路徑,以完成相關的時序計算。而不同的EDA工具對組合反饋環(huán)的處理方法各不相同,所以組合反饋環(huán)的最終實現(xiàn)結果有很多不確定因素。

3.通常的綜合工具在處理組合邏輯反饋問題時,將產(chǎn)生Latch,這將對時序造成許多問題。

在用Verilog HDL進行可綜合電路設計時,有很多情況都有可能產(chǎn)生組合邏輯環(huán)。

?在組合邏輯的組合進程中, 條件語句描述時應該指定所有條件下所有輸出的狀態(tài),以避免鎖存。比如if/case語句的所有分支必須定義全部的輸出才可能避免出現(xiàn)鎖存。

?在設計中,應該盡量避免使用鎖存!因為鎖存要占去大量的觸發(fā)器資源,而且會對電路帶來某種不穩(wěn)定的隱患。

?所謂的latch,其實質是組合電路中有反饋!反饋的形成是利用到了前一個狀態(tài)。

具體舉例如下:

213094e0-79b7-11ed-8abf-dac502259ad0.jpg

2142d362-79b7-11ed-8abf-dac502259ad0.jpg

總結如下:

?組合電路描述中,條件判斷語句必須指明所有條件分支情況下,被賦值信號的值。

?分支不完整,意味著電路需要在某種電平狀態(tài)下,讓被賦值的信號“保持原值”,這只能使用鎖存電路實現(xiàn)。

02

一個實例

設計代碼如下:

// **************************************************************

// COPYRIGHT(c)2015, Xidian University

// All rights reserved.

//

// IP LIB INDEX :

// IP Name :

// File name :

// Module name :

// Full name :

//

// Author : Liu-Huan

// Email : assasin9997@163.com

// Data :

// Version : V 1.0

//

// Abstract :

// Called by :

//

// Modification history

// -----------------------------------------------------------------

//

//

//

// *****************************************************************

// *******************

// TIMESCALE

// *******************

`timescale 1ns/1ps

// *******************

// INFORMATION

// *******************

//*******************

//DEFINE(s)

//*******************

//`define UDLY 1 //Unit delay, for non-blocking assignments in sequential logic

//*******************

//DEFINE MODULE PORT

//*******************

module TOP (

input clk ,

input rst

) ;

//*******************

//DEFINE LOCAL PARAMETER

//*******************

//parameter(s)

parameter IDLE = 5'b0_0001 ;

parameter S1 = 5'b0_0010 ;

parameter S2 = 5'b0_0100 ;

parameter S3 = 5'b0_1000 ;

parameter S4 = 5'b1_0000 ;

//*********************

//INNER SIGNAL DECLARATION

//*********************

//REGS

(* mark_debug = "true" *)reg [4:0] c_state ;

(* mark_debug = "true" *)reg [4:0] n_state ;

reg [3:0] cnt ;

(* mark_debug = "true" *) reg [3:0] led ;

//WIRES

//*********************

//INSTANTCE MODULE

//*********************

//*********************

//MAIN CORE

//*********************

always @(posedge clk or posedge rst) begin

if (rst == 1'b1) begin

cnt <= 4'b0 ;

end

else begin

cnt <= cnt+1'b1 ;?

end

end

// 三段式狀態(tài)機 驗證 第二段 if無else的異常跳轉

// 第一段 狀態(tài)轉移

always @(posedge clk or posedge rst) begin

if (rst == 1'b1) begin

c_state <= IDLE ;?

end

else begin

c_state <= n_state ;

end

end

// 第二段 計算下一狀態(tài)

always @ (*) begin

case ( c_state )

IDLE : begin

if ( cnt == 'b0 )

n_state = S1 ;

end

S1 : begin

if ( cnt == 'd2 )

n_state = S2 ;

end

S2 : begin

if ( cnt == 'd4 )

n_state = S3 ;

end

S3 : begin

if ( cnt == 'd8 )

n_state = S4 ;

end

S4 : begin

if ( cnt == 'd15 )

n_state = IDLE ;

end

default : begin

n_state = IDLE ;

end

endcase

end

// 第三段 輸出

always @(posedge clk or posedge rst) begin

if (rst == 1'b1) begin

led <= 4'b0 ;

end

else begin

case ( n_state )

IDLE : led <= 4'b0 ;

S1 : led <= 4'd1 ;

S2 : led <= 4'd2 ;

S3 : led <= 4'd3 ;

S4 : led <= 4'd4 ;

default : begin

led <= 4'd0 ; ?

end

endcase

end

end

endmodule


仿真激勵代碼如下:

`timescale 1ns / 1ps

//////////////////////////////////////////////////////////////////////////////////

// Company:

// Engineer:

//

// Create Date: 2017/12/11 2030

// Design Name:

// Module Name: test

// Project Name:

// Target Devices:

// Tool Versions:

// Description:

//

// Dependencies:

//

// Revision:

// Revision 0.01 - File Created

// Additional Comments:

//

//////////////////////////////////////////////////////////////////////////////////

module test ;

reg clk ;

reg rst ;

initial begin

clk = 1'b0 ;

rst = 1'b1 ;

# 100

rst = 1'b0 ;

end

always # 5 clk = ~clk ;

TOP U_TOP (

.clk ( clk ) ,

.rst ( rst )

) ;

endmodule


上面組合邏輯環(huán)的代碼已經(jīng)用紅色字體顯示。

先看前仿真結果:

2157f9ea-79b7-11ed-8abf-dac502259ad0.jpg

看不太清?讓我們再看一張圖。

2163d15c-79b7-11ed-8abf-dac502259ad0.png

狀態(tài)跳變正常,n_state[4:0]按照1、2、4、8、16、1......的順序重復跳變,沒有任何問題。

但在用FPGA工具(如vivado)進行綜合時,會報警告:

216f4186-79b7-11ed-8abf-dac502259ad0.jpg

但是上板抓取信號,發(fā)現(xiàn)狀態(tài)機異常跳轉,如下圖所示。

21809cc4-79b7-11ed-8abf-dac502259ad0.png

此時的n_state[4:0]信號跳變狀態(tài)為:1、2、4、8、9、1......,出現(xiàn)了9這樣的一個狀態(tài)!

此時,水落石出!出現(xiàn)組合邏輯環(huán)會給電路帶來嚴重問題!

而上面的例子是顯而易見的,一眼就能看出來,還有一些組合邏輯環(huán),是在寫代碼時不小心引入的,并且是由多個always模塊組成的,這種組合邏輯環(huán)在綜合的時候也會報warning,必須要修改掉之后才能繼續(xù)后續(xù)工作。否則,等真正上板調(diào)試時,規(guī)模稍微大點的設計如果要定位到這個錯誤估計也得花掉好幾天的時間,所以代碼規(guī)范至關重要!

03

組合邏輯環(huán)的好處

在實際芯片設計中,也是不允許出現(xiàn)組合邏輯環(huán)的。但組合邏輯環(huán)能夠減少電路邏輯資源,降低電路功耗,具有很多優(yōu)點。但是其難以被靜態(tài)時序分析工具分析和計算,且難以生成功能驗證向量和自動測試圖形向量.針對此問題,很多人都提出了多種組合邏輯環(huán)轉化方法,以解決硬件描述語言以及高級語言邏輯綜合階段所面臨的組合邏輯環(huán)拆分問題。


審核編輯 :李倩


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22424

    瀏覽量

    636717
  • Verilog
    +關注

    關注

    30

    文章

    1374

    瀏覽量

    114547
  • eda
    eda
    +關注

    關注

    72

    文章

    3114

    瀏覽量

    183081

原文標題:Verilog HDL描述的組合邏輯環(huán)在FPGA實現(xiàn)時到底有什么問題?

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Verilog HDL語法學習筆記

    Verilog HDL 語 言 最 初 是 作為 Gateway Design Automation 公 司 ( Gateway DesignAutomation 公司后來被著名的 Cadence Design Systems 公司收購)模擬器產(chǎn)品開發(fā)的硬件建模語言。
    的頭像 發(fā)表于 03-04 15:04 ?5408次閱讀
    <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>語法學習筆記

    FPGA 入門必看:Verilog 與 VHDL 編程基礎解析!

    很多開發(fā)者第一次接觸FPGA,都會有同樣的疑問:FPGA是硬件,不是軟件,怎么寫程序?答案就是用硬件描述語言(HDL),最常用的就是Verilog
    的頭像 發(fā)表于 01-19 09:05 ?492次閱讀
    <b class='flag-5'>FPGA</b> 入門必看:<b class='flag-5'>Verilog</b> 與 VHDL 編程基礎解析!

    自動駕駛中毫米波雷達到底有何作用?

    毫米波雷達、超聲波雷達等感知硬件,更像是一個配角,成為自動駕駛技術實現(xiàn)的輔助硬件。那自動駕駛中毫米波雷達到底有何作用?
    的頭像 發(fā)表于 12-10 17:07 ?1889次閱讀
    自動駕駛中毫米波雷達<b class='flag-5'>到底有</b>何作用?

    如何使用FPGA實現(xiàn)SRIO通信協(xié)議

    本例程詳細介紹了如何在FPGA實現(xiàn)Serial RapidIO(SRIO)通信協(xié)議,并通過Verilog語言進行編程設計。SRIO作為一種高速、低延遲的串行互連技術,高性能計算和嵌
    的頭像 發(fā)表于 11-12 14:38 ?5791次閱讀
    如何使用<b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b>SRIO通信協(xié)議

    復雜的軟件算法硬件IP核的實現(xiàn)

    Compiler)將算法編譯轉化為可綜合的 Verilog 文本,進而通過 FPGA 硬件上實現(xiàn)算法。 1.C to Hardware 技術簡介 AltiumDesign
    發(fā)表于 10-30 07:02

    如何利用Verilog HDLFPGA實現(xiàn)SRAM的讀寫測試

    本篇將詳細介紹如何利用Verilog HDLFPGA實現(xiàn)SRAM的讀寫測試。SRAM是一種非易失性存儲器,具有高速讀取和寫入的特點。
    的頭像 發(fā)表于 10-22 17:21 ?4372次閱讀
    如何利用<b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b><b class='flag-5'>在</b><b class='flag-5'>FPGA</b>上<b class='flag-5'>實現(xiàn)</b>SRAM的讀寫測試

    使用Simulink自動生成浮點運算HDL代碼(Part 1)

    引言 想要實現(xiàn)浮點運算功能,如果自己寫Verilog代碼,需要花費較多的時間和精力。好在Simulink HDL Coder工具箱提供了自動代碼生成技術。下圖展示了HDL Coder如
    發(fā)表于 10-22 06:48

    基于FPGA開發(fā)板TSP的串口通信設計

    本文詳細介紹基于Terasic FPGA開發(fā)板TSP(又名C5P和OSK)和其板載CP2102N USB-UART橋接芯片的串口通信系統(tǒng)設計與實現(xiàn)。系統(tǒng)采用Verilog HDL編寫U
    的頭像 發(fā)表于 10-15 11:05 ?4475次閱讀
    基于<b class='flag-5'>FPGA</b>開發(fā)板TSP的串口通信設計

    使用VerilogFPGA實現(xiàn)FOC電機控制系統(tǒng)

    自動駕駛、電動滑板車、無人機甚至工業(yè)自動化領域,高性能電機控制是不可或缺的核心技術。而如果你對硬件足夠的熱情,你會發(fā)現(xiàn):傳統(tǒng)用 MCU 實現(xiàn) FOC(Field-Oriented Control,磁場定向控制)也能“搬”到
    的頭像 發(fā)表于 08-21 15:27 ?5356次閱讀
    使用<b class='flag-5'>Verilog</b><b class='flag-5'>在</b><b class='flag-5'>FPGA</b>上<b class='flag-5'>實現(xiàn)</b>FOC電機控制系統(tǒng)

    電磁干擾“江湖三兄弟”:EMC、EMI、EMS 到底有啥區(qū)別?

    電磁干擾“江湖三兄弟”:EMC、EMI、EMS 到底有啥區(qū)別?
    的頭像 發(fā)表于 08-20 15:16 ?2759次閱讀
    電磁干擾“江湖三兄弟”:EMC、EMI、EMS <b class='flag-5'>到底有</b>啥區(qū)別?

    漫畫科普 | 功率放大器到底有哪些應用?帶你解鎖功放經(jīng)典應用場景?。ㄒ唬?/a>

    FPGA Verilog HDL語法之編譯預處理

    Verilog HDL語言和C語言一樣也提供了編譯預處理的功能?!熬幾g預處理”是Verilog HDL編譯系統(tǒng)的一個組成部分。Verilog
    的頭像 發(fā)表于 03-27 13:30 ?1461次閱讀
    <b class='flag-5'>FPGA</b> <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>語法之編譯預處理

    一文詳解Verilog HDL

    Verilog HDL(Hardware Description Language)是一種硬件描述語言,用于從算法級、門級到開關級的多種抽象設計層次的數(shù)字系統(tǒng)建?!,F(xiàn)實生活中多用于專用集成電路
    的頭像 發(fā)表于 03-17 15:17 ?4330次閱讀
    一文詳解<b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>

    千兆網(wǎng)絡PHY芯片RTL8211E的實踐應用

    以太網(wǎng)MAC模塊負責實現(xiàn)以太網(wǎng)MAC子層的功能,完成802.3ab的數(shù)據(jù)封裝與解封。其同時負責適配硬件PHY的物理接口,組成物理層的通訊接口; 硬件系統(tǒng)的功能可以通過 Verilog HDL硬件
    的頭像 發(fā)表于 03-17 13:56 ?9067次閱讀
    千兆網(wǎng)絡PHY芯片RTL8211E的實踐應用